畅谈口袋科技 TI首席科学家展望SoC蓝图

发布者:EEWorld资讯最新更新时间:2009-04-27 来源: EEWORLD关键字:SoC  嵌入式  摩尔定律  方进  DSP  达芬奇 手机看文章 扫描二维码
随时随地手机看文章

  2009 年 4月 27 日,北京讯-从几间屋子大的大型计算机到身段玲珑的上网本,从老旧笨重的手摇电话到可装入口袋随身而行的智能手机。回首半个多世纪来IC产业日新月异的发展,人们见证了一个个创新传奇,越来越多的电子产品被装进口袋。在低成本、高性能、便携性成为众望所归的今天,半导体行业的创新之路又将何去何从?德州仪器(TI)首席科学家方进(Gene Frantz)访问中国,在著名学府“清华园”与业内人士一起畅谈电子技术发展前景,探讨口袋中科技演进的秘密。

  此次,方进就电子设备从体积庞大向便携袖珍的发展过程中,嵌入式处理技术与 SoC发挥的作 用作了深入探讨,并对未来做了大胆的设想。早在2006年的TI开发商大会(TIDC)上,方进就曾为业界带来自己对“SoC”的全新定义:“采用多种专利技术在同一硅片上集成一个系统或子系统,并要求具备模拟、数字及RF的通用工艺,各种连接接口和终端设备系统的专业性能,而这些专利技术既包括硬件也包括软件,而软件创新则是目前技术创新的焦点,硬件则作为软件创新的平台而存在。所以,SoC中的S更主要的是代表Software。”SoC技术丰富了我们口袋中的电子产品,它已深入我们生活的方方面面,从工作到娱乐、从安全到健康,SoC带来便携趋势,技术的创新在改变着世界。  

  什么促使了口袋技术的发展

  首先,在嵌入式处理领域,如何让SoC 带来更多成功创新呢?方进认为摩尔定律、性能、低功耗与可编程性、全面的系统集成、开发环境等综合因素在全面发挥着力量。3P组合,性能、价格、功耗(Performance, Price and Power)三者将相互作用,带来电子产品的全新市场机遇。

  在这近36年来,摩尔定律的魔力使得新技术每2-3年便得到一次飞跃, 性能不断提高,尺寸不断缩小,而相对应的价格在不断的降低。随着更多多核DSP的出现,以及高灵活性协处理器的发展,并行技术的发展实现SoC技术的进步。反过来,SoC技术也促进了DSP性能的大幅提高。

  降低功耗、提高便携性,是科技口袋化的关键所在。如果说摩尔是性能进步的预言者,而方进则是功耗降低的代言人, 方进曾提出过一个著名的“方进定律”,即半导体的功耗每18个月降低一半。当初进入90nm时,曾有人对此定律产生怀疑,“这是因为90nm时出现了待机功耗与工作功耗一样的问题。但是半导体技术进入65nm后,业界解决了这一难题,功耗又重新回到下降曲线,继续按摩尔定律前进,”方进解释道。

    除此之外,总体系统集成能力和开发环境也在决定着口袋科技的发展进程。如今系统级软件、软件与开发工具以及SoC技术可在单芯片上高度集成。开放的可升级平台,平衡、灵活且高度集成的架构,可扩展、能差异化产品竞争力的系统,这些都将加速口袋科技产品的诞生。 

[page]

  口袋技术的下一个未来

  嵌入式处理技术和SoC实现了许许多多“大房间设备”到袖珍产品的演进,但这并不意味着科技创新的终结,那SoC的下一个使命是什么?方进做了大胆的预测和猜想,分别在娱乐、医疗、远程监控、能量采集等领域,描绘口袋科技的下一个未来。

  在娱乐方面,例如在TI OMAP平台上, DLP投影仪可以内嵌于手机里面,只要手机能支持video功能,你就可以在等飞机时,用手机把视频投放在墙上看,从此等待的时间不再寂寞无聊,如此令人激动的用户体验,就发生在我们身边。将来,更会有许许多多令人想不到的产品出现。

  在医疗方面,以前医院中才有的庞大设备现在可以随身携带,将来更是神奇,随着技术的发展,这些口袋科技产品变得更袖珍,以至于可以植入人体,例如,视网膜植入、脑深部电刺激、耳蜗植入、胃起搏器、神经剌激器等应用,科技改善健康的梦想越来越真切。 

  远程监控方面,可实现无电池或无线化,使产品变得更绿色环保。小小芯片将能进行自动能量采集,比如从体温,运动,太阳能中收集能量并转化为自身所需的电能。结合低功耗无线射频技术,这些应用在病人远程监护、无线传感网络、结构监控等领域将发挥重要作用。

  对于创新,方进坚信爱迪生的这句话:“天才是 1% 的灵感加 99% 的努力”。市场推进了技术的发展,而我们在努力研究推进市场发展的技术。TI的科学家们没有满足于现状。“当您看到大型设备占满整个房间,不妨想想要是这种设备能放在我的口袋中该多好。而当您看到别人口袋里装了某种电子设备时,不妨想想这种设备还能如何发展”,方进说,“因为这样,我们的创新有了源源不断的动力。”

关键字:SoC  嵌入式  摩尔定律  方进  DSP  达芬奇 引用地址:畅谈口袋科技 TI首席科学家展望SoC蓝图

上一篇:英飞凌将向诺基亚供应EDGE芯片
下一篇:华为师法联发科 供应山寨手机芯片

推荐阅读最新更新时间:2024-12-18 23:00

基于ARM与DSP嵌入式运动控制器设计
  引言   运动控制系统广泛地应用于工业控制领域,而嵌入式技术在工业控制领域的应用还不太成熟,近年来,工业控制对运动控制系统的要求越来越高,为了满足新一代运动控制系统的各项性能要求,嵌入式运动控制器应运而生。基于ARM与DSP运动控制芯片相结合的新一代运动控制系统,充分发挥ARM微控器与专业运动控制芯片MCX314As的各自特点,可方便的构成高性能的嵌入式运动控制系统。   运动控制芯片MCX314As   MCX314As是日本NOVA电子有限公司的DSP运动控制专用芯片,它是控制4轴的脉冲序列输出驱动伺服电机、步进电机的运动控制芯片,可用于工业自动化设备、工业机器人、测量设备、办公设备和家用电器等。可以进行各轴独立的定
[工业控制]
基于ARM与<font color='red'>DSP</font>的<font color='red'>嵌入式</font>运动控制器设计
基于ARM嵌入式系统的ISP设计
应用程序的固化是嵌入式产品开发和生产过程中一个重要环节。基于ARM的嵌入式系统常用的程序固化方法是,用仿真器通过JTAG口将程序烧录到Flash里,在产品的开发阶段,使用仿真器几乎是必然的;然而到了产品的生产阶段,进行应用程序烧录或升级操作的往往是生产线上的工人,他们不易掌握仿真器的使用方法,而且在生产阶段也需要把JTAG调试口封住以防软件被窥视。笔者在使用意法半导体的STR730开发产品的过程中,设计了一种通过串口进行ISP(InSystemProgramming,在系统编程)的方案。该方案成本低,生产线使用起来也很方便,而且即使升级过程中发生掉电之类的意外也不会影响下一次升级,安全而可靠。 1 硬件连接 ISP方案的硬
[单片机]
基于ARM<font color='red'>嵌入式</font>系统的ISP设计
DSP系统的建模和配置
嵌入式软件开发需要对目标架构及其使用有广泛透彻的认识和了解。把嵌入式系统从概念转化为能够有效地在硬件环境中部署的高效解决方案,需要一系列步骤。整个过程包括:分析、架构搭建、评估、硬件支持、设计、编码、调试、集成、验证和确认。在这个过程中,如果硬件资源没有得到有效利用,或是软件没有针对硬件资源进行优化,都可能对性能造成严重影响。 CEVA-X系列DSP内核中采用的创新架构需要完全新颖的方案,以充分利用可能的设计变量来控制总体性能。CEVA-X1620是CEVA-X内核系列的第一款产品,采用非常先进的并行架构,在一个机器周期中可执行多达 8条指令。对于这类先进架构,高效能及高效率地使用硬件资源非常重要。 此外,CEVA-X整合了完
[应用]
嵌入式stm32学习:I2C-读写EEPROM
bsp_i2c_gpio.h #ifndef _BSP_I2C_GPIO_H #define _BSP_I2C_GPIO_H #include stm32f4xx.h #include inttypes.h #define EEPROM_I2C_WR 0 /* 写控制bit */ #define EEPROM_I2C_RD 1 /* 读控制bit */ /* 定义I2C总线连接的GPIO端口,用户只需要修改下面四行代码即可任意改变SCL和SDA的引脚 */ #define EEPROM_I2C_GPIO_PORT GPIOB #define EEPROM_I2C_G
[单片机]
基于ADV202的嵌入式视频压缩系统软硬件设计
国际标准化组织ISO和国际电信联盟ITU于2000年12月正式推出了JPEG2000标准,该标准采用以离散小渡变换为主的多解析编码方法,具有许多优良的特性,然而一直未获得广泛的应用。AD公司于2004年推出了能实时压缩和解压缩高质量运动图像和静止数字图像的JPEG2000编解码芯片ADV202。本文基于ADV202设计一个完整的嵌入式视频压缩系统,其中包括硬件电路设计和软件流程设计,该系统具有USB接口,支持热插拔,无需主机控制。 1 ADV202芯片介绍 ADV202是美国AD公司新近推出的一款用于视频和高带宽静止图像压缩的单片IPEG2000(ISO/IECl5444-1图像压缩标准)编解码芯片,是当今市场上惟一具有实时压缩
[嵌入式]
基于RISC-SOC微电容测量模块的研制
  0引言   电容传感器广泛应用于工业、军事等领域。因而对电容特别是对微小电容的精确测量始终是一个很重要的内容。目前大部分测量方法大部分集成化水平低,有的精度不高。电桥法利用电桥平衡原理测量电容,测量结果受桥臂电容性能影响较大。振荡法电路结构简单,但对于待测电容在 100PF以下时,板间的内电容常会污染测量结果;另外,振荡法测电容的抗干扰能力差。本文提出的容抗匹配法是将待测电容接入容抗匹配电路,待测电容在高品质的交流激励下,呈现固定的容抗。通过容抗-电压转换电路,即可得与电容成比例的电压值。经 ADC采样后,可计算电容值。实验结果表明,该方法测电容可以保证测量精度,同时抗干扰能力强。   1 微电容测量模块基本原理   微
[单片机]
基于RISC-<font color='red'>SOC</font>微电容测量模块的研制
S2C发布Dual 2000T FPGA快速SoC原型验证硬件
新的Dual 7V2000 TAI Logic Module原型高达4000万ASIC门容量 圣何塞,加利福尼亚.——2102年5月31日。领先的快速SoC/ASIC原型验证解决方案供应商,S2C公司,发布其首批第五代产品,基于两片Xilinx公司的28-nm Virtex-7 FPGA的Dual 7V2000 TAI Logic Module。Dual V7 TAI Logic Module 可在单板上提供高达4000万ASIC门容量以及1,200个外部I/O。而如此高的门容量,使其成为世界上最高集成度的原型验证硬件。 除了在逻辑和存储容量方面近三倍于S2C公司第四代Xilinx Virtex-6和Altera Strati
[嵌入式]
S2C发布Dual 2000T FPGA快速<font color='red'>SoC</font>原型验证硬件
基于单片机的嵌入式SNMP代理器设计与实现
0 引言 SNMP(简单网络管理协议)应用广泛,功能强大,只要管理软件驻留有MIB(管理信息库),并且拥有适当的权限,管理器就可以访问SNMP代理器。SNMP一般用于计算机网络和电信网络,本文提出了用SNMP进行控制。由于其传输媒介是Internet,所以传输距离不受限制,这相对于其他工业控制总线有不可比拟的优势,SNMP最大的优点是协议简洁,适合嵌入式应用。SNMP体系可扩展性强,只要将新的MIB装载在管理软件上就可以实现对新的终端的控制与访问,本文介绍了一种基于廉价的微控制器的实现嵌入式代理器的方案,以微处理器核心实现相关硬件及软件。 1 SNMP体系结构 SNMP的体系结构(见图1)以简单的查询/回答模型为基础,发送查
[应用]
小广播
最新手机便携文章

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved