双M合并 蔡明介亲跑流程

发布者:rockstar6最新更新时间:2012-08-03 来源: 工商时报关键字:蔡明介  流程 手机看文章 扫描二维码
随时随地手机看文章
    联发科公开收购F-晨星第一阶段期限(8月13日)进入倒数阶段,昨(1)日包括金管会、投审会、公平会均已同意此案;由于两家公司在大陆都有子公司,联发科董事长蔡明介本周亲赴大陆,与工信部副部长杨学山交流沟通。

 联发科也首度出示单季简易财测,预估今年第3季EPS约3.3~4.04元,让晨星的股东对联发科展望更具信心。

 联发科第3季简易财测可见营收、毛利率预估与法说会一致,但多详述获利及EPS预估。

 联发科预估,第3季税前净利为39至48亿元,较第2季38.97亿元的获利成长幅度最高挑战23.17%,每股税后盈余上看4.04元,创下近7个季度以来EPS新高,累计今年前3季EPS将挑战8.44元~9.18元。

 联发科在周二的法说会上,2度上修全年智能手机芯片出货量至9,500万套、上修幅度高达26.67%,第3季营收季增率预估13%~18%,不但暂居同业之冠,也优于法人预期、单季毛利率也将止跌回升,上看43%。诸多好消息带动联发科昨日股价以272.5元,涨停作收;公开收购的F-晨星也以204.5元涨停作收。

 第1阶段收购期限的交易日将至,双M公司由董事长带头跑流程之外,晨星股东也开始热烈询问相关事宜。 据了解,扣除今(2)日台风假,F-晨星股东只剩下7个交易日可至券商办理签订水单,由于第1阶段同意的股东,只需缴交千分之3的证交税,第2阶段同意的股东,其资本利得将以海外投资的股利计算,最高须缴交20%的所得税,也因此近期成了F-晨星股东办理换股事宜密集期。

关键字:蔡明介  流程 引用地址:双M合并 蔡明介亲跑流程

上一篇:三大市场领衔下半年触控IC需求,市场看好OGS方案
下一篇:核战升温 ThL手机全新升级MTK 6577平台

推荐阅读最新更新时间:2024-05-03 12:13

基于FPGA与ARM进行遥测数据网络转发的流程剖析
以太网接口通信速度快,传输可靠,使用和配置方便,对于20 Mb/s以下的码速率,100 Mb/s的网卡可以进行不丢包转发,采用TCP包格式还可使设备小型化,便于数据的转发,因此有必要扩展设备的以太网功能。 1 整体模块设计 1.1 系统设计 系统设计框图如图1所示。其中,采编器或接收机解调输出的PCM信号及时钟输入到FPGA中进行帧同步,IRIG—B码信息也送到FPGA中进行解调,得到时间信息。数据与时间一起存入SRAM乒乓缓冲区中,达到一定大小后,FPGA向ARM处理器发器中断,ARM中运行的Linux系统,将数据取走,进行TCP/IP打包,发送给接收计算机。 在设备开始工作前,需要在计算机端进行参数设置,计算机TCP/
[单片机]
基于FPGA与ARM进行遥测数据网络转发的<font color='red'>流程</font>剖析
基于电源生产流程的开关电源发展过程中的十个技术焦点
从分工上看,电源的生产主要有插件、波峰焊接、装配、手工焊接、线上初步负载检测、筛选检验、成品拼装、负载老化检验、包装等八大步骤。看起来好像过程并不复杂,但是每个步骤其实都能拆分成若干环节。细算下来,一个电源非要经过十几道工序才能生产出来。给大家说的在具体些,例如插件组,一条生产线上十多名 插件女工(确实都是比较年轻的女工,因为女孩的双手更加灵巧),分为小件插接、大件插接。电源上百多个元件大部分都是靠她们插接固定,然后送入波峰焊接机的。而之后的装配过程同样需要分成3、4个步骤。分类最多的是品控检验员。生产线上他们穿着和其他员工不同颜色的制服,分散在每道分工之间。对上一个环节完成的产品进行逐一检验。而最关键的负载检验,更是要前后进行3
[电源管理]
合见工软徐昀:具备全流程实力的国产EDA才能拥有国际竞争力
EDA作为芯片之母,贯穿集成电路设计、制造、封测等环节,是集成电路产业战略基础支柱预测显示,到2030年芯片可能拥有超过1万亿的产值,整个电子系统甚至超过3万亿的产值。其中,EDA其实是一个比较有限的市场,但却支撑了整个大体量的数字经济。 我国EDA需求不断增长,近几年中国EDA市场复合增长率达到近15%,远超全球的10%。而与之相悖的是,国产EDA只占据了大约10%的市场份额,90%由国际公司主导。 资本驱动下,掀起了多轮EDA热,国内诞生了将近100家EDA初创公司,但大部分初创公司仍专注于点工具开发,缺少全链条或全流程的企业。现在,多数大芯片设计对于核心环节需要协同优化,因此国产EDA的未来目标,一定是数字全流程。
[半导体设计/制造]
合见工软徐昀:具备全<font color='red'>流程</font>实力的国产EDA才能拥有国际竞争力
C语言,如何颠覆芯片设计流程
AI浪潮下,算力正在不断膨胀,可以说,谁拥有更多算力,谁才会在市场拥有更多话语权。而与之相悖的是,算力如此紧缺的前提下,芯片性能正在被逐渐榨干,随着摩尔定律的放缓,它给芯片设计带来的红利期正在过去。通用处理器过两年就性能翻倍的好事已经不存在了。 当我们不得不面对摩尔定律放缓的现实时,对AI算法进行特定优化的芯片成为化解高算力需求的新趋势。 著名计算机架构师John Hennessy和David Patterson在2018年的图灵演讲中提出SA架构,可以将它理解为某类应用进行特定优化,实现更高的能效比,在RSIC-V高灵活性优势的加持下,DSA架构还能发挥出更多优势,其中就包括能耗。 话虽如此,但RISC-V的DSA定
[半导体设计/制造]
C语言,如何颠覆芯片设计<font color='red'>流程</font>?
基于51单片机的流量计制作(流程+程序)
流量计主要应用于检测流体流速,通过检测累计流量可以做到控制流体体积的功能,今天笔者给大家介绍一种基于STC89C52的流量计制作方法,主要能够实现检测实时流速,并在液晶屏上显示出来,累计流量达到限定值后,蜂鸣器产生警报的功能。需要的材料有:BUZZER蜂鸣器,30P无极电容,DC接口(小),10uf极性电容,水流量传感器,2.54间距3芯单排针,LCD1302液晶屏,LED灯,103电位器,9012直插电极管,10K电阻,1K电阻,按键,STC89C52单片机 ,电源开关,晶振,IC座,2.54单排座。 系统硬件框图如下:` 程序执行的大致流程给大家用流程图表示出来了; 下面给大家分享一下笔者使用的源代码: #in
[单片机]
基于51单片机的流量计制作(<font color='red'>流程</font>+程序)
数字化如何影响工作流程自动化
近年来, 数字化转型(Digital Transformation)已成为企业的第一要务 ,但现在许多企业正在密切关注数字化(Digitalization)这个快速发展的概念。虽然这两个词听起来很像,但实际上它们的含义略有不同,对企业业务及其工作流程的影响也不同。鉴于这一点,本文将简单介绍数字化与数字化转型,并探讨数字化如何影响企业工作流程自动化。 什么是数字化? 根据 Gartner的定义 ,数字化是 “使用数字技术改变业务模式并提供创造收入和价值的新机会;它是一个向数字业务转变的过程。” 相比之下,数字化转型是一个“可以包含从IT现代化改造(例如云计算)到数字优化、再到新数字业务模式创新等一切广义的术语。” 选择
[工业控制]
蔡明:活化IC设计产业 建议以开放审查取代完全禁止
联发科成立19周年,董事长蔡明介近期回想当初决定创业的初衷,似乎创办人之一的卓志哲形容得最贴切,就是希望有兴趣从事高科技工作的台湾研发工程师,不需要远赴海外地区,或投效国外科技大厂,也可以在台湾作科技研发、技术创新的工作。也因此,根留台湾是联发科的第一使命,至今台湾总计超过9,000人研发团队,累积在台投资新台币逾3,500亿元,也都是想要遵循这个初衷及使命。 不过,对于是否开放大陆来台投资IC设计公司议题,蔡明介指出,在台湾自由法制经济的框架下,以 开放审查 取代全面禁止,将给台湾政府及IC设计产业界带来更多的策略弹性及空间运作效益,蔡明介也强调,他支持的是开放审查,而非全面开放。为进一步了解近期台湾IC设计产业的竞争新
[半导体设计/制造]
Cadence发布完整数字与签核参考流程
2016年2月1日,Cadence设计系统公司(NASDAQ: CDNS)宣布,正式交付完整的数字与签核参考流程,用于Imagination Technologies (IMG.L)公司PowerVR Series7图形处理单元(GPU)。采用此高度集成的Cadence 参考流程,550万实例的完整合成与设计实现可在2.5天完成。对比上一代Cadence设计流程,产品开发设计时间缩短1倍以上。同时,采纳新参考流程后,芯片面积平均缩小3%,Imagination最复杂的组块面积可缩小达7%。 此参考流程操作简单,仅需单次执行;同时为设计师提供指南,使用易于部署和支持的文件及脚本对PowerVR GPU内核进行优化。流程内包括如下C
[嵌入式]
小广播
最新手机便携文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved