冲16nm制程 芯片设计成本飙增

发布者:sigma28最新更新时间:2015-06-26 来源: 经济日报关键字:芯片设计 手机看文章 扫描二维码
随时随地手机看文章
    晶圆厂力拚先进制程,但全球网通晶片龙头博通执行长Scott McGregor以客户端的角度表示,这是有史以来,第一次晶片单位成本正在成长,28奈米将是最优制程节点,进入16奈米后,设计成本急速增长四倍。

博通日前宣布与安华高(Avago)合并,合并后规模高达370亿美元,全球第二大IC设计公司博通则是被并购方,震惊市场。McGregor的说法,点出晶片设计与制造成本攀升,为推动半导体整并浪潮的原因之一。

他表示,依据摩尔定律,半导体每一、二年都会有技术发展与创新,令成本下降、性能变好,但也会出现一个问题,虽然总成本降低,但每单位成本却是上升;最高性能的晶片愈来愈少,对产业影响巨大。他秀出的图表显示,摩尔定律回报率在降低,是有史以来第一次,晶片单位成本在成长,28奈米可能是最优节点。
关键字:芯片设计 引用地址:冲16nm制程 芯片设计成本飙增

上一篇:酷派发布复盘公告 控股股东拟出售其股权
下一篇:英特尔业务下滑:开源不利裁员节流

推荐阅读最新更新时间:2024-05-03 14:51

步进电机的加减速控制芯片设计
  步进电机(脉冲电动机)是一种将电脉冲转化为角位移的执行机构,是数字控制的一种执行元件,其可以通过控制脉冲频率来控制电机转动的速度和加速度,从而达到调速的目的。步进电机具有转矩大、惯性小、响应频率高等优点,因此具有瞬间启动与急速停止的优越特性。步进电机在各种应用场合下最大的优势是:可以开环方式控制而无需反馈就能对位置和速度进行控制,但也正是因为负载位置对控制电路没有反馈,步进电机就必须正确响应每次励磁变化。如果励磁频率选择不当,电机不能够移到新的位置,那么实际的负载位置相对控制器所期待的位置出现永久误差,即发生失步现象或过冲现象。因此步进电机开环控制系统中,如何防止失步和过冲是开环控制系统能否正常运行的关键。   本设计使用SPM
[单片机]
步进电机的加减速控制<font color='red'>芯片设计</font>
澜起科技收购摩托罗拉杭州芯片设计
8月8日消息 澜起科技(上海)有限公司正式公告,澜起科技已于近日完成对杭州摩托罗拉科技有限公司芯片设计部的收购,并获得摩托罗拉就HM1521B/D芯片的所有技术授权。 摩托罗拉的杭州芯片设计部多年来一直专注于数字电视机顶盒后端 SoC解码芯片的设计与研发,具备丰富的设计和服务经验。此项收购是澜起科技持续深耕数字电视业务发展战略的一部分,对澜起科技加强在音视频领域的领先地位有着重要意义。 澜起科技董事长兼CEO杨崇和博士表示:“此次收购将进一步完善和丰富澜起科技的音视频处理技术及相关产品,从而使澜起科技为客户提供更为全面的机顶盒整体解决方案。为确保杭州团队能快速融合到整个公司的运营中,澜起科技将在杭州设立分公司。”
[手机便携]
全国首家芯片设计学院在宁波诺丁汉大学成立
    有望破解我国芯片自主设计难题   中国宁波网讯(薛丛川胡敏)芯片被形象地比喻为国家的“工业粮食”,是信息产业的核心,是所有整机设备的“心脏”。然而,令人尴尬的是,中国使用的90%芯片,尤其是高性能高可靠芯片产品十分依赖进口。日前,在宁波诺丁汉大学成立的英盛德芯片设计学院,有望破解我国芯片自主设计的难题。   英盛德芯片设计学院是全国首家以行业为导向,提供芯片设计专业培训的教育机构。宁波诺丁汉大学牵手欧洲领先的芯片设计公司英盛德(Sondrel)以及全球电子自动化领导厂商、电子设计软件巨头明导国际(Mentor Graphics),共同培养具有扎实理论基础和实践动手能力的国际化高端芯片设计工程师。   被录取的学生将在学院接受
[手机便携]
IoT芯片设计的发展与挑战
为了迎接物联网(IoT)时代的到来,相关科技持续发展,而各种IoT应用情境所需要的芯片也应运而生,Semiconductor Engineering就邀集了来自明导国际(Mentor)、安谋(ARM)及英国IC设计服务公司Sondrel的3位主管,从数据处理方式、装置安全性等层面,探讨了IoT时代芯片设计的发展与挑战。   首先,对于在安全攸关(safety-critical)装置的应用中,如何达成让数据传输维持高速不中断的目标,安谋的主管认为,数据的精简将在此扮演相当重要的角色,做法上可在数据进行传输前先行分析,例如透过电脑视觉(computer vision)等技术先对影像做检测与分析。明导国际的主管也指出,缩减数据封包的大小
[半导体设计/制造]
基于系统芯片ZSU32的SoC芯片设计
 本文针对中山大学ASIC设计中心自主开发的一款系统芯片ZSU32,以Synopsys公司的Design Compiler为综合工具,探索了对SoC芯片进行综合的设计流程和方法,特别对综合过程的时序约束进行了详细讨论,提出了有效的综合约束设置方案。    1 时序约束原理   同步电路是大多数集成电路系统的主流选择。同步电路具有工作特性简单、步调明确、抗干扰能力强等特点。但是,因为所有的时序元件受控于一个特定的时钟,所以数据的传播必须满足一定的约束以便能够保持与时钟信号步调一致。   设置建立时间(setup time)约束可以满足第一个条件:    2 ZSU32系统芯片的结构   ZSU32芯片内置32
[嵌入式]
英特尔挖走了苹果M1首席芯片设计
随着苹果 Mac 计算机自英特尔转向自家芯片的 2 年过渡期即将结束,英特尔挖角苹果 M1 首席芯片设计师。 苹果 Mac (前) 系统架构总监 Jeff Wilcox 周四 (6 日) 在其 LinkedIn 页面上宣布他将离开苹果赴英特尔就职,担任英特尔院士 (Intel Fellow) 和设计工程部门的技术总监 (CTO),主要负责所有英特尔客户端系统单晶片 (SoC) 架构设计。 Wilcox 在过去 8 年担任苹果 Mac 系统架构总监,负责监督 Mac 系统架构、讯号完整性和电源完整性,领导苹果转向 Apple Silicon 的过渡期。 Wilcox 在其 LinkedIn 写道:「在历经精彩的 8 年之后,我决定离
[手机便携]
冲16nm制程 芯片设计成本飙增
    晶圆厂力拚先进制程,但全球网通晶片龙头博通执行长Scott McGregor以客户端的角度表示,这是有史以来,第一次晶片单位成本正在成长,28奈米将是最优制程节点,进入16奈米后,设计成本急速增长四倍。 博通日前宣布与安华高(Avago)合并,合并后规模高达370亿美元,全球第二大IC设计公司博通则是被并购方,震惊市场。McGregor的说法,点出晶片设计与制造成本攀升,为推动半导体整并浪潮的原因之一。 他表示,依据摩尔定律,半导体每一、二年都会有技术发展与创新,令成本下降、性能变好,但也会出现一个问题,虽然总成本降低,但每单位成本却是上升;最高性能的晶片愈来愈少,对产业影响巨大。他秀出的图表显示,摩尔定律回报率在降
[手机便携]
LED倒装芯片设计的布线技术解析(上)
本文介绍了在伪单层上完成重新布线层布线的一种方法。这些技术将重新布线层的布线问题转变成为典型的通道布线问题。   利用这种方法可以做到百分之百的布通率,并且最大限度地减小了两层布线的面积。   工程师在倒装芯片设计中经常使用重新布线层(RDL)将I/O焊盘重新分配到凸点焊盘,整个过程不会改变I/O焊盘布局。   然而,传统布线能力可能不足以处理大规模的设计,因为在这些设计中重新布线层可能非常拥挤,特别是在使用不是最优化的I/O凸点分配方法情况下。这种情况下即使采用人工布线,在一个层内也不可能完成所有布线。   随着对更多输入/输出(I/O)要求的提高,传统线绑定封装将不能有效支持上千的I/O。倒装芯片装配技术被广泛用于代替
[电源管理]
LED倒装<font color='red'>芯片设计</font>的布线技术解析(上)
小广播
热门活动
换一批
更多
最新手机便携文章
更多精选电路图
换一换 更多 相关热搜器件
更多每日新闻
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved