新思科技与中国合作伙伴如何布局EDA黄金时代?

发布者:TranquilSmile最新更新时间:2021-09-01 来源: 爱集微关键字:新思科技 手机看文章 扫描二维码
随时随地手机看文章

作为半导体产业“皇冠上的明珠”,以及中国半导体最急需实现突破的环节,EDA软件行业是技术、资金、人才密集型行业,设计难、人才少、周期长、成本高,长期以来新思科技一直在全球引领该领域的技术和市场,而国内EDA企业大多以提供点工具为主。随着中国数字经济的提升、芯片设计行业的崛起,后摩尔时代下EDA需求更加强劲,中国EDA市场真正迎来了蓄势待发的黄金时代。

来源:平安证券

数字经济和后摩尔时代下,EDA市场机遇和挑战齐飞

纵观整体EDA市场规模,虽然仅有百亿美元左右,相当于整个半导体行业销售额的2.5%。规模虽小但是能量巨大,决定了整个产业的效率以及产品的质量,具有巨大的杠杆效应。随着5G互联网、人工智能、大数据、云技术驱动下的数字产业化和产业数字化驱动,作为支撑数字经济成长的基石,集成电路和EDA等行业上下游迎来更广阔的的市场空间。赛迪智库数据显示,2020年中国的EDA/IP市场规模达到72.5亿元人民币,预计2023年将达到100亿元,2018-2023年的复合增长率为10.2%。

在需求增长势头强劲的同时,随着摩尔定律的不断推进,芯片设计复杂度提升对EDA工具提出了更高的要求,新兴技术形态如Chiplets、SiP等先进封装亦需要EDA的大力支持。

作为EDA领域的龙头企业,新思科技(Synopsys)指出,在后摩尔时代,从系统层面来解决芯片设计痛点成为行业继续前进的方向,为此该公司提出了“SysMoore”的概念,从更高的维度来思考解决半导体行业挑战的设计方法学。在此趋势下,新思科技指出了行业面临的诉求和挑战,包括:

第一,摩尔定律并非完全失效,传统上基于晶体管尺寸缩微和集成度提升的摩尔定律依然是很多公司可以遵循的发展路径,也是利润的前提;第二,在遵循当前摩尔定律的基础上,芯片设计越来越关注能效表现;第三,2.5/3D封装、多裸晶设计等系统级先进封装技术成为提升芯片性能的重要手段。与此同时,在“超越摩尔”的部分,比如新思科技提供了预设的可复用的IP模块,客户可以基于这些模块来“组合”自己的芯片设计;第四,汽车、超大规模数据中心等行业越来越追求晶圆的可靠性,需要进行贯穿整个产品生命周期的晶圆健康监控和可靠性检测(Silicon Health);第五,EDA/IP厂商越来越多地将AI技术用于EDA工具的设计、仿真、综合、验证等过程,解决保障性、安全性和可靠性等瓶颈问题。

新思科技全球资深副总裁兼中国董事长葛群指出,新思科技的SysMoore理念将在后摩尔时代解决两方面发展需求。一方面是解决对于不同工艺尤其是硅工艺的建模和抽象难题,使得人类能更好地控制不同工艺,尤其先进工艺。另一方面是使设计的门槛降低,让更多的人参与到芯片设计当中来,满足数字化不断发展的巨大芯片需求。

随着国家和地方“国民经济和社会发展第十四个五年规划”的相继出台,集成电路市场将迎来更加广阔的空间,全国主要城市都在加速集成电路EDA公共服务平台建设和扩容,对EDA需求越来越多。中国集成电路设计企业增长迅速,2020年全国营收过0.5亿元的集成电路设计企业接近500家,预计2023年将超过700家,这也极大地带动了国内EDA/IP市场的增长。

另一方面,随着国内对知识产权的不断重视,以及开源架构带来芯片的多元化,产品快速迭代带来的芯片开发周期缩短的需求,IP核开发和复用的需求会快速增加。同时,越先进的工艺节点,单颗芯片中集成的IP数量也迅速攀升,推动半导体IP市场进一步发展。

如此一来,EDA行业还呈现出EDA+IP、EDA+云、EDA+AI三大发展新趋势,这也意味着面对巨大的市场机遇和行业挑战,整个EDA生态圈越来越需要具备不同能力的EDA和IP公司合作,才能带来更强的协同效应。为此,在EDA领域占据绝对优势地位的新思科技在中国市场开始发展生态系统中的“朋友圈”,以“+新思”的合作模式支持在快车道上发展中的中国集成电路产业。


新思科技主办“联合创新数字未来”研讨会,展示“+新思”合作模式的内核

众行则至远,新思科技和他的朋友圈如何布局?

“一个良性和开放的市场能带来更多的技术创新,新思科技希望能够与中国EDA企业合作,相互补充来共同推进EDA产业的发展,这种良性的循环也将带动集成电路产业中各个环节的发展。”葛群表示,“作为全球半导体产业最具活力的市场,中国在IC设计领域存在着长尾效应,为了能更有效地赋能到每一家客户,新思科技正努力开拓更多国内的合作伙伴,尽可能实现技术全覆盖。”

目前新思科技已先后与芯华章、芯耀辉、芯和半导体、世芯电子、全芯智造、芯行纪、软安等十多家国产EDA、IP企业达成合作伙伴关系,精心选择不同的合作方力求优势互补,一同为中国集成电路产业助力。如下图的IC产业链中,新思科技的EDA/IP工具贯穿始终,同时力求在每个环节寻找国内企业的合作。

例如在后端设计(芯片物理实现)环节,新思科技与设计服务公司世芯电子已合作多年。世芯电子总裁兼首席执行长沈翔霖解释与新思科技的合作模式时指出,首先在EDA方面双方进行了长期和深入的合作,包括先进工艺设计流程的超前部署,达成客户/新思/世芯三方共赢的成功芯片具体实现。其次在IP方面,世芯自2003年起就成为新思中国区最早客户之一,共同提供可靠的一条龙式芯片设计服务。

世芯目前已帮助客户实现超过470颗芯片流片,设计能力已进展到最先进的5纳米制程,70%营收来自大陆市场。在先进封装方面,可支持台积电2.5D封装的CoWos、HBM等所有类型。沈翔霖强调,现在中国的IC蓬勃发展,世芯也绝对不会缺席,世芯的成长也得益于新思科技在中国的合作方式。随着AI、HPC等应用增长迅猛,世芯未来将着力在中国打造国际级研发中心、芯片设计云中心以及高端芯片设计教育培训中心,同时打造中国国内的“三个最”:集成电路产品性能最优、集成电路高端人才最多、集成电路技术水平最高,全力支持国内人工智能、高性能计算、5G、智能驾驶、物联网等重点应用领域发展。

在生产服务环节,新思科技的朋友圈选中了提供覆盖IC、封装到系统的全产业链仿真EDA解决方案的芯和半导体。随着芯片制造工艺不断接近物理极限,芯片的布局设计——异构集成的3DIC先进封装(以下简称3DIC)已经成为延续摩尔定律的最佳途径之一。作为一个新的领域,之前并没有成熟的设计分析解决方案,使用传统的脱节的点工具和流程对设计收敛会带来巨大的挑战,对信号、电源完整性分析的需求也随着垂直堆叠的芯片而爆发式增长。

在此背景下,芯和最近与新思科技联合发布了业内首个“3DIC先进封装设计分析全流程”EDA统一平台,将芯和2.5D/3DIC先进封装分析方案Metis与新思3DIC Compiler现有的设计流程无缝结合,突破了传统封装技术的极限,能同时支持芯片间几十万根数据通道的互联。双方在“SysMoore”上的理念不谋而合。

芯和半导体创始人代文亮指出,未来五年全球先进封装年复合增长率预计高达32%,作为一个崭新的领域,大陆有机会与全球同步发展。“在先进工艺进一步发展近乎停滞的情况下,3DIC是实现整个半导体行业突围的最佳赛道,AI芯片公司和头部系统公司也亟需3DIC技术来解决高性能计算的需求,因此国内势在必行。”代文亮表示,“然而现在业内面临着技术薄弱、研发投入少、缺乏成熟的3DIC设计分析平台的局面。芯和与新思科技此次携手,将通过减少3DIC的设计迭代加快收敛速度,使我们的客户能够在封装设计和异构集成架构设计方面不断创新。”未来,芯和还将以产学研相结合、产业链上下游互动的方式,形成中国3DIC设计、EDA工具、制造和封测的完整生态系统。

在IP环节,新思科技于今年3月与国产IP企业芯耀辉达成战略合作,芯耀辉通过独家授权的、经新思科技验证的接口IP核为国内芯片制造公司的工艺提供针对性的定制、优化IP以增强芯片设计的自动化水平,并提升客户系统的验证水平,为客户产品的集成和部署提供加速度。芯耀辉董事长兼联席首席执行官曾克强指出,数字世界的芯片就像现实世界的空气和水一样,半导体IP更是不可或缺的底层基础科技。新思科技作为标准接口IP领域的领导者,双方的合作让芯耀辉能够有效地为中国芯片设计企业提供高质量的DesignWare IP解决方案,从而加快芯片设计创新步伐,缩短产品的上市周期。

曾克强表示,目前国内在半导体芯片设计最上游IP这个重要环节的短板非常明显。“未来,芯耀辉和新思科技将在国内工艺IP解决方案、IP架构创新、新兴技术等领域展开协调发展合作模式,共同解决行业发展挑战。”他强调,“双方将推动先进工艺的发展,赋能半导体芯片设计产业,也帮助完善整个产业链,更好地服务国内的芯片设计公司。”


关键字:新思科技 引用地址:新思科技与中国合作伙伴如何布局EDA黄金时代?

上一篇:三星等韩国代工厂通知涨价到多20%,后段工序企业紧跟
下一篇:恩智浦CFO卖掉70%的股份入手 3200 万美元,引外界猜疑

推荐阅读最新更新时间:2024-11-16 20:29

Synopsys设计平台获得TSMC工艺认证,支持高性能7nm+工艺技术
Synopsys设计平台用于高性能、高密度芯片设计 重点: Synopsys设计平台获得TSMC工艺认证,支持高性能7-nm FinFET Plus工艺技术,已成功用于客户的多个设计项目。 针对7-nm FinFET Plus工艺的极紫外光刻技术,IC Compiler II 进行了专门的优化,进一步节省芯片面积。 采用TSMC的Wafer-on-Wafer®(WoW)技术,平台内全面支持多裸晶芯片堆叠集成,从而提高生产效率,加快实现大批量生产。 2018年5月10日,中国 北京——全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(N
[嵌入式]
新思科技推出业内首款获得ISO/SAE 21434网络安全合规认证的IP产品,加速汽车安全领域发展
8月12日消息,新思科技(Synopsys, Inc.,)近日宣布,新思科技ARC® HS4xFS处理器IP通过了SGS-TṺV Saar机构的ISO/SAE 21434网络安全认证,满足了致力于保护网联汽车免受恶意网络攻击的严格汽车合规管理要求。ISO/SAE 21434标准规定了网络安全风险管理的工程要求,有助于确保在车辆的整个生命周期内监控、检测和降低网络风险。ARC HS4xFS处理器还通过了ISO 26262标准认证,符合安全关键型系统的ASIL D(随机)和ASIL D(系统)合规性要求,获得了网络安全和功能安全双重认证。此外,新思科技的IP开发流程也获得了ISO/SAE 21434标准认证,可确保其IP产品在开发周期
[汽车电子]
新思科技与英特尔深化合作,以新思科技IP和经Intel 18A工艺认证的EDA流程加速先进芯片设计
芯片制造商与EDA解决方案和广泛的IP组合紧密合作,能够提升产品性能并加快上市时间 摘要: 新思科技数字和模拟EDA流程经过认证和优化,针对Intel 18A工艺实现功耗、性能和面积目标; 新思科技广泛的高质量 IP组合降低集成风险并加快产品上市时间,为采用Intel 18A 工艺的开发者提供了竞争优势; 新思科技 3DIC Compiler提供了覆盖架构探索到签收的统一平台,可实现采用Intel 18A和 EMIB技术的多裸晶芯片系统设计。 加利福尼亚州桑尼维尔,2024年3月4日 – 新思科技 近日宣布,其人工智能驱动的数字和模拟设计流程已通过英特尔代工(Intel Foundry)的Intel
[半导体设计/制造]
新思科技全新ZeBu Empower仿真系统,配备高性能功耗验证引擎
新思科技近日宣布推出ZeBu® Empower仿真系统,为数十亿门SoC设计的软硬件功耗快速验证提供突破性技术。ZeBu Empower性能优异,可对整个设计及其软件工作负载进行可操作的功耗分析,从而实现每天多次迭代。ZeBu Empower可支持软硬件设计人员利用功耗分布图更早识别针对动态功耗和泄漏功耗的重大改进机会。ZeBu Empower仿真系统还可将功率关键模块和时间窗口馈入新思科技的PrimePower引擎,以加速RTL功耗分析和门级功耗签核。 客户评论: AMD技术和工程部全球院士Alex Starr表示:“随着高性能设计和工作负载的复杂性不断增加,在一定热度范围内实现领先性能对我们的产品至关重要。我们需要能
[半导体设计/制造]
开源软件在安全、许可证合规性和维护等仍存在大量漏洞
日前,新思科技 (Synopsys, Nasdaq: SNPS)发布了《2021年开源安全和风险分析》报告(OSSRA)。该报告由新思科技网络安全研究中心(CyRC)制作,研究了由Black Duck审计服务团队执行的对超过1,500个商业代码库的审计结果。报告重点介绍了在商业应用程序中开源应用的趋势,并且提供了见解,以帮助企业和开源开发者更好地了解他们所处的互联软件生态系统。这份报告也详细地介绍了非托管开源所带来的安全隐患,包括安全漏洞、过期或废弃的组件以及许可证合规性问题。 2021年 OSSRA报告强调,开源是所有行业绝大多数应用程序的基础;但同时,他们也在费尽心思去管理开源风险。 所有经过审计的营销科技类公司的代码
[嵌入式]
开源软件在安全、许可证合规性和维护等仍存在大量漏洞
Synopsys推出全新桌面型原型验证解决方案,拓展HAPS系列
2018年5月21日,中国 北京——全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ: SNPS)近日正式推出其面向中端SoC原型验证市场的HAPS®-80桌面系统(HAPS-80D)。Synopsys HAPS-80D系统是基于HAPS-80原型验证产品系列而开发,HAPS-80目前已部署超过1,500套系统。HAPS-80D高性能原型验证系统开箱即可使用,其内置接口可方便立即进行设计交互,加速软件开发和系统验证。 Synopsys HAPS-80D桌面型原型验证解决方案 联芸科技副总裁李国阳说:“联芸科技开发了适用于消费级和企业级应
[半导体设计/制造]
新思科技和芯耀辉在IP产品领域达成战略合作伙伴关系
新思科技(Synopsys)与芯耀辉于今日联合宣布,双方已达成数年期战略合作,新思科技授权芯耀辉运用新思科技12-28纳米工艺技术、适配国内芯片制造工艺的DesignWare® USB、DDR、MIPI、HDMI和PCI Express的系列IP核。芯耀辉在获得此次新思科技的授权后,将利用这些经过新思科技硅验证的接口IP核为国内芯片制造公司的工艺提供针对性的定制、优化IP以增强芯片设计的自动化水平,并提升客户系统的验证水平,为客户产品的集成和部署提供加速度。 “芯耀辉作为中国领先的技术解决方案提供者,致力于为国内市场带来最先进的IP核产品和技术,以加速国内芯片创新的脚步。通过芯耀辉与新思科技的本次合作,芯片开发者可以利用新思科技
[手机便携]
新思科技旗舰产品 Fusion Compiler助力客户实现超 500 次流片
新思科技旗舰产品 Fusion Compiler助力客户实现超 500 次流片,行业领先优势进一步扩大 助力客户性能提升20%,功耗降低15%,面积缩小5% 摘要: 流片范围覆盖5G 移动、高性能计算、人工智能、超大规模数据中心等细分市场中40 纳米至 3 纳米设计。 众多领先半导体公司利用新思科技Fusion Compiler紧密的生产部署,进一步实现行业竞争优势。 加利福尼亚州山景城2021年12月3日 /美通社/ -- 新思科技(Synopsys, Inc.,)今日宣布,自 2019 年 Fusion Compiler™ RTL-to-GDSII 解决方案正式发布以来,采用该解决方案的客户已实现超过50
[半导体设计/制造]
小广播
最新手机便携文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved