1 引言
现有的电网质量分析板受器件和分析方法的限制,大多对系统中的暂态、短时扰动信息难以快速、准确地捕捉.随着高速数字信号处理DSP 技术的发展及其制造成本的降低,DSP技术在电力系统的各个研究领域得到了广泛的应用.表1是DSP方式与传统芯片处理方式的能力对比,从中可以看出DSP用作处理器的优势.
表1 DSP与传统芯片处理能力对比表
CPU系统 | 采样通道数 | DFT计算时间 | 采样时间/(μs) | 采样结果精度(%) |
TMS320F206晶振:10MHz | 40 | 整型30点28μs | 24 | 0.2 |
80C196晶振:12MHz | 16 | 整型12点1500μs | 160 | 0.5 |
80C51晶振:12MHz | 8 | 整型12点1500μs | 60 | 0.5 |
2 基于TMS320F206的硬件设计
基于DSP处理板的主体设计思想是采用DSP芯片TMS320F206构成数字处理系统,并以下位机为主体实现实时采样、数据处理、分析和短时储存,然后与上位机进行数据通讯,以及利用远程计算机进行展示和数据库存储管理等.具体操作如下:
(1)用处理板测量并计算三相电流、电压的有效值、有功功率、无功功率以及功率因数;对40Hz~2MHz频率输入信号进行测频采样;
(2)对数据进行处理,分析查错,给出报警类别,并给出开关量输出信号以便进行开合闸操作;
(3)对电压、电流的l~63次谐波进行分析,给出幅度、相位以及三相电压、电流的总畸变率;
(4)通过16C552芯片UART扩展2个RS-232和一个RS-485接口以便与上位机进行数据交换,同时扩展一并行口以与打印机相连;
(5)用看门狗进行刷新、复位并实时检测系统;
该处理板的主控芯片选用定点DSP芯片TMS320F206.系统的硬件功能框图如图1所示.
该电网采样数据处理板的功能是在数字信号处理芯片TMS320F206的控制下完成的.数据采样模块采用的3片高速14位A/D芯片MAX125在工作时外接与16C552公用的16MHz时钟,因其并行接口数据访问和总线释放的时间特性与DSP的特性兼容,因此,其转换结果可由DSP不加等待状态而直接读取.3片MAX125在此用12路进行同步采样不用的通道为防干扰应接地.电压、电流等模拟量通过变压器转换成-5V~+5V的电压,并在滤波后接入MAX125,转换开始信号由DSP的引脚TOUT提供给3片MAX125的CONVST引脚,并在上升沿启动采样,片内的时序发生器可控制指定的通道以使其按顺序进行转换,并将结果存储在片内14Bit×4的RAM中,转换结束后,每片MAX125的INT引脚变低3片通过CPLD或门输出给DSP.读取结果时,执行连续读操作,第一次读到的是第一通道的数据,第二次读的是第二通道的数据,依此类推.
16C552是TITLl6C552 、EXARST16C552 、VLSIVL16C552 等公司生产的异步通信芯片.在采样处理板中16C552可作为RS232、RS485串口和打印机并口的扩展芯片,并通过MAX232驱动芯片来和MAX1486驱动芯片与上位机进行通讯.图2为UART扩展的电路图.
由于TMS320F206仅有一个同步通讯口,因而设计中采用DSP的UART扩展.同时由于输入输出接口的资源有限,故采用了CPLD扩展.图2中将DSP及电源、地、光电耦合器等做了简化,有兴趣的读者可以查询相关资料.本系统中16C552的串口和并口都工作在中断工作方式,16C552的CLK端外接15.9744MHz晶振时,可通过设置除数寄存器的高、低位DLM、DLL来确定通讯的波特率.
在硬件电路设计中,l6C552的片内寄存器选择线A0~A2以及读写信号均由DSP直接控制.串、并行通道的片选线CSA、CSB和CSP则由CPLD直接控制,可根据需要选择串行通信方式还是并行通信方式.为防止干扰,系统加入了光电隔离器,由于RS232电平与CMOS电平不同,因此RS232驱动器与CMOS电平连接时必须经过电平转换,MAX232就是完成这一功能的.另外,用MAXl486来实现与RS485的通讯,该驱动芯片的OE、H/F可决定电路是工作在半双工还是全双工状态,并可由CPLD来控制选择.l6C552的并口可直接连接到PC机的并口上而无须电平转换.通讯时,通过中断INT1~INT3可向CPLD逻辑块发生申请,并由DSP响应.
为了便于调试和实现程序加载、设置软件断点等功能,系统扩展了32k的快速SRAM来将程序、参数放入其中,调试成功后,可将待固化程序通过仿真器烧入TMS320F206的第一块16k字的Flash中,第二块用于固化放置重要参数.为了调试方便和有效利用资源,程序、数据片选应采用图3所示的连接方式,调试时程序选用前16k(8000H~BFFFH)的SRAM,后16k(C000H~FFFFFH)用于存放数据参数.
该系统能测量40Hz~2MH的信号频率.测量工频时,电网信号经变压器降压后,再经过滤波器和比较器送给CPLD进行计数测量.8MHz(CLK)晶振脉冲输入可以使用单独的有源晶振,也可以用CPLD对已有的16MHz晶振分频得到.
选用完成系统电源监控的看门狗复位芯片MAX1232,可设置为自动刷新和手动复位结合方式.当电压检测器监控到Vcc低于所选择的容限时,系统将输出并保持复位电平;以使DSP能在一定时间内触发ST端来刷新看门狗.如果ST在250ms间隔内未触发,MAX1232自动发出信号来复位系统.
3 基于TMS320F206的软件流程
该数据采集处理板通过TMS320F206内部定时器中断来启动A/D转换,中断周期被设置为每周波采样64点,即约312.5ns触发一次中断.MAX125的12路A/D转换完成后,电路将触发中断信号INT0给DSP.实时数据由DSP通过连续读脉冲将数据存到内、外部扩展RAM或通过通讯扩展芯片传给上位机.当数据采样达到64个点后,开始执行FFT单元.通常将FFT算法程序块存到DSP内部存储单元B0中,该单元是一个64点同址基2 时间抽取的FFT模块.通过DSP算法可实现对各项电能质量指标及其它电参数的计算与分析,同时进行数据处理(包括谐波分析和不平衡度分析),也就是在采样点采样后实时检测信号的峰值、有效值等信息,以判断过压、欠压、振荡等电能质量问题.最后将实时波形或分析谱结果传送到PC上位机或其它网络上.系统的每个采样周期的时间分配见图4 所示.其软件主程序和中断处理程序流程图分别见图5、图6 所示.
4 结束语
我国对电网质量研究起步较晚,目前使用的电网质量检测设备与发达国家还有一定距离,因此,电网污染问题仍然有待于进一步解决,传统的采样装置有待于进一步优化提高,本文设计的电力采样处理板采用DSP芯片构成数字处理系统,以下位机为主体实现实时采样、数据处理、分析和短时储存,同时与上位机进行数据通讯并利用远程计算机展示和存储管理数据库.实验证明:利用该设备可提高系统的运算速度和精度而且性价比很高.
上一篇:TMS320F206设计中应注意的几个问题
下一篇:TMS320F206定点DSP芯片开发实践
- 热门资源推荐
- 热门放大器推荐
- Allegro MicroSystems 在 2024 年德国慕尼黑电子展上推出先进的磁性和电感式位置感测解决方案
- 左手车钥匙,右手活体检测雷达,UWB上车势在必行!
- 狂飙十年,国产CIS挤上牌桌
- 神盾短刀电池+雷神EM-i超级电混,吉利新能源甩出了两张“王炸”
- 浅谈功能安全之故障(fault),错误(error),失效(failure)
- 智能汽车2.0周期,这几大核心产业链迎来重大机会!
- 美日研发新型电池,宁德时代面临挑战?中国新能源电池产业如何应对?
- Rambus推出业界首款HBM 4控制器IP:背后有哪些技术细节?
- 村田推出高精度汽车用6轴惯性传感器
- 福特获得预充电报警专利 有助于节约成本和应对紧急情况