语音/数据/媒体网络时代需要的基础设施DSP

发布者:数字翻飞最新更新时间:2009-02-03 来源: 今日电子关键字:多媒体  三重播放  DSP  架构 手机看文章 扫描二维码
随时随地手机看文章

      语音/数据/媒体网络的兴起要求高性能与高速 IO 完美结合。本文将探讨如何选择可满足上述要求的 DSP,提供低成本解决方案

      多媒体内容随着总流量的增长而变得日益丰富,这为设备制造商带来了前所未有的工程设计挑战与机遇。他们必须制造出新一代能够处理持续急速上升的汇聚流量的设备,该汇聚流量不同于过去主导基础局端设计范例的语音与数据流量。

      这种变革是上世纪70年代计算机革命以来的多重趋势引发的。


      ● 从纯语音流量到语音与数据流量的转变。这一趋势在数十年前就已开始了,现在仍在继续。


      ● 多媒体流量,特别是流媒体,加入现有的语音与数据流量。电信运营商转向提供语音、视频与数据服务的“三重播放业务”可充分证实这一发展趋势。

      ● 从固定地址服务到家庭服务再到移动服务的演进。有线基础局端中从语音到数据再到媒体的演进现在正在无线领域悄然进行。

      ● 上述三个趋势推动了另一趋势的发展:从电路交换传输到基于数据包的传输的演进,特别是对因特网协议(IP)流量。

      在语音通信时代,电信信号处理无非是回声消除、数据调制解调器的线路调节以及在交换电路上进行数据调制/解调的信号处理。目前,对音频、视频和数据流进行数字编码/解码以及压缩/解压缩的算法就有数十种之多。简言之,电信基础局端不仅仅是要处理更多的数据,而且要实现信号处理量的指数级增长以实时处理大量数据。


      显而易见,要实现信号处理量的指数级增长需要大幅提高性能。一种方法是仅加快数字信号处理器(DSP)的时钟速度。但这种解决方案不是长久之计,主要原因如下:首先,芯片时钟速度有限;其次,流量负载呈指数级而非线性增长,即使在最高时钟速度下,也将很快无法满足性能要求。另一个根本问题是基础局端设备采用机架安装,对尺寸和散热都有严格的要求。在机架尺寸不变(缩小尺寸除外)的情况下,高时钟速度带来的高散热最终也会使仅提高时钟速度这一方法不可行。将来,电路板性能的提升会受到其功耗预算、楼宇的使用年限与位置以及安装基础局端设备的机架等的限制。

提高性能

      电信设计工程师面临着一个巨大的挑战。他们必须在更小的板级空间内提供更出色的性能、增加通道密度、处理日益多样化的媒体阵列,同时保持通信的灵活性与低成本特性。

      为应对这些挑战,DSP一直在改进。从芯片设计人员的角度,这意味着要将上述趋势转化为特定的 IC 特性与架构。

      同时实现高性能与低功耗目标的最佳策略是在低电压芯片上采用优化的处理引擎及高效 I/O 处理尽可能多的数据。

      处理不断增多的原始数据量要求极高的性能与高效的片上数据传输能力。从架构上讲,这可通过交换中心资源 (SCR) 连接处理元件(DSP CPU、DSP 外设、协处理器加速器以及内部存储器)得以实现,即具有主从单元的纵横制架构。例如,德州仪器的TMS320C6455 DSP 采用的就是这种架构,如图 1 所示。

图1 TMS320C645x器件结构图

      SCR左边的任一主单元均可直接与 SCR 右边的从单元相连。主单元包括 DSP 的 CPU、串行高速 IO (SRIO)、四个传输控制器 (TC)以及将三个主外设(PCI、HPI 与 EMAC)连接至 SCR 的纵横制端口。从单元包括 DSP 存储器、DDR 存储器接口、Turbo 协处理器 (TCP)、Viterbi 协处理器 (VCP) 以及将多个外设连接至 SCR 的纵横制端口。

      这种架构既快速又高效,因为 SCR 使主从单元之间实现了真正的同时数据传输。例如,PCI 至 DDR EMIF 的连接独立于 PCI 166 至 DSP CPU 的连接。数据完全是并行传输。当多个主单元访问同一个从单元时,SCR 执行判优。同时系统设计人员可以通过对主单元的优先级别进行编程来施加某些控制。

架构要求

      在执行算法时,CPU与存储器之间的指令和数据传输至关重要。在如图2所示的 TMS320C6455 DSP的存储器系统中,可通过使用256位宽的数据总线并在CPU与存储器之间的内部直接存储器存取(DMA)架构上创建两层高速缓存来优化数据传输。

图2 TMS320C64x+内部存储器

      另一个架构要求是高效片上处理引擎。一种高效的方法是集成片上协处理器,以加速要求高性能的特定功能。例如,MS320C6455 DSP就集成了Viterbi协处理器(VCP)与Turbo协处理器 (TCP),如图1所示。

      片上处理工作完成后,开发人员仍需将大量数据从芯片传输至电路板上,最终传输到电信传输介质上。显然应选择高速IO,但考虑到上述的异构架构,确定哪种处理方法最佳就会变得复杂。

      最佳解决方案是为片内板级接口提供多种高性能IO接口。SRIO是异构多处理器器件间通信的最佳选择,因为其高吞吐消息传递方案可实现95%的带宽利用率(4x 串行双向链路可达10Gb/s)。

      当然,外部存储器传输最好采用 32位DDR2存储器控制器;同样,连接片外器件最好采用66MHz的PCI总线;处理板上或板外IP流量的最好选择1Gb/s以太网媒体接入控制器 (EMAC);电信专用的通用测试与操作PHY接口则可充分满足ATM (UTOPIA 2)连接的   需求。

      虽然 DSP处理能力随着具有更强并行能力以及其他高级特性的新架构的推出而显著提高,但电路板设计人员还可通过将多个DSP高效集成到单个电路板来获取更明显的改善。使用 SRIO 快速连接大大简化了这项工作,因为从DSP软件的角度,DSP之间的数据流处理与单个DSP内的数据流处理并没有很大的差异。

板级性能

      在传统系统中,语音与数据流量是分开的,这导致了效率低下。随着时间或其他一些影响流量配置的参数的变化,可能会出现处理能力与带宽的闲置。利用新一代架构,设计人员能够设计出在单个器件上更高效处理所有流量的系统。

      这种融合解决方案的范例之一是Surf公司的SurfRider产品系列。该产品系列针对可优化的低成本电路板提供软硬件,以满足特定系统流量要求。

      SurfRider/AMC可在单个电路板上集成多达8个DSP,并可实现高达10Gb/s吞吐能力。在单个高级电信计算架构 (ATCA)或MicroTCA机架上可安装8个电路板。

发展无止境

      通过在DSP内部增加并行处理功能,并使用DSP、片外存储器及其他组件之间的超高速互连,芯片设计人员可设计出新一代基础局端电路板和网关系统。这些系统使电信营运商不仅能够同时提供三重播放业务服务,而且还可灵活适应流量类型和负载的变化。

      发展永无止境。过去数年的进展令人难忘,不过不会止步于此。一些新的设计战略已相当明了,如集成更多片上协处理器和增加并行设计。但芯片和电路板设计人员也认识到嵌入多个DSP的电路板的成本仍然不菲。

      在单个芯片上集成多个DSP内核的做法正在悄然兴起。除了成本低于多个独立封装的DSP 外,多核DSP还具有其他优势。共享内存的多个内核可以在较低时钟频率和电压下运行,以降低每通道的功耗。这对多通道分组语音流量尤其适用,因为其要求的处理能力和内存带宽低于视频要求。

      多核还为蜂窝基础设施以及正在兴起的WiMAX应用带来了独特机遇。这是因为无线传输需要先进的OFDM调制解调器。这类调制解调器的工作负载不仅要求多核DSP以更高速度运行(1GHz,而VoIP MP为500MHz),而且还要求出色的硬件加速能力并具备如 Turbocore和Viterbi这样的协处理器。功耗限制也会降低每芯片的内核数量。

      随着电信行业迈入三重播放业务时代,其面临着几年前可能还无法解决的工程设计挑战。对性能的要求无疑会继续提高,但设计人员增强创新型DSP芯片性能的能力会随着多核和基于DSP的SoC的兴起而提高,使DSP能够解决以前在系统性能、功耗、灵活性以及单通道价格等方面的难题。

关键字:多媒体  三重播放  DSP  架构 引用地址:语音/数据/媒体网络时代需要的基础设施DSP

上一篇:MCU+DSP嵌入式平台的i机接口与引导设计
下一篇:基于FPGA的数字下变频电路的设计与实现

推荐阅读最新更新时间:2024-05-02 20:45

基于DSP和CAN的电机同步控制系统与通信
0 引言 传统的多 电机控制 系统适用于要求不高、相对简单、电机分布比较集中的场合。而对于运动控制中实时性、可靠性、可扩展性、传输距离、传输速度等要求较高的场合,需要采用高传输速度、远传输距离、可靠性较高的通信方式和处理速度快、功能强大、能够实现复杂控制策略的处理器。 控制器局域网CAN(Controller Area Network)是一种有效支持分布式控制和实时控制的串行通信网络。它属于现场总线范畴,与现有的其它总线相比,它是一种分散式、数字化、双向、多站点的通信系统,具有速率高、可靠性好、智能化高、连接方便等诸多优点,在分布式测试和工业控制等相关领域的应用越来越广泛 。 数字信号处理器(Digital
[嵌入式]
新款XPS 13发布:采用十代酷睿Comet Lake架构处理器
戴尔的XPS系列笔记本口碑一直优良,并且常常用来跟苹果的MacBook进行比较。而近日有外媒报道,戴尔更新了XPS 13这条产品线,升级成基于英特尔第10代酷睿“Comet Lake”的处理器。 这款XPS 13搭载了一块13.3英寸的液晶屏幕,边框一如既往地很窄。分辨率最高可达3840×2400,亮度为400 nit,对比度为1500:1,支持杜比视界。并且新款XPS 13还采用了基于英特尔的第10代i3/i5/i7 Comet Lake架构的处理器,戴尔表示采用了全新的散热系统,即使在高负载情况下也能保持稳定的性能。 新款的XPS 13将于8月27日正式发售,售价约合人民币为6300元。作为轻薄本的代表,戴尔的XPS系列在
[手机便携]
智能手机的系统架构及其低功耗设计
     随着通信产业的不断发展,移动终端已经由原来单一的通话功能向话音、数据、图像、音乐和多媒体方向综合演变。而对于移动终端,基本上可以分成两种:一种是传统手机(feature phone);另一种是智能手机(smart phone)。智能手机具有传统手机的基本功能,并有以下特点:开放的操作系统、硬件和软件的可扩充性和支持第三方的二次开发。相对于传统手机,智能手机以其强大的功能和便捷的操作等特点,越来越得到人们的青睐,将逐渐成为市场的一种潮流。        然而,作为一种便携式和移动性的终端,完全依靠电池来供电,随着智能手机的功能越来越强大,其功率损耗也越来越大。因此,必须提高智能手机的使用时间和待机时间。对于这个问题,有两种解
[电源管理]
智能手机的系统<font color='red'>架构</font>及其低功耗设计
FPGA与DSP的高速通信接口设计与实现
  在雷达信号处理、数字图像处理等领域中,信号处理的实时性至关重要。由于FPGA芯片在大数据量的底层算法处理上的优势及DSP芯片在复杂算法处理上的优势,DSP+FPGA的实时信号处理系统的应用越来越广泛。ADI公司的TigerSHARC系列DSP芯片浮点处理性能优越,故基于这类。DSP的DSP+FPGA处理系统正广泛应用于复杂的信号处理领域。同时在这类实时处理系统中,FPGA与DSP芯片之间数据的实时通信至关重要。   TigerSHARC系列DSP芯片与外部进行数据通信主要有两种方式:总线方式和链路口方式。链路口方式更适合于FPGA与DSP之间的实时通信。随着实时信号处理运算量的日益增加,多DSP并行处理的方式被普遍采用,它们
[安防电子]
浅谈通信系统的供电架构
现代电信系统需要更宽的带宽、更快的数据率、更严密的保密措施、更新性能、更多的用户和用户特性的广泛性,这促使为现代电信系统提供dc电压和电流的电源设计,正在从传统形式转变到新的技术形态,基于dc-dc变换器的新一代电源系统必须工作在宽输入电压范围,有时达到30~100V。同时,电源系统为高性能通信系统的ASIC、DSP和用深亚微米CMO工艺设计的微处理器提供若干低电平dc电压。   在通信和网络服务器应 用中,这意味着不仅仅变换48V输入电压为传统的5V和3.3V,而且变换为新的更低的电压(范围从低于1V到2.5V,负载电流10~35A)。另外, 电源系统必须保持严格的容限并产生最小的噪声来保持信号的完整性。这些增加的要求发生空间受限
[电源管理]
浅谈通信系统的供电<font color='red'>架构</font>
CEVA为翱捷科技公司提供智能手机和IoT设备的 DSP和连接技术
CEVA,智能和互联设备的信号处理IP授权许可厂商 (纳斯达克股票交易所代码:CEVA) 宣布,翱捷科技(上海)有限公司已经获得多种CEVA技术授权许可,用于即将推出的面向智能手机和窄带物联网(NB-IoT)边缘设备的片上系统芯片(SoC)产品。翱捷科技将在其无线产品中融入一系列CEVA IP以提供蜂窝、蓝牙和Wi-Fi连接支持,并实现计算机视觉、语音和音频领域的新兴应用。 翱捷科技首席执行官戴保家评论道:“CEVA为智能和连接设备提供了全面的技术组合,完全满足了我们对高成本效益的低功耗技术的严格要求。作为翱捷科技的重要知识产权合作伙伴,CEVA为我们的产品贡献了巨大的价值,使我们能够为智能手机和IoT市场提供一流的调制解调器
[手机便携]
采用DSP与STM32的智能型伺服控制器的软硬件设计及性能测试分析
伺服控制系统大部分都采用传统的硬件结构,控制算法比较固定,而且也无法实现不同工况下的高性能控制算法,难以满足现代工业的需求。现阶段迫切需要研制一种智能型、具有高可靠性、控制性能更加优秀的电液伺服系统。基于DSP与STM32的智能型伺服控制器具有软硬件结合程度更加紧密、系统的智能化程度更高、可实现多种控制策略的优势。本系统从实际的需求出发,结合精确数字PID控制算法和Fuzzy控制算法自身的优势,组合成Fuzzy-PID控制算法,根据偏差的大小范围选择合适的控制算法进行调节。 本设计将两款工控芯片—TI公司的浮点型DSP TMS320F28335和ST公司的ARM7升级版STM32F103RET6引入智能电液伺服系统,设计了基于
[单片机]
采用<font color='red'>DSP</font>与STM32的智能型伺服控制器的软硬件设计及性能测试分析
​RISC-V架构的AI芯片将无处不在
RISC-V 是一种于 2010 年首次推出的免费和开源计算机指令集架构,它的采用正像火箭一样起飞,其大部分燃料来自对人工智能和机器学习的需求。根据研究公司Semico的数据,到 2027 年,至少包含部分 RISC-V 技术的芯片数量将以每年 73.6% 的速度增长,届时将生产约 250 亿颗 AI 芯片,收入将达到2910 亿美元。 Dave Ditzel 表示,从几年前还是一个新兴想法到今天,这一增长令人印象深刻,但对于AI来说,这也代表了翻天覆地的变化,他的公司Esperanto Technologies创造了第一个高性能 RISC-V AI处理器,旨在与AI推荐系统中强大的GPU竞争的处理器。根据 Ditzel 的说
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved