DSP内嵌PLL中的CMOS压控环形振荡器设计

发布者:SereneSerenity最新更新时间:2010-04-10 来源: 微计算机信息关键字:压控振荡器  锁相环  调节线性度  环形振荡器  延迟单元  调节范围  中心频率  电路结构  低功耗 手机看文章 扫描二维码
随时随地手机看文章

  1 引言

  在现代高性能DSP芯片设计中,锁相环(PLL)被广泛用作片内时钟发生器,实现相位同步及时钟倍频。压控振荡器(VCO)作为PLL电路的关键模块,其性能将直接决定PLL的整体工作质量。目前,在CMOS工艺中实现的VCO主要有两大类:LC压控振荡器和环形压控振荡器。其中LC压控振荡器具有较低的相位噪声和较低的功耗,但需要采用片上集成电感,因而占用很大的芯片面积,且调谐范围较小。而CMOS环形振荡器有着频率调节范围大,芯片面积小,制造工艺简单等优点,且可以通过调整振荡器的级数,方便的获得不同相位的一系列时钟,因此在系统芯片(SOC)中有着更为广泛的应用。

  本文提出了一种采用四级延迟单元的CMOS环形压控振荡器,每级采用调节电流源大小,改变电容放电速度的方式,在方便的提供正交输出时钟的同时,具有2MHz至90MHz频率调节范围以及较低的功耗,可满足DSP芯片时钟系统的应用要求。

  2 VCO电路设计

  在锁相环系统中VCO的作用是根据不同的控制电压.输出相应振荡频率的波形,并将其输入至分频器,从而反馈到输入端。因此理想的VCO其特性函数应为:

公式

  其中Kvco为常数,表示电路的灵敏度。而实际的VCO调节特性表现出非线性,也就是Kvco不是常数,这种非线性使锁相环的稳定性退化,因此我们希望在尽可能宽的频率调节范围内Kvco的变化最小。

  2.1 整体电路结构

  压控环形振荡电路的整体结构框图如图1所示,整个环路由四级延迟单元构成,每级延迟为TD,其中前三级电路接成反相的,最后一级电路正相连接,因此电路不会被锁定,且每级振荡电路的输出时钟相移为45°。

压控环形振荡器的整体结构框图

图1 压控环形振荡器的整体结构框图

  这里,V是电荷泵的输出电压经低通环路滤波器去除高频成分后的直流分量,用来控制每级延迟单元的延迟时间。Venable是来自外部控制电路的使能信号,当Venable为低电平时每级差分输出的两端均为“0”,此时整个VCO电路关闭,停止振荡;当Venable为高电平,电路正常工作时,环路在连续的电压结点之闸以的延迟振荡,产生的振荡周期为8TD。只要在输入电压和延迟时间TD之问建立起线形的关系,输出信号的频率F∝1/TD,就能够实现VCO所需的输入电压和输出频率之间的线性关系。

  2.2单元电路设计

  振荡器延迟单元的电路结构如图2所示,电路采用RS触发结构来产生差分输出的信号,这在消除静态功耗的同时,具有较好的抗噪声性能。图中的M1管和M4管分别提供对电容C1和C2充电时的电流。M2管和M5管作为电流源提供电容放电时的电流,其电流大小随控制电压V而改变,从而实现对电容放电速度的调节。另外,电容C1和C2是用源漏端接地的NMOS管制成的MOS栅氧电容,具有很高的单位面积电容值,以及较好的精度。

延迟单元电路图

图2 延迟单元电路图

  下面计算单元电路的延迟时间,以C1为例,当输入为高电平时,电路通过电流源M2管对电容放电,当电容两端电压降至输入与非门NAND1的翻转点Vs时,与非门输出状态转换,其状态从“0”到“1”的转换时间为:

公式

  这里由于C1电容远大于M1、M2管的漏端电容和与非门NAND1的输入电容之和,因此可忽略它们的影响,Id2为V受控制的电流源M2管的电流。

  当输人为低电平时,电路通过M1管对电容进行充电。当电容充电至三输入与非门NAND1的翻转点Vs时,与非门输出并不立即改变,因为交叉耦合的另一个与非门NAND2的输出仍为低电平,需C2电容放电至Vs以下,输出才会改变。因此与非门NAND1的输出从“1”到“0”转换的时问由电容C2的放电时间决定,为:

公式

  其中Id5为受V控制的电流源M5管的电流。

  为了保证每级单元电路的差分输出端有相同的延迟,电路中各个对应的晶体管具有相同的宽长比,即C1与C2相等,Id2与Id5相等,因此t1=t2,且因为C1、C2的电容值较大,相对于其充放电的时间,三输入与非门和反向器的延迟时间可以忽略不计,  因此,单元电路总的延时时间为:

公式

  设计时三输入与非门的翻转点Vs是一个需考虑的问题。为了避免随着控制电流的增大,控制管在电容放电过程中进入线性区,导致压控振荡器的线性覆盖频率范围减少,Vs的值应尽可能的大。但是如果翻转点Vs过高,会使电容放电时间变短,当Vs接近Vdd时,三输入与非门和反向器的延迟时间不再可以忽略,此时振荡器的频率调节范围将大大减少。综合以上两方面,另外考虑到噪声容限、速度、面积等因素,这里设计的三输入与非门的翻转点Vs为2.6V。

  3 仿真结果与分析

  根据以上分析,采用SMIC的0.35斗μmCMOS工艺模型进行仿真,图4为控制电压为2V时VCO的X1端的输出波形图。另外,由于采用的是四级环形振荡器结构,可以方便的产生正交时钟信号,其中X1端的输出波形与X3端正交,X2端的输出波形与X4端正交。图5为当VCO的控制电压在0.9V~3.5V变化时输出频率的变化图,从图中可以看到VCO的频率调节范围达到2MHz~90MHz.在中心频率46MHz附近有很好的调节线性度。当控制电压高于3V以后,频率变化呈一定的非线性,这是因为随着控制电压的增大,在电容放电过程中,控制管会进入线性区,导致控制电压对电流源变化的影响减小。但由于本文设计的VCO应用于DSP芯片的典型运行频率为40MHz,因此VCO在中心频率附近的高线性度可完全满足DSP时钟系统的要求。

控制电压为2V时VCO的X1端的输出波形图

环形压控振荡器的电压一频率特性曲线

图5环形压控振荡器的电压一频率特性曲线

  4 结论

  本文设计了一种应用于DSP内嵌锁相环的低功耗、高线性CM0S压控环形振荡器。电路采用四级延迟单元能方便的获得正交输出时钟,每级采用RS触发结构来产生差分输出信号,在有效降低静态功耗的同时.具有较好的抗噪声能力。在延迟单元的设计时。综合考虑了电压控制的频率范围以及调节线性度,选择了合适的翻转点。 仿真结果表明.电路叮实现2MHz至90MHz的频率调节范围,在中心频率附近具有很高的调节线性度,可完全满足DSP芯片时钟系统的要求。

  本文作者创新点:本文作者设计的CMOS压控环形振荡器电路采用四级延迟单元能方便的获得正交输出时钟.每级采用RS触发结构来产生差分输出信号,在有效降低静态功耗的同时,具有较好的抗噪声能力。在延迟单元的设计时。综合考虑了电压控制的频率范围以及调节线性度,选择了合适的翻转点。

关键字:压控振荡器  锁相环  调节线性度  环形振荡器  延迟单元  调节范围  中心频率  电路结构  低功耗 引用地址:DSP内嵌PLL中的CMOS压控环形振荡器设计

上一篇:Nand+Flash存储管理在DSP系统中的实现
下一篇:一种基于EPLD技术的抗干扰滤波器的实现

推荐阅读最新更新时间:2024-05-02 21:02

IDT 推出全球首款超低功耗CMOS 振荡器
IDT 借助新的 3LG 系列硅差分振荡器巩固硅计时领域领导者地位,比晶体振荡器节省多达 75%  的功耗 拥有模拟和数字领域的优势技术、提供领先的混合信号半导体解决方案的供应商 IDT® 公司 (Integrated Device Technology, Inc.; NASDAQ: IDTI) ,推出业界首款拥有突破性 ±50 ppm 频率精度和超低功耗的 CMOS 振荡器。新器件代替了传统的石英晶体振荡器,在任何要求 ±50 ppm 时间基准的广泛应用中,节省功耗高达 75%,包括计算、通信和消费市场。 IDT 新的 3LG 系列 CrystalFree CMOS 振荡器确保 ±50 ppm 终身频率精度,与现有的石英
[网络通信]
低成本 低功耗!蓝牙技术在校园网中的应用
  将蓝牙技术应用于校园网建设,实际上是蓝牙技术快捷、人性化、低功耗、低成本的一个重要体现。目前香港大学已经开始利用蓝牙技术进行无线校园网的初探。利用无线技术,在传统意义上的校园网增加无线接入点,使得一个节点的设备尤其是便携设备,如笔记本电脑等设备越过复杂的电缆而接入校园局域网,便形成了无线,即移动校园网,而基于蓝牙网络产品的无线校园网,就是蓝牙移动校园网。目前,无线连接部分只是有线校园网络的扩充,而非替代,考虑不同环境、距离和传输速率要求,无线移动校园网可能是蓝牙和802.11b等不同技术标准混合使用的。 蓝牙无线校园网的应用方式 蓝牙无线校园网可以有多种方式,既可以点对点通信,即一个蓝牙设备(如笔记本电脑)直接与有线校园网
[网络通信]
传iWatch将采用低功耗LED屏幕
    智能手表是对智能手机功能的延伸,但同时,它也“遗传”了智能手机续航时间太短的悲剧基因。对于一款手表来说,一天一充甚至一天两充当然是不可容忍的。为了更好提供续航体验,三星和索尼都在绞尽脑汁,而即将推出iWatch智能手表的苹果也在到处寻找“秘密武器”。   据国外消息,苹果已收购了一家名为LuxVue的科技公司。据了解,LuxVue主要从事微型LED技术研发,该公司的技术可以让小型移动设备的显示屏获得更好的显示效果,并能降低能耗。因此有许多人认为,苹果此次收购主要为了给iWatch提供强大的技术支持。   通常的显示技术是在每个像素点上放一个白灯,然后过滤掉你不要的颜色,而LuxVue的技术则是在每个点放上红、绿和蓝LED
[手机便携]
借助音频DSP平台 超低功耗非触摸手势控制有谱
为消费电子产品设计与开发混合信号半导体器件与音频解决方案的全球性领先供应商欧胜微电子有限公司(Wolfson Microelectronics plc),与一家为消费电子设备提供超声非触摸手势识别的领先供应商Elliptic Labs日前联合宣布:双方已就在欧胜领先于业界的音频数字信号处理器(ADSP)平台上利用Elliptic Labs的超声手势控制解决方案建立了合作伙伴关系。这项技术合作为诸如智能手机、平板电脑以及汽车信息娱乐设备等消费电子产品实现了“永远工作”的、基于超声波的低功耗非触摸手势控制。   在利用声波解析手部动作的领域内,Elliptic Labs的解决方案是目前唯一被集成到便携式设备中的、可提供3D手势控制的
[模拟电子]
借助音频DSP平台 超<font color='red'>低功耗</font>非触摸手势控制有谱
如何选择低功耗电源的电感
  超低功率或者超高功率开关电源的电感,并不象一般开关电源那样容易选择。目前常规的电感都是为一些主流设计所制造,并不能很好地满足一些特殊设计。本文主要讨论超低功率、超高效率Buck电路的电感选择问题。典型应用实例就是小体积电池长时间供电设备。在这种电路中,让工程师感到棘手的问题主要是电池容量(成本与体积)与Buck电路体积、效率之间的矛盾。为了减小开关电源的体积,最好选择尽可能高的开关频率。但是开关损耗以及输出电感的损耗会随着开关频率的提高而增大,而且很有可能成为影响效率的主要因素,正是这些矛盾大大提高了电路设计的难度。    Buck电路的电感要求   对工程师而言,铁磁性元件(电感)可能是最早接触的非线性器件。但是根据制造商
[电源管理]
如何选择<font color='red'>低功耗</font>电源的电感
STM8L的低功耗模式的配置
低功耗可以说是stm8l系列单片机的核心特色了。假设假设我们有一个温度传感器设备,他处于某种很特殊的地方,只能使用电池,而且我们很难去更换,那么低功耗就显得尤为重要。那么继续假设我们这个温度传感器不需要一直工作,只需要1小时采集一次数据就行了,也就是说,一个小时内,我们这个传感器只工作1秒钟,那么剩下的59分59秒怎么办?也许有的同学就会说了,while(1)循环啊,这种回答就很没有灵性。都不需要工作了,我们还关机不就行了,让它一小时启动一次,测量完就继续关机。那么就可以让电池里的电物尽其用。stm8l就有一个停机指令halt(),执行这条指令后,内核时钟停止工作,就相当于关机了。 但是并不是停机了,整个电路中的电流消耗
[单片机]
STM32小白入门(第15天)-------低功耗
一、低功耗模式 1、概述 2. 身边应用的例子 A. 电脑 A. 小米手环 二、睡眠模式 三、停止模式 关于PWR_EnterSTOPMode的参数PWR_MainRegulator_ON与PWR_LowPowerRegulator_ON的区别: #define PWR_MainRegulator_ON ((uint32_t)0x00000000) #define PWR_LowPowerRegulator_ON PWR_CR
[单片机]
STM32小白入门(第15天)-------<font color='red'>低功耗</font>
嵌入式系统面向低功耗的协同设计
摘要:在系统设计中,低功耗系统或低功耗协同设计系统并没作为一个整体在当前的研究中得到充分的重视。本文阐述在系统级设计中功耗的重要性,综述硬件低功耗、软件低功耗和通信低功耗的设计方法,并给出实现低功耗设计的一种可行方法。 关键词:协同设计 硬件低功耗 软件低功耗 功耗估计 1 概述 对于当今的各种电子设备尤其是嵌入式系统来说,功耗是一个非常重要的问题。系统部件产生的热量和功耗成比例,为解决散热问题而采取的冷却措施进一步增加了整个系统的功耗。为了得到最好的结果,在设计初级阶段就要尽可能地考虑低功耗问题。 由于现在大部分数字系统都利用CMOS电路,因此,本文提出的思路和探讨领域,主要指CMOS电路。在CMOS电路里,功耗由下式决
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved