采用JTAG仿真器的DSP中断检测处理技术方案

发布者:Tapir最新更新时间:2011-04-14 来源: 维库关键字:仿真器  DSP 手机看文章 扫描二维码
随时随地手机看文章
   

1、引言

  在采用集成化的开发调试平台CCS结合基于JTAG技术的仿真器实现 DSP系统的实时性分析过程中设定中断检测点是非常重要的,中断检测点可以中断程序的执行以进行特定的操作,例如可以进行数据文件的输入输出,可以刷新图表和数据窗口等,便于在实时性分析中更有效的观察数据处理的显示结果。

2、基于 JTAG技术的仿真器

  JTAG技术即边界扫描技术,是一种专用的电子系统测试技术,就是通常所指的 IEEE1149.1标准,已经在各行业中得到了广泛的应用,如图 1,一个符合 IEEE1149.1标准的 JTAG器件,有别于不同的逻辑器件,内部都包括一个 TAP(测试访问端口)控制器,其次在芯片内部经由一个扫描链路将所有的输入和输出管脚全部串入一个扫描链路。


  图 1 JTAG器件

  基于 IEEE1149.1标准的边界扫描技术最先应用于大规模集成电路以及系统级芯片设计的 DFT技术,不仅可以保证集成电路芯片的外围管脚部分逻辑的正确,同时也对于嵌入在芯片内部的自测试机制等起到整合和控制等方面的作用。其次,通过芯片的 JTAG接口可以实现包括 FPGA、DSP以及处理器等在内的集成电路芯片的在线编程,同时也可以实现芯片的在线调试,前者是应用这一模式实现设计的下载,后者利用虚拟在线调试技术就是将芯片运行过程中部分的内部逻辑信息透过 JTAG接口传送到计算机中进行分析和判读。第三,基于 JTAG标准的边界扫描技术可以应用在印刷电路板的连通性测试领域,通过将 JTAG器件的边界扫描链连接在一起,并且控制合适的数据信息在该扫描链中传递,从扫描链的输出端进行监控就可以判别有关印刷电路板连通性以及元器件功能等方面的问题。

  基于 JTAG技术的仿真器是用来进行芯片硬件仿真,如程序单步执行、设置中断检测点等,通过硬件仿真可以了解芯片里面程序的详细运行情况。 JTAG仿真器主要用来对芯片进行仿真操作,同时也可以通过 JTAG接口对芯片编程(将程序写入芯片)。它的接口方式有LPT(并行)口,PCI或ISA卡,USB口。JTAG仿真器一端通过USB口与PC机连接, 另一端通过 JTAG插头与 DSP目标板连接;建议首先连接 JTAG仿真器到 PC机, 再连接到 DSP目标板。[8] 3、基于 TMS320 C54XDSP芯片的信号发生器

  3.1 TMS320 C54x系列 DSP芯片

  TMS320 C54x系列 DSP芯片是使用静态 CMOS技术制造的。该芯片采用改进哈佛结构,对程序内存和数据内存使用分离的总线;可以同时取指令和操作数,提高了运行效率和通用性先进的 CPU设计和为应用设计的硬件逻辑提高了芯片的性能;为快速的后续发展设计了模块化的结构;为先进的 IC处理技术提供了高性能和低功耗;高度专门的指令结构提供了快速运算和优化的高阶语言操作;具有单指令循环和块指令循环功能;块内存移动指令提供了更好的程序和数据管理;拥有两个或三个操作数读取能力的指令;从中断快速返回的指令拥有多种片上外设和内存配置方案等特点。

  3.2信号发生器

  一 )连接硬件,首先给 DSP目标扳加电,指示灯亮。

  一 CCS运行环境。

  一 )建立新项目,并在项目中添加相关文件。

  一 Project 菜单中 open选项,在弹出的对话框中选择信号发生器的编译工程。

  一 Project 菜单中 Rebuild All选项,编译链接该工程,没有错误后,选择 File菜单中 Load Program选项,选择 *.C文件,进行加载程序。选择 View菜单中 graph选项中 Time/Frequency设置图形属性,选择 Start Address 为 dacdata ,设 Acquisition Buffer Size为 180 ,设 Display Data Size为180 ,设 Dsp Data Type为 16-bit signed integer。点击 OK ,观察信号发生器的波形,如图2:

 4、DSP/BIOS 应用及实时性分析

  4.1 DSP/ BIOS的分析特性:

  程序跟踪:显示写入目标日志的事件并在程序执行过程忠反映动态控制流程。

  性能监控:跟踪、统计目标板资源的使用情况。

  文件流:将目标板上的 I/O对象与主机上的文件联系在一起。其中: 1)DSP/ BIOS==Statistics View 统计表用于对程序的执行周期进行统计。

  2)DSP/BIOS==Execution Graph 执行图以图示方式来反映程序执行时各进程间的配合,以分析程序执行的实时性。

  3)DSP/BIOS==RTA Control Panel 控制仪表可以实时调整信息搜集和由此造成的对 CPU的干扰之间,通过禁止不同的隐式仪表类型,用户会丢失一些信息来换取减少开销。

  4)DSP/ BIOS==CPU Load Graph ,CPU负荷图窗口,CPU活动分为两部分:工作时间和 IDLE时间。即 CPU负荷定义为执行一个应用程序时,CPU花费的指令周期数的百分比。

  4.2 DSP/BIOS 实时性分析

  一 )连接硬件,首先给 DSP目标扳加电,指示灯亮。

  一 CCS运行环境。

  一 )建立新项目,并在项目中添加相关文件。

  一 )选择Project 菜单中 open选项,在弹出的对话框中选择编译工程*.cmd。

  一 )选择Project 菜单中 Rebuild All选项,编译链接该工程,没有错误后,选择 File菜单中 Load Program选项,选择文件,进行加载程序。

  一 )选择DSP/BIOS 菜单中CPU Load Graph , Execution Graph , Statistics View ,RTA Control Panel , Message Log 选项。

  一 RTA Control Panel Properties 对话框,将 CPU Load Graph 改为  Every 0.5 Seconds 。[5]

  一 )执行程序,执行图窗口如图3下:

  如图3 执行图窗口

  5、DSP的中断检测处理:

  1 )连接硬件,首先给 DSP目标扳加电,指示灯亮。

  2 CCS运行环境。

  3 )建立新项目,并在项目中添加相关文件。

  4 )选择Project 菜单中open选项,在弹出的对话框中选择编译工程。

  5 )选择Project 菜单中 Rebuild All选项,编译链接该工程,没有错误后,选择 File菜单中 Load Program选项,选择文件,进行加载程序。

  6 )选择File菜单中File I/O 选项,在对话框中Address 输入为Inp_buffer ,Legth为 100 ,进行链接,加载程序。

  7 )将光标移至设定行 data IO (  ),设置中断点和探测点,选择 Debug菜单中 Breakpoints选项和 Probe Points 选项。

  8 )选择View菜单中Watch Windows 选项和graph 选项,在graph 选项中 Time /Frequency选项中设置输入图形属性,设 Start Address 为inp_buffer ,Graph Title 为 inp_buffer ,Acquisition Buffer Size为 100,Display Data Size 为 100 , Maximum Y_Value 为 1000 , Autoscale为 off ,同时设置输出波形的属性。[4]

  9 )执行程序,观察输入输出波形。如图4:


  图4设有中断检测点的输入输出波形

6、结束语

  文章讨论了运用 JTAG仿真器在 CCS软件平台下对 TMS320 C54x系列 DSP芯片实现在线编程,在线调试时中断检测的处理,这样基于 JTAG仿真器的 DSP中断检测处理技术可以满足实时性分析的一些需求,提高了研究分析的精确性和针对性。但如果信号的测量需要更高精度、长时间的校准分析、更高性能的结果,最好选用嵌入式的仿真器及其相关专有的软件。

关键字:仿真器  DSP 引用地址:采用JTAG仿真器的DSP中断检测处理技术方案

上一篇:MATLAB DSP在无传感器矢量控制中的应用
下一篇:采用电力电子应用平台DSP通用板的设计原理

推荐阅读最新更新时间:2024-05-02 21:21

基于DSP芯片TMS320C5409的语音实时变速系统
本文介绍的就是一种基于TMS320C5409的语音实时变速系统。另外,考虑到在实际系统中语音的压缩存储和语音变速往往是同时需求的,因此本文提出一种基于LPC低比特率语音编码算法的语音变速算法,该算法能够任意调整语音语速。   LPC算法   LPC编码将语音信号s(n)看作一个时变的声道系统在声门的激励之下的输出信号。对浊音而言,声门激励为一周期脉冲串;而对清音而言,声门激励为随机噪声序列。语音信号的简化框图如图1所示。   在LPC编码中,可以将一帧的语音信号用简化模型的参数来表示,如浊音、清音判别,基音周期,增益G以及数字滤波器系数{a1},这样就可以获得3kb/s的编码。解码时,由于在LPC编码中,浊音可以看作
[嵌入式]
是德科技推出新型雷达多目标仿真器和先进车载以太网解决方案
是德科技公司(NYSE:KEYS)日前宣布推出两款全新测试解决方案——雷达目标 仿真器 和汽车以太网软件,为其日益丰富的汽车产品组合再添生力军。这两个测试解决方案可以帮助汽车行业的工程师、设计人员和制造商开发高质量、高性能的产品,从而提升各种驾驶条件下的安全性,并为新兴的高级驾驶辅助系统(ADAS)提供支持。是德科技是一家领先的技术公司,致力于帮助企业、服务提供商和政府客户加速创新,创造一个安全互联的世界。 自动驾驶 汽车技术的飞速发展以及对更高安全功能的需求,正推动着市场对更灵敏、更准确的汽车雷达技术的需求与日俱增。是德科技凭借在雷达测试技术方面的专业优势,推出了一款新型雷达目标仿真器(RTS),以帮助汽车电子设备制造商在各
[汽车电子]
是德科技推出新型雷达多目标<font color='red'>仿真器</font>和先进车载以太网解决方案
DSP+FLASH引导装载系统的设计与实现
  在一些脱机运行的DSP系统中,用户代码需要在加电后自动装载运行。DSP系统的引导装载(Bootload)是指在系统加电时,DSP将一段存储在外部的非易失性存储器的代码移植到内部的高速存储器单元中去执行。这样既利用了外部的存储单元扩展DSP本身有限的ROM资源,又充分发挥了DSP内部资源的效能。尽管用户代码在一段时间相对是固定的,但是如果直接将其掩膜到内部ROM中去的话,一方面受容量以及价格的限制,另一方面则在系统代码级上显得不是很灵活方便。FLASH是一种高密度、非易失性的电可擦写存储器,而且单位存储比特的价格比传统的EPROM要低,十分适合于低功耗、小尺寸和高性能的便携式系统。除了可以采用专用的硬件编程器把代码灌入FLASH
[嵌入式]
基于TMS320F206DSP的冗余度TT-VGT机器人的运动学求解
    摘要: 提供了采用TMS320F206 DSP芯片进行冗余度TT-VGT机器人运动学计算方案。该方案充分利用DSP并行特性进行机器人位姿逆解计算,在程序设计中采用了多种技巧以实现优化计算,并对四重四面体变几何桁架(TT-VGT)机器人进行了仿真计算。     关键词: DSP 并行计算 TT-VGT机器人 运动学 20世纪90年代以来,数字信号处理器(DSP)在自动控制中得到越来越广泛的应用。这主要是因为它具有以下优点:(1)并行体系结构和专用的硬件乘法器使得DSP运算能力极强;(2)高速特性使得DSP能实现实时处理和实时控制。    
[传感技术]
CEVA被评为全球可授权DSP技术的领导厂商
CEVA 公司宣布,权威市场研究机构 Gartner 公司已将 CEVA 评为全球可授权 DSP 技术的领导厂商,在 2007 年的数字信号处理器授权市场取得超过 60% 的占有率。 Gartner 在 “市场份额: 2007 年全球半导体知识产权” 的报告中提到, CEVA 的总体 DSP 授权市场份额每年增长 10% ,使到 CEVA 能够从竞争对手中脱颖而出,在业界占据领导地位。 CEVA 相信其出色的业绩,反映了公司在为业界领先的半导体和消费电子企业提供 DSP 内核及子系统授权方面已持续取得成功。 CEVA 从事 DSP 的授权
[工业控制]
如何优化嵌入式DSP应用的功耗
采用软硬件技术可以提高电源效率,而使用内置电源管理 API 的 DSP RTOS 更容易实现上述目的。 作者:Scott Gary, 德州仪器 (TI) 无线及有线系统设计师均必须重视电源效率问题,尽管双方的出发点不尽相同。 对于移动设备而言,更长的电池使用寿命、更长的通话时间或更长的工作时间都是明显的优势。降低电源要求意味着使用体积更小的电池或选择不同的电池技术,这在一定程度上也缓解了电池发热问题。 对于有线系统而言,设计师可通过减小电源体积、减少冷却需求以及降低风扇噪声来提高电池效率。人们很少会提到这样一个事实:提高电源效率还可节省空间,用以增加能够提高系统性能的组件,尤其是设计小组希望添加一个以上处理器时,这一点非
[工业控制]
如何优化嵌入式<font color='red'>DSP</font>应用的功耗
多通道数据采集系统设计
在以往数据采集系统中,单片机、DSP常被选作主控制器,但随着FPGA性能的不断提高,具有时钟域高、内部延时小、速度快、全部逻辑南硬件完成等优点,因此在高速数据采集方面FPGA有着较大优势,但也存在难于实现复杂算法的缺点。而DSP适合于高速算法的处理,系统采用FPCA+DSP方案,弥补了系统的不足。系统数据采集的控制、缓存及外围通讯部分,用FPCA硬件实现。算法处理由DSP完成。在线采集的数据存放在DSP外挂的SRAM中。 设计采用DE2、THDB-ADA平台进行开发。DE2平台选用FPGA EP2C35F672。THDB-ADA是针对DE2开发板设计的一款子开发板,由FPGA实现对A/D的控制。在系统中只用到了模块的A/D转
[单片机]
多通道数据采集系统设计
基于DSP的混沌数字图像加密与硬件设计
   摘要 介绍了在 DSP 基础上,实现数字图像的 混沌加密 及 硬件实现 方法。根据离散化和数字化处理技术,对三维Lorenz混沌系统作离散化处理,用C语言和DSP技术产生三维Lorenz混沌迭代序列,分别对数字图像的红、绿、蓝三基色信号进行混沌加密和解密。基于芯片型号为TMS32 0VC5509A的DSP开发平台,以bmp格式的灰度图像为例,设计了Lorenz混沌序列对数字图像进行加密与解密算法,给出了DSP硬件实现结果表明,改善了安全性、提高了速度、满足了实时性要求。   随着计算机及通信技术的发展,图像处理及应用愈加广泛。现代DSP技术的发展和应用为实现图像处理奠定了基础。高性能的DSP处理器作为图像处理
[安防电子]
基于<font color='red'>DSP</font>的混沌数字图像加密与硬件设计
小广播
热门活动
换一批
更多
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

更多精选电路图
换一换 更多 相关热搜器件
更多每日新闻
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved