TMS320F206外围电路典型设计

发布者:科技独行者最新更新时间:2007-07-25 来源: 现代电子技术关键字:串行  逻辑  扫描  通道 手机看文章 扫描二维码
随时随地手机看文章

1 引 言

数字信号处理DSP芯片是一种能够实时快速地实现各种数字信号处理算法控制的微处理器,已经在通信与信息系统、信号与处理、自动控制、雷达、航空航天、医疗等许多领域得到了广泛的应用。

目前生产DSF 芯片的厂家主要有TI公司、AD公司、Motorola公司等。其中TI公司推出的 TMS320C2xx系列是继TMS320C2x和TMA320C5x之后的一种低价格、高性能16位定点运算DSP。TMS320F206(以下简称F206)是2xx系列的代表之一,性价比高,应用广泛,目前已成为高档单片机的理想替代。F206的性能特点如下:

(1)指令周期可达25 ns;

(2)可寻址64 kB程序空间、64 kB数据空间、64 kB I/O空间以及32 kB全局存储空间;

(3)片内集成有32 kB FLASH存储器;

(4)32位算术逻辑单元、32位累加器、16位并行乘法器;

(5)丰富的片内外设,可编程等待状态发生器、锁相环、同步串行口、异步串行口等;

(6)与IEEE标准1149.1兼容的JTAG串行逻辑扫描电路。

DSP芯片外围电路设计是用好DSP芯片最关键的第一步。本文以TMS320F206为例介绍DSP芯片前向通道、后向通道接口电路,外存存储器扩展等最为典型的设计思路及方法。

2 F206前向通道接口

AD7677芯片是AD公司新推出的具有1 MSPS(Mega Sample Per Second)16位模数转换芯片。该芯片采用开关电容式逐次比较结构,其内部自带采样保持器(SHA)、时钟源、+2.5 V参考电压、误差修正电路、差分输人以及并行/串行输出接口。采用单+5 V电源供电,正常工作情况下的功耗为115 mW;关闭模式下的功耗仅为7μW。具有高达94 dB的优越的动态范围,积分非线性(INI)最大为±O.5 LSB,无漏码差分非线性(DNL)最大为16位。并具有3种可选工作模式:Warp/Normal/Impulse。

ADC采样的精度取决于参考电压、布线以及正确的时序。对于其中的布线主要是指电源和地、参考电压的抗干扰性能。电源和地的干扰是造成系统误差的最主要原因。

对于许多高性能数据采集应用,为了解决ADC与放大器之间的匹配问题,AD7677 还可与AD公司的AD8021运算放大器配对使用。AD8021是为了解决增益和带宽性能之间的匹配问题的一种定制补偿放大器。

DSP芯片(TMS320F206)工作于20MHz时钟周期。ADC工作于Warp模式,其采样速度达到1MSPS,每两次转换时间间隔不超过1ms ,否则会导致前一转换结果的覆盖丢失。

正常工作状态下,当DSP的地址判断位A0为高,且I/O口空间选择信号IS以及读选择信号RD同时为低时,A/D的片选信号CS及读请求信号RD同时为低。即表示A/D被选中且准备数据转换。由DSP的I/O口触发A/D转换开始信号CNVST(t1),A/D的引脚BUSY保持高(t2),即开始数据的转换。其工作时序如图2所示。

3 F206后向通道接口

单集成芯片AD669是16位高分辨率,40 ns高速转换的数模转换器。

AD669数据锁存采用分段译码结构(Segmented Decoded Architecture),可减少与数码相关的毛刺,同时采用双缓存锁存结构,避免了虚假模拟信号的产生。AD669内部集成隐埋式齐纳基准,10.000 V基准最大误差为±0.2%。另外AD669具有管脚可定义单极(0~10 V)双极性(一10~+l0 V)输出,并可实现增益及零偏调节。

DSP芯片(TMS320F206)工作于20 MHz时钟周期,外挂JTAG仿真口,便于实时烧写、调试程序。DAC工作于边沿触发模式,即LDAC与CS连接在一起,而L1直接接地,两级锁存链接成主从结构。

TMS320F206与AD669接口电路框图如图3所示。

正常工作状态下,当DSP的I/O口空间选择信号IS以及写选择信号WE其中一个由低变高时,则会使D/A的LDAC-CS产生上升沿(tLOWtHIGH),开始同时更新两级锁存中的数据。其工作时序如图4所示。

4 F206外部数据存储器扩展

DSP芯片通常需要通过外部存储器来扩展数据存储空间。F206内部集成64 kB数据存储空间,外部数据存储器可以扩展至32 kB空间。为了使存储接口速度快,选用ISSI公司的高速存储器IS61C3216,该数据存储器为32 k×16 b的CMOS静态RAM,其读写访问时间仅为10 ns。

F206芯片的总线请求信号BR以及全局存储器分配寄存器GREG可以把数据存储器扩展至32 kB空间。用两块IS61C3216,一组作为局部数据存储器,一组作为全局数据存储器,地址共用8000h~FFFFh。其扩展电路框图如图5所示。


当GREG=xx00h时,8000h~FFFFh地址区域被配置为局部数据存储器,此时,BR=1,RAM2禁止访问,RAM1两个使能信号打开,选中RAM1;当GREG=xx80h时,8000h~FFFFh被配置为全局数据存储器,此时,BR=0,RAMl被禁止局部数据存储器将不能访问。

通过外部存储器扩展,F206具有64kB的局部数据存储器空间,用来存放指令使用的数据;32 kB的全局数据存储器空间,用来存放与其他处理器共用的数据。

5 结 语

本文以TMS320F206为例详细阐述了DSP芯片前向通道、后向通道接口电路的设计思路及方法。在系统资源受到限制或设计需要的情况下,可以将A/D和D/A同时配置在DSP的扩展总线上。此时,最重要的是综合考虑A/D和D/A与DSP收发数据时序的匹配。本文设计方案,以电路板的方式已运用于厂家的产品中,对机载雷达的大规模、复杂性信号处理发挥了一定的作用。

关键字:串行  逻辑  扫描  通道 引用地址:TMS320F206外围电路典型设计

上一篇:基于DDS与USB技术的通信对抗教学演示系统中硬件的设计与实现
下一篇:TMS320F206外围电路典型设计

推荐阅读最新更新时间:2024-05-02 20:37

单片机教程二十:单片机串行口介绍
介绍:串行口是单片机与外界进行信息交换的工具。 8051单片机的通信方式有两种: 并行通信:数据的各位同时发送或接收。 串行通信:数据一位一位次序发送或接收。参看下图: 单片机串行通信 并行通信 串行通信的方式: 异步通信:它用一个起始位表示字符的开始,用停止位表示字符的结束。其每帧的格式如下: 在一帧格式中,先是一个起始位0,然后是8个数据位,规定低位在前,高位在后,接下来是奇偶校验位(能省略),最后是停止位1。用这种格式表示字符,则字符能一个接一个地传送。 在异步通信中,CPU与外设之间必须有两项规定,即字符格式和波特率。字符格式的规定是双方能够在对同一种0和1的串理解成同一种意义。原则上字符格式能由通信的双方自由制定,但
[单片机]
单片机教程二十:单片机<font color='red'>串行</font>口介绍
MSP430G2553操作LCD12864(并行/串行)
1.MSP430驱动LCD12864 MSP430驱动12864有两种方式, 一种是并口驱动,优点是数据传输特别快,缺点是占用单片机资源太多. 一种是串口驱动,优点是只需要占用单片机两个引脚,缺点是相对于并口传输慢了许多. 2.LCD12864引脚 从上往下依次为 GND(接地), VCC(接3.3V!!!一定要3.3V), V0(偏压,接滑动变阻器或电位器再接5V), RS(CS)(并口写0为命令传输,写1为数据传输)(串口为片选,接VCC即可), R/W(SID)(并口写0为写操作,写1为读操作)(串口为数据位), E(SCLK)(并口为使能端口)(串口为时钟端口), DB0----
[单片机]
MSP430G2553操作LCD12864(并行/<font color='red'>串行</font>)
PC-based架构的线扫描影像检测系统
机械视觉应用在各种产业的生产制造及品质检测已是深入人心。利用机械视觉可以提升检测精度或加速生产速度,因此逐渐变成许多生产检测设备必备的一环。 目前市面上的影像检测系统大多采用面扫描(Area-scan)的摄影机进行影像的采集及分析, 但是随着产品尺寸的加大(例如PCB, LCD面板, 晶圆), 在提高产能及精度的要求下, 面扫描摄影机的分辨率及取像速度开始无法满足这些要求, 而人们也开始意识到线扫描(Line-scan)摄影机的分辨率及取像速度才能满足这些产业需求。 但是线扫描的检测系统必需利用运动速度才能取得面积影像,这与面扫描的影像检测系统只要单纯的曝光即可取得面积影像的工作原理是完全不同的。因此对于许多原本熟知面扫描影像检
[测试测量]
(笔记总结)计算机串行通信的基础
计算机通信是指计算机与外部设备,或计算机与计算机之间的信息交换。 通信有并行通信和串行通信两种方式。多采用串行通信方式。 并行通信通常是将数据字节的各位用多条数据线同时传送。 并行通信控制简单、传输速度快,但是传输线过多,长距离传送成本高,并且接收方各位同时接收存在困难。 串行通信是将数据字节分成一位一位的形式在一条传输线上逐个的传送。 串行通信,传输线少,长距离传送时成本低,且可以利用电话网等现成的设备,但数据的传送控制比并行通信复杂。 串行通信的基本概念 1.异步通信和同步通信 异步通信 异步通信是指通信的发送与接收设备使用各自的时钟控制数据的发送与接收过程。为使双方的收发协调,要求发送和接
[单片机]
(笔记总结)计算机<font color='red'>串行</font>通信的基础
经济的ECL逻辑探头电路图
经济的ECL逻辑探头电路图
[模拟电子]
经济的ECL<font color='red'>逻辑</font>探头电路图
PC机如何实现与单片机间串行通信
中心议题: * PC机与单片机间串行通信的实现 * 设计方案的介绍 * 硬件设计 * 软件设计 解决方案: * 有线传输 * 无线传输 * 采用CCll00收发器通过串口实现PC机与单片机之间的双工无线通信 单片微型计算机简称单片机,它是将中央处理器(CPU)、存储器(RAM,ROM)、定时/计数器和各种接口电路都集成到一块集成电路芯片上的微型计算机。随着计算机技术尤其是单片机技术的发展,人们已越来越多地采用单片机来对一些工业控制系统中如温度、湿度等参数进行检测和控制。PC机具有强大的监控和管理功能,而单片机则具有快速及灵活的控制特点,通过PC机的RS 232串行接口与外部设备进行通信,是许多测控系统中
[单片机]
PC机如何实现与单片机间<font color='red'>串行</font>通信
ST公布65nm HDD迭代解码通道模块样品
中国,2007年12月12日 — 意法半导体推出了首款65nm制造技术的低功耗移动硬盘驱动器(HDD)迭代读通道模块样品。ST的迭代通道信噪比(SNR)增益是硬盘驱动器市场保持存储容量年复合增长率高达40%的关键技术。 这个移动IP模块是ST的Tiziano系列读通道宏单元的首款产品,今后这个产品家族还将增加专门为台式机和商用市场专门设计的读通道。Tiziano系列产品中的每个通道模块都有共同的特性和固件,客户投资一次可用于多个产品市场。 作为ST的第三代经过生产线测试的读通道,Tiziano支持行业对垂直记录、低功耗、伺服信号检测和解调、缺陷映射和自伺服写技术的最新要求。ST创新的Tiziano通道利用迭代技术和动态电压控制技
[新品]
基于CAN总线的非智能适配卡设计
引言 控制器局域网CAN (Controller Area Network)是目前被批准为国际标准的少数现场总线之一。CAN网络可采用多主方式工作。它采用非破坏性的总线仲裁技术,其信号传输和控制采用短帧结构,因而具有较强的抗干扰能力和低耦合性;CAH网络的通讯速率范围为5 kbs/10 km~lMbs//40m,驱动节点数可达110个。它的传输介质可以是双绞线、同轴电缆或光纤,选择十分灵活;每帧信息都有CRC校验及其它检错措施,因而数据出错率极低,可靠性很高;当其传输的信息出错严重时,节点可自动断开与总线的联系,以使总线上其它的操作不受影响。 虽然目前PCI、USB等总线技术得到了快速发展,但在大量应用的测试微机及工控
[工业控制]
热门资源推荐
热门放大器推荐
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved