日前,在2021 中国集成电路设计创新大会暨 IC 应用博览会(ICDIA)期间,中科昊芯联合创始人&副总经理吴军宁和总经理助理&销售总监王铠接受了媒体专访,就中科昊芯推出的首款RISC-V DSP产品进行了解读。
中科昊芯联合创始人&副总经理吴军宁
中科昊芯总经理助理&销售总监王铠
中科昊芯总经理助理&销售总监王铠表示,尽管DSP芯片已经诞生多年,但是在传统的工业控制以及新兴的消费电子、新能源等领域仍有巨大的市场空间;大部分市场份额都被国际友商所占据,一些国内企业曾尝试进行突围,但由于知识产权、生态或技术问题,并没有取得显著成果。
中科昊芯依托中科院,近年来一直开发基于DSP的产品,很早开始RISC-V的研究,于今年量产了业界首款基于RISC-V的DSP芯片。目前,由于国际友商的DSP产品具有专利,因此中科昊芯采用RISC-V指令集,可以较好地解决知识产权问题。
谈及目前DSP市场,总经理助理&销售总监王铠表示相对MCU来说,DSP市场确实发展相对慢一些,这主要是一些国际大厂放弃了低端业务,争取高价高利润率的市场。但对于中科昊芯,公司从零起步,并不存在市场发展慢的情况,同时也更有助于实现国产替代。目前由于芯片缺货,给了中科昊芯极大机会,“订单量与日俱增。”总经理助理&销售总监王铠表示。
中科昊芯联合创始人&副总经理吴军宁则表示,中科昊芯针对工业控制和新能源等行业相关需求,基于RISC-V的开源架构,优化了一些指令集,极大提升了性能。中科昊芯联合创始人&副总经理吴军宁透露,相比较国际友商DSP等产品,中科昊芯的RISC-V DSP芯片在领域核心算法的能效比方面最高可以提升一倍之多。
而除了核心处理之外,在外设方面,中科昊芯也选择的了市面上性能最好的IP,从而实现整体的高性能。
针对应用领域来说,中科昊芯目前除了工业控制、电源管理等,包括BMS、视觉处理等都是其目标市场。而针对开发环境,目前中科昊芯产品支持eclipse调试,用户的开发体验与国际友商等没有区别。在现场Demo演示中,中科昊芯也带来了自己的方案展示,并且与国际友商DSP的产品直接进行PK,效果上更好。
关键字:中科昊芯 RISC-V DSP
引用地址:
中科昊芯解读业界第一颗基于RISC-V的DSP
推荐阅读最新更新时间:2024-11-12 11:13
IAR Systems宣布扩展RISC-V开发工具
IAR Systems宣布扩展其针对RISC-V的开发工具链IAR Embedded Workbench。日前,IAR宣布SiFive Insight实现了对跟踪的支持,这是业界第一个针对开放规范RISC-V ISA的预集成跟踪和调试解决方案。 对安全性的要求和对许多标准的测试允许扩展,通过实时代码覆盖和程序运行时的更新,Workbench将允许开发人员更有效地提高代码质量。 “随着IAR Embedded workbench对RISC-V的扩展跟踪支持,我们将把经过验证的跟踪查看器基础设施引入到RISC-V生态系统中。”IAR Systems的产品经理Thomas Andersson在新闻稿中说道:“我们一直与SiFiv
[嵌入式]
软件无线电设计中ASIC、FPGA和DSP的选择策略探讨
ASIC、FPGA和DSP的应用领域呈现相互覆盖的趋势,使设计人员必须在软件无线电结构设计中重新考虑器件选择策略问题。本文从可编程性、集成度、开发周期、性能和功率五个方面论述了选择ASIC、FPGA和DSP的重要准则。 软件无线电(SDR)结构一直被认为是基站开发的灵丹妙药,而随着其适应新协议的能力不断增强,软件无线电结构已被一些设计人员视为在单个基础架构设计中支持多种无线协议的重要解决方案。直到最近,软件无线电仍然只是大多数通信系统设计人员的规划蓝图而已,但这一局面正迅速得到改观。随着3G无线业务的日趋临近,设计人员又对在基础架构设计中实现软件无线电结构产生了浓厚的兴趣。 实现软件无线电 传统的无线基础架构设计可采用ASIC、D
[嵌入式]
一“芯”二用,MCU+DSP处理器大盘点
近年来,越来越多的领域需要用到高性能,高集成度的DSP器件,功能日益增加的多媒体处理器对DSP的需求也日益剧增,于是,基于MCU+DSP架构的集成芯片也随之应运而生,更低的成本、更小的封装和更微的功耗所开辟的,是一条属于DSP或者MCU厂商们的“阳光大道“而未来,它们还将沿着这条新路继续前行。本系列文章将为你介绍市面上比较流行的基于MCU+DSP架构的处理器或者解决方案。 飞思卡尔DSP56800E 飞思卡尔在DSP与MCU领域深耕数年,为满足市场发展需求,公司率先在56800内核基础上又推出了新一代增强型内核56800E,该产品可在单一内核上提供DSP和MCU双重功能。56800E 系列DSP将为不断增长的工业、
[嵌入式]
定点DSP芯片TMS320F2812实现快速算法应用
1 TMS320F2812简介 TMS320F2812是TI公司的一款用于控制的高性能、多功能、高性价比的32位定点DSP芯片。该芯片兼容TMS320LF2407指令系统最高可在150MHz主频下工作,并带有18k×16位0等待周期片上SRAM和128k×16位片上FLASH(存取时间36ns)。其片上外设主要包括2×8路12位ADC(最快80ns转换时间)、2路SCI、1路SPI、1路McBSP、1路eCAN等,并带有两个事件管理模块(EVA、EVB),分别包括6路PWM/CMP、2路QEP、3路CAP、2路16位定时器(或TxPWM/TxCMP)。另外,该器件还有3个独立的32位CPU定时器,以及多达56个独立编
[嵌入式]
微软HoloLens大揭密!28纳米24核DSP引擎,台积代工
微软(Microsoft)扩增实境(AR) 显示器「HoloLens」(见图)内建的全像处理单元(Holographic Processing Unit, HPU)规格究竟为何?
根据The Register、Windows Central报导,微软22日在加州举办的「Hot Chips」会议上揭密,指称HPU是由台积电 (2330)以28 纳米制程技术代工,由24个Tensilica数位讯号处理器( DSP )核心组成,拥有6,500万个逻辑闸(logic gate)、8MB SRAM,上头还覆盖一层1GB低耗电DDR3 RAM,并采用球栅阵列封装( BGA )技术。据了解,HPU每秒可执行一兆次计算。
[手机便携]
TS101S型DSP与PCI总线的简易接口设计
1 引言 DSP+PCI数字信号处理方案可利用PC的强大功能实现对DSP的操作控制、数据分析和操作监视等。例如系统无需再有专门的人机界面(如键盘、监视屏),只需将数据上传至PC中显示即可。也可将PC作为主控机实现对数据流上下行的控制和工作模式选择等。DSP+PCI方案能充分满足数字图像、语音处理、高速实时数据处理等领域的应用,为DSP系统的低成本实现提供了解决方案。 2 TS101S型DSP介绍 本系统采用美国Analog Device公司的高性能TIGER SHARC 101S(简称TS101S)作为主处理器。TS101S处理器劫持32bit和64bit浮点,以及8、16、32和64bit定点处理。它的静态超量结构使其每周期
[嵌入式]
赛昉推出64位极低功耗乱序RISC-V CPU内核IP昉・天枢-70
8 月 16 日消息,国内 RISC-V 生态企业赛昉科技昨日宣布推的新款 64 位 RISC-V 处理器内核产品昉・天枢-70(IT之家注:即 Dubhe-70),适合同时对高性能与极低功耗有要求的细分领域。 昉・天枢-70 内核采用 9+ 级流水线、三发射、超标量、乱序执行设计,支持 RV64GCBH 指令集,在 SPECint2006 基准测试中每 GHz 频率得分为 7.2 分,性能对标 Arm Cortex-A72 / A510。 赛昉此前已推出“主打极致性能”的昉・天枢-90(Dubhe-90),“主打高能效比”的昉・天枢-80(Dubhe-80),此次昉・天枢-70 的发布进一步丰富了赛昉的 RISC-V CPU
[嵌入式]
RISC-V架构能够手机带来怎样的设计
1月底,有个新闻刷爆了笔者的朋友圈。文章的内容主要谈的是平头哥完成了安卓10对RISC-V芯片的支持,并开源了全部相关代码。详细新闻可以看半导体行业观察题为《里程碑,支持RISC-V的安卓系统有重大突破》的报道。 日前,RISV-V International的首席技术官Mark Himelstein在接受媒体采访的时候也表示,我们应该很快就能看到RISC-V架构走向智能手机,乃至HPC等领域。这无疑又吸引了大家对这个话题的再次关注。 近年来,因为收到地缘政治和RISC-V基金会推动等多重因素的影响,这个诞生于十几年前的架构以其开源和无历史包袱等特性在芯片产业受到高度欢迎,除了新兴公司以外,不少传统巨头也杀入了这个领
[嵌入式]