赛灵思隆重推出EasyPath-6 FPGA

发布者:电子魔法师最新更新时间:2009-11-17 来源: EEWORLD关键字:赛灵思  FPGA 手机看文章 扫描二维码
随时随地手机看文章


      赛灵思公司 (Xilinx, Inc. (NASDAQ: XLNX))日前宣布隆重推出EasyPath™-6 FPGA,该产品为高性能 FPGA 进入量产器件提供了六周内即可实现的总成本最低、风险最小的的解决方案, 在所有FPGA降低成本解决方案中转入量产时间最快。新款 EasyPath FPGA 无最低订购量限制,让客户可根据最终市场需求下订单,且成本较购买等量的 FPGA 低 35%。

    此外,虽然大多数成本降低的方案会让设计选项受到限制,迫使客户接受未经优化的部件或封装, 然而 EasyPath-6 FPGA独树一帜,它是唯一一款支持基础产品系列的所有器件、所有封装、所有速度等级以及温度等级的 FPGA 成本降低解决方案。这意味着客户可任意选择Virtex®-6 LX、LXT、SXT 和 HXT 器件来实施其设计,并降低设计成本。

    赛灵思公司负责产品解决方案与管理的副总裁Mustafa Veziroglu表示:“EasyPath-6 FPGA为需要快速缓解成本压力并满足不确定市场需求的高性能系统设计,提供了极具吸引力的价值。EasyPath-6 技术建立在业经验证和测试的 FPGA 架构和芯片之上,利用40 纳米技术中最低的总产品成本提供了零风险的成本降低解决方案。”

    与其它方法不同,EasyPath-6 FPGA 既非从 ASIC 转化而来,也不是布线增强 (routing-hardened) 的 FPGA。从Virtex-6移植到EasyPath-6器件完全不涉及任何附加设计条件、返工或者对 FPGA 设计的重新优化,也不涉及线路板的重新布局。一旦设计文件提交给赛灵思后,晶圆即会被按照标准FPGA相同的电气参数进行测试,然后根据客户设计使用的特定资源进行筛选。最后,裸片在六周内完成组装、标记和最终测试,以确保功能和性能。市场上没有任何其它 FPGA成本降低解决方案,能够在这么短的时间内完成从原型设计到量产的转化。

      采用赛灵思的专利测试技术完成对单个设计的测试,可以提高晶圆良率,大幅降低总成本,且无需额外的客户工程设计工作或再认证。EasyPath-6 FPGA提供世界级的故障覆盖率,几乎达100%,并且客户在生产过程中可以在Virtex-6 和 EasyPath-6 FPGA之间灵活切换。这样客户可以方便地选择生产EasyPath-6 FPGA 还是 Virtex-6 FPGA,轻松应对突如其来的需求增加,或利用底层器件的可编程性轻松实现设计修改。

      由于 EasyPath-6 FPGA 在架构上与 Virtex-6 FPGA 完全相同,客户可以放心地把整套Virtex-6 FPGA嵌入式资源纳入他们的量产设计,包括千兆级串行收发器、PCI-Express® 端点模块、三态以太网MAC、DSP 芯片及其它资源。利用 EasyPath-6 FPGA 和 Virtex-6 FPGA 之间的相似性,可以帮助客户以最低的风险实现一对一无缝移植。

关键字:赛灵思  FPGA 引用地址:赛灵思隆重推出EasyPath-6 FPGA

上一篇:基于DSP和CAN的电机同步控制系统与通信
下一篇:扩大嵌入式领域势力范围 FPGA厂商积极备战

推荐阅读最新更新时间:2024-05-02 20:55

基于FPGA的简易可存储示波器设计
引言 传统的示波器虽然功能齐全,但是体积大、重量重、成本高、等一系列问题使应用受到了限制。有鉴于此,便携式数字存储采集器就应运而生,它采用了LCD显示、高速A/D采集与转换、ASIC芯片等新技术,具有很强的实用性和巨大的市场潜力,也代表了当代电子测量仪器的一种发展趋势,即向功能多、体积小、重量轻、使用方便的掌上型仪器发展。 系统组成结构及工作原理 系统的硬件部分为一块高速的数据采集电路板。它能够实现双通道数据输入,每路采样频率可达到60Mbit/s。从功能上可以将硬件系统分为:信号前端放大及调理模块、高速模数转换模块、FPGA逻辑控制模块、单片机控制模块、USB数据传输模块、液晶显示和键盘控制等几部分,其结构形式如图1所示。
[应用]
Xilinx专为数据中心加速设计的软件定义开发环境上线AWS
电子网消息,All Programmable技术和器件的全球领先企业赛灵思公司今天宣布其软件定义开发环境SDAccel现已上线亚马逊AWS,可与亚马逊弹性计算云(Amazon EC2)F1实例配合使用。Amazon EC2 F1实例借助赛灵思16nm Virtex®UltraScale+™FPGA,可提供可重配置的定制硬件加速功能,能够满足数据分析、视频处理和机器学习等计算密集型工作负载的种种需求。 随着面向Amazon EC2 F1实例的SDAccel开发环境的部署,使不太熟悉FPGA的软件开发人员现在也能够将工作负载的性能提升高达50倍之多。 SDAccel通过为Amazon EC2 F1构建专用的FPGA内核,可以自
[半导体设计/制造]
基于边界扫描技术的数字系统测试研究
  摘 要: 介绍了支持JTAG标准的IC芯片结构、边界扫描测试原理以及利用边界扫描技术控制IC芯片处于特定功能模式的方法。针对IC芯片某种特定的功能模式给出了设计思路和方法,并用两块xc9572 pc84芯片互连的PCB板为例进行设计分析和实验实现。通过实验实现,体现了边界扫描技术易于电路系统调试和方便系统设计的特点,且设计的系统控制逻辑简单方便,易于实现。   当今,微电子技术已经进入超大规模集成电路(VLSI)时代。随着芯片电路的小型化及表面封装技术(SMT)和电路板组装技术的发展,使得传统测试技术面临着巨大的挑战。在这种情况下,为了提高电路和系统的可测试性,联合测试行动小组(JTAG)于1987年提出了一种新的电路板测试
[嵌入式]
基于边界扫描技术的数字系统测试研究
Altera发布基于ARM的SoC FPGA系列产品
    Altera公司日前发布其基于ARM的SoC FPGA系列产品,在单芯片中集成了28-nm Cyclone® V和Arria® V FPGA架构、双核ARM® Cortex™-A9 MPCore™处理器、纠错码(ECC)保护存储器控制器、外设和宽带互联等。这些SoC FPGA继承了ARM丰富的软件开发工具、调试器、操作系统、中间件和应用程序等辅助系统功能。用户可以利用Altera的SoC FPGA开发流程,迅速建立可定制基于ARM的系统,减小了各种行业中嵌入式系统的电路板面积、功耗和成本,同时提升了性能,这些行业包括,汽车、工业、视频监控、无线基础设施、计算机和存储等。 ARM处理器部门副总裁Jim Nicholas评论说:
[嵌入式]
FPGA推动语音数据业务的综合
过去几年里,通过Internet人们之间的数据交换变得非常频繁。仅去年全世界的电子邮件数量就达到6.9万亿之多。通过同一主干网络进行语音传输的动力越来越大。本文概述了语音数据综合技术,以及FPGA(现场可编程门阵列)在推动语音数据综合的作用。 语音数据综合(IP语音传输协议) 语音数据业务的网络综合是指通过同一网络同时传输数据、语音和视频的能力。VoIP语音传输,也称为IP电话,就是采用Internet协议分组的形式进行语音传输。 目前的语音电话基于电路交换基础设施,采用PSTN网络(公共交换电话网络)。呼叫建立后,在整个呼叫持续时间内,PSTN系统为其保留一个64Kbps带宽的固定端到端信道。一个语音呼叫通常不会占用
[应用]
英特尔携手WWT重塑FPGA,为世界带来灵活的加速体验
日前,WWT官方发表了一篇博客,介绍了WWT如何同英特尔合作,利用高级技术中心,展示全新的FPGA技术,让整个FPGA开发及导入变得更简单,更智能,更强大。 以下是文章正文: 可定制的现场可编程门阵列(FPGA)长期以来为数据中心提供了一系列优势,包括最大化计算容量和降低TCO,但它们的复杂性也是众所周知。现在,英特尔推出了新一代FPGA技术,这种技术在创新应用领域的部署更简单,更经济实惠。 数据中心 几十年来,FPGA因其灵活的动态可编程能力而受到高度重视,数据路径与任何给定的工作负载完全匹配,包括数据分析,图像推断,加密和压缩。借助这些多功能芯片,您可以提供更快的处理速度,更高的功效和更低的延迟服务,从而降低总体拥
[嵌入式]
英特尔携手WWT重塑<font color='red'>FPGA</font>,为世界带来灵活的加速体验
基于FPGA+DSP的多串口数据通信的实现
通用异步接收/发送器(UART)是一种通用串行数据总线,用于异步通信,可以实现全双工通信。UART IP核是用在外部设备和Atera FPGA芯片上的SOPC间进行串行通信的一种实现方式。它可以替代RS-232实现芯片与外设的输入/输出(I/O)操作。   GPS RTK(Real Time Kinematic)可以即时提供厘米级的定位解。在进行动态定位时,基准站将精确已知的GPS坐标和观测数据实时用微波链路传给流动站,在流动站实时进行差分处理,得到基准站和流动站坐标差;坐标差加上基准站坐标得到流动站每个点坐标。基准站向终端用户接收机提供的信息包括对GPS卫星钟、星历数据、用户测量伪距和载波相位等参数的修正。   本文所用的信
[嵌入式]
基于<font color='red'>FPGA</font>+DSP的多串口数据通信的实现
Achronix FPGA增加基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理
Achronix FPGA增加对Bluespec提供的基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理 Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC 加利福尼亚州和马萨诸塞州,2024年4月—— 高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知识产权(IP)领域的领先企业Achronix半导体公司,以及RISC-V工具和IP领域的行业领导者Bluespec有限公司,日前联合宣布推出一系列支持Linux的RISC-V软处理器,这些处理器都可用于Achronix FPGA产品Speedster®7t系列中 。这是业界首创,Bluespec的RISC-V处理器现
[嵌入式]
Achronix <font color='red'>FPGA</font>增加基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved