基于PSoC3和PSoC5的嵌入式数字滤波技术

发布者:DelightWish123最新更新时间:2010-07-13 来源: 维库关键字:PSoC  嵌入式  数字滤波 手机看文章 扫描二维码
随时随地手机看文章

  带模数前端的低成本微控制器近年来得到迅速推广,人们通常称之为“混合信号微控制器”。当然,赛普拉斯的 PSoC3 和新近推出的PSoC5 器件集成了强大的CPU 和业界领先的ADC,其性能可超过分离式外部转换器。不过,PSoC3 和 PSoC5并不仅仅是一般的混合信号微控制器。传统设备当然可以将外部模拟信号转换为数字信号。数据采集进程并不是全部目的之所在,它只是通过数据采集提取所采集数据背后含义并确定如何处理数据的一种方式。如果提取含义所需的信号处理工作量非常大的话,就会对固件工程师构成挑战,因为这种提取工作要与一般性工作任务使用相同的处理器,而处理器在支持终端设备所需的一般性任务之外还要完成新的工作任务。

  在定义关系密切的 PSoC3 和 PSoC5系列产品时,赛普拉斯的架构师决定不再在竞争激烈的市场中仅仅提供一款同质化的产品。不管采取什么架构,硬件的功能都应重点用于高效地实现有用的工作目的。我们希望PSoC 真正成为片上可编程解决方案,能够解决实际客户遇到的实际问题。为了给新一代 PSoC器件提供更强的解决问题的功能,我们采用了一系列独特的外设和信号处理块,既有模拟的,也有数字的。本文将重点讨论这些大幅简化采集信号数字滤波工作的信号处理块,并讨论该技术已经在其中证明自身实力的一些应用。

  嵌入式数字滤波的架构增强

  首先,我们为什么希望使用嵌入式滤波器而不是将信号处理指令集成到普通的微控制器中呢?究其原因就是项目设计层面和系统集成层面的分区问题。在项目开发过程中,项目的规模、目标和整体架构经常发生变化。单核单片式编码项目要想跟上这种变化的速度,着实是一个挑战,尤其是目前的项目常常是由非集中化的多个不同设计团队一起完成的,这更增加了相关的难度。在块层所使用的功能元件中嵌入信号处理,能确保项目管理在元件设计层面实现分支,同时也能确保在算法改变时,信号处理负载发生的差异不会影响通信管理等时间关键性任务。

  数字滤波器块 (DFB) 是首款PSoC3 和 PSoC5系列产品中支持嵌入式数字滤波的硬件元素,这是一款连接于外设总线的小型数字滤波器引擎。实际上,它是存储器、MAC、ALU和微代码控制库的紧密组合,其 VLIW 架构能支持不同的操作,如 24 位 x 24 位到 48位乘法和加法等能以系统时钟速率并行执行,在 PSoC3 中的频率可高达 67MHz,而在 PSoC5 中的频率则可达80MHz。数据和系数存储在一对专门的本地 128x24位存储器中,并能在整个系统总线上进行存取。许多滤波拓扑都能在这一结构上高效编码。配合嵌入式数字滤波应用 DFB 的是通用数字块 (UDB) 阵列。它在多功能架构中结合了 PLD 和数据路径/ALU块,既能用于数字数据源集和汇集连接,也能用于高时钟速率重复结构,如级联积分器/梳状滤波器 (CIC)和噪声成形数字转换器。

  在 PSoC3 和 PSoC5 系统中如何使用嵌入式数字滤波

  数字滤波器块可通过几种方式使用。PSoC Creator中集成的滤波器设计工具支持拖放工作方式,将数字滤波包括到信号流程中来。启动时 PSoC Creator 配套提供了专用的FIR 滤波器“组件”,在系统中可以像其他块一样使用。该组件能对信号应用多种不同滤波器,既能单独使用,也能组合使用。图1显示了该组件的屏幕截图,从中我们看出它在 PSoC Creator项目中的使用情况以及设置属性的配置窗口。今后,更多滤波器拓扑和互动滤波器设计向导还将添加到 PSoC Creator中。

  图 1:PSoC Creator 中的标准 FIR 滤波器组件

  与第一代 PSoC 产品一样,我们的客户和我们自己的系统工程师一直期待着全新 PSoC3和 PSoC5 应用的到来。PSoC 的核心理念一直是推出灵活的产品,支持在产品设计时还暂未设想到的全新应用。这种灵活性同样适用于数字滤波器块等功能块。我们已经用该块开发了几款定制应用,并作为组件实施于

  PSoC Creator 原理图中。由于信号处理与主 CPU 相分离,我们能通过一系列 Creator 组件实现 IP 的重复使用,而全部设计人员都能共享这些组件。[page]

  使用 PSoC3/5 的高性能嵌入式滤波示例

  “时间校正”滤波器——多相内插

  如果用 PSoC3 来满足近期电表读取应用的概念设计要求,我们需要补偿单 Δ-Σ ADC的通道间计时偏置,满足多相电压和电流多路复用的要求。如果不纠正上述时差的话,系统准确性就会在加载低功耗因数期间快速下降,而且在线路频率高谐波的功耗估算也会出问题。数字滤波器块非常适用于 FIR 滤波器,我们用它来创建多相内插滤波器。在我们的原型设计*有四个通道,每个通道有 20 个抽头 (tap)。该滤波器从单 ADC获得多路复用的数据流,将其“解包”为四个新的数据流,上述解包通道的信号延迟有差别,就好像信号同时被四个采样 ADC捕获一样,需要对采样时间进行校正。图 2 显示了四输入多路复用转换器顺序采样相同(带限)信号所得的四个数据集。

  图 2:ADC 的四个顺序多路复用输入获得相同的信号

  图 3 显示了内插滤波器系统的四个输出,我们看到底层带限波形在形状和计时方面都已经得到了准确重构。这种方法使单个高品质ADC 能满足极高的计量准确性要求,支持各种相关功率因数和谐波频率要求。这种方法对其他需要高效同时采样的应用而言同样适用。

  图 3嵌入式多相内插滤波器消除了偏差。[page]

  用于功率计的其他滤波器

  数字滤波器块在我们的计量设计中还提供了另外两种有用的滤波器功能。首先,为了支持“经典”基本无功功率的准确计算,我们采用了计算机优化的相移滤波器。大多数商业计量芯片都使用时间延迟或积分器来提供所需的 90 度相移。前一种方法的振幅特性曲线是平的,但在线路频率值不准确时会造成相移不准。后一种方法会出现相反的问题,也就是说,相总是准确的,但振幅则会根据频率出现变化,这样导致的结果是它只能满足要求最不严格的计量应用,但对其他应用都不适用。上述两种方法对我们来说都不适用。

  我们嵌入了在整个线路频率范围上都超出了最严格的无功功率准确度要求的 6 极点 IIR 滤波器(图 4 和图5),从而避免使用会消耗整个系统处理功率的希尔伯特变换器方法。此外,我们的方法还具有低通特性,可大幅减弱电流波形中的谐波,使无功功率估算能获得基本信息。

  图 4 和图 5:频率为 50Hz 的专用  n="6" 嵌入式 IIR 精确正交生成器。

  现代电表应用中还有一个重要的频率响应整形电路,即补偿 di/dt 类型电流感应器(如罗氏线圈或 Sentec Mobius)频率响应所需的积分器。这种电路的低频响应上升会加重前端本身的低频模拟噪声问题。这对标准的有源功率测量不构成问题,但客户对扩大电流检测动态范围的需求越来越高,以便确保电力基础设施的视在功率和有效耗散得到准确计算。在电流极低的情况下,积分器的噪声组件会导致电流测量出现较高的误差。

  此外,由于增益不能无限上升,否则 DC 增益就会无限加大,因此积分器在传统器件中会降低到较低的频率,这就会产生对高精度应用而言非常明显的相误差问题。为了支持 IIR滤波器,用来限制低频响应(根据前端设计的不同,集成噪声性能提升了 9 ~ 15dB),同时还能在工作频带中提供理想积分器的振幅和相响应,实现比作为参照的“标准”计量芯片(图 6  中的绿色迹线)更高的准确性。上述所有信号处理工作都由数字滤波器块在高品质 Δ-Σ 调制器提供的相关多路复用信号上自动实施,不需要处理器的干预。

  图 6:嵌入式 IIR 滤波的高准确度低噪声积分器(蓝色迹线)[page]

  通信滤波器和检测器

  IEC 61334-5 SFSK 电力线通信标准在计量应用中非常流行,它采用了 SFSK(Spread FSK)标准。该标准是从FSK(频率移动键控)发展而来的,其中标记频率和空间频率的距离比通常的数据速率要大得多。如果抵达信号被一对锐带通滤波器拆分,只挑出标记或空间频率分量,则数据调制就能从两个通道之一中独立提取出来。由于在滤波器频率响应不重叠的情况下,单音调干扰源不能同时阻止两个通道的解调制,因此这有助于提高抗干扰能力。基于相关器的传统 FSK 解调器不能实现这么出色的抗干扰性。

  图 7 和图 8显示了常见标记/空间频率对情况下,一对设计用于数字滤波器块的滤波器频率响应。上述滤波器可方便地进行重新配置,随时满足不同频率和带宽要求。在实际实施方案中,滤波器从主ADC之一获得输入,而在此之前需要通过围绕 PGA(可编程增益放大器)构建 AGC 电路。

  图 7和图 8:60/73kHz SFSK 的嵌入式分割滤波器;2x n="8" IIR,速度为 384ksps。

  为了从滤波后的信号中提取数据,要对每个信号的绝对值进行校正(在数字滤波器块中设置适当控制寄存器位即可实现)。

  图 9:极端过载条件下从两个滤波器通道中检测到的输出[page]

  校正信号通过同样运行在数字滤波器块上的低通滤波器,并同跟踪信号电平的阈值进行比较。在我们希望构建的 PSoC5  实施方案中,每个通道的 SNR 由通用数字块逻辑加以估算,数据传递给标准内部UART,所有这些都无需 CPU 的一般干预。图9 显示了交叉频率为 66.5kHz 且存在 +30dB 干扰音时,在最终输出处对调制信号检测到的响应。两个数据流均未受影响。精确音频均衡器(图形均衡、段均衡和任意均衡) PSoC3 和 PSoC5 数字滤波功能结合灵活的可编程通用数字块,可为消费音频产品和配件设计提供可扩展的灵活平台。为了演示PSoC3 的音频滤波功能,我们设计了一款运行在数字滤波器块上的立体声十频段图形均衡器,其滤波器系数由 CPU  通过远程应用提供的目标增益值即时计算得出。立体声音频编解码器通过标准的I2S 接口连接到PSoC3。该设计与通过单一本地晶体生成所有标准音频主时钟频率的频率合成系统共同实施在通用数字块阵列上,其抖动较低,能够满足优质音频回放的要求。该合成系统可同步于一般数字接口格式的成帧模式。

  图 10和图 11:PSoC3 中嵌入式滤波的触摸控制频率响应

  在 44.1kHz 采样率下,十频段立体声均衡器使用数字滤波器块大约一半的可用资源。系数计算例程可从本地控制(如 CapSense 按钮和滑条)以及通过远程接口提供的控制协议动态地获得更新信息。图 10 给出了演示应用的屏幕截图,该演示运行在一款著名音乐播放器上,它嵌入了控制均衡器所设置的算法,可确保系统频率响应精确通过滑块的“增益点”,并实时调节频率响应。出于比较目的,图  11 显示了原始的滤波器模拟。这种超级精确的频率响应控制简化了“复杂的”喇叭外壳声学设计,也有助于车内驾驶员子系统和公共广播应用的设计工作。

  在用户偏好均衡完成之后,数字滤波器块还能剩下足够的资源来实施多频段交叉滤波器组。输出结果可通过多个 I2S 接口提供给外部  DAC  或数字放大器。我们可以通过驱动频率响应实现非常精微的控制,确保对接装置、微型立体声设备和平板电视等的小型多路声学设计能获得优质效果。通过管理用户界面、通信和电源的同一设备,高通道数分布式音响加强和消息系统也能受益于这种简化的频率响应调节技术。

  结论

  本文仅简要介绍了嵌入式数字滤波技术。由于篇幅所限,我们没有深入讨论“立体声增强”功能、数字麦克风的抽选滤波器以及设计人员已经开始在其中挖掘PSoC3 和 PSoC5 强大信号处理功能的多种工业感应器调节和医疗应用领域。

  嵌入强大的数字滤波引擎是 PSoC 设计理念的全新元素,它与业界领先的信号路径灵活性、ADC 性能以及 PSoC3 和PSoC5 的可编程逻辑块多功能性完美结合。嵌入式数字滤波配合全新 PSoC Creator 设计范例可实现多种应用的转型,并大幅降低系统成本,加快产品投放市场的速度。

关键字:PSoC  嵌入式  数字滤波 引用地址:基于PSoC3和PSoC5的嵌入式数字滤波技术

上一篇:用Xilinx FPGA适应不断变化的广播视频潮流
下一篇:基于DSP和FPGA的实时图像压缩系统设计

推荐阅读最新更新时间:2024-05-02 21:05

中嵌协会第三期“嵌入式与物联网”主题论坛走进北京邮电大学圆满结束
2010年10月31日下午,由中嵌协会主办、北邮ophone协会、北邮嵌入式协会联合承办、亚嵌Android研究室提供技术支持的大型“嵌入式与物联网”主题论坛在北邮教三楼举行。参加论坛的有北邮计算机、通信等专业的学生,还有社会上嵌入式企业的工程师近三百人,特别是来自于索爱、摩托、雅虎以及航天系统的技术高手也参加了本次活动。 在论坛上,首先由亚嵌Android研究室的井老师介绍了Linux/JAVA平台的来龙去脉、Android系统的魅力、Android系统的架构、从应用到kernel、形形色色的Android应用、漂亮实用的外观:应用的界面、沟通的桥梁:HAL及native daemon、无所不能的基础
[嵌入式]
中嵌协会第三期“<font color='red'>嵌入式</font>与物联网”主题论坛走进北京邮电大学圆满结束
嵌入式系统的硬件电路该怎样设计
  1、MCU的选择   选择MCU时要考虑MCU所能够完成的功能、MCU的价格、功耗、供电电压、I/O口电平、管脚数目以及MCU的封装等因素。MCU的功耗可以从其电气性能参数中查到。供电电压有5V、3.3V以及1.8V超低电压供电模式。为了能合理分配MCU的I/O资源,在MCU选型时可绘制一张引脚分配表,供以后的设计使用。   2、电源   (1)考虑系统对电源的需求,例如系统需要几种电源,如24V、12V、5V或者3.3V等,估计各需要多少功率或最大电流(mA)。在计算电源总功率时要考虑一定的余量,可按公式“电源总功率=2×器件总功率”来计算。   (2)考虑芯片与器件对电源波动性的需求。一般允许电源波动幅度在±5%以内。
[单片机]
在ARM CPU上广泛采用的三种嵌入式操作系统浅析
嵌入式操作系统是ARMCPU的软件基础,从8位/16位单片机发展到以ARMCPU核为代表的32位嵌入式处理器,嵌入式操作系统将替代传统的由手工编制的监控程序或调度程序,成为重要的基础组件。更重要的是嵌入式操作系统对应用程序可以起到屏蔽的作用,使应用程序员面向操作系统级开发应用软件,并易于在不同的ARM核的嵌入式处理器上移植。 嵌入式操作系统都具有一定的实时性,易于裁剪和伸缩,可以适合于从ARM7到Xscale各种ARMCPU和各种档次的应用,嵌入式操作系统可以使用广泛流行的ARM开发工具,如ARM公司的SDT/ADS和RealView等,也可以使用开发软件,如GCC/GDB、KDE或Eclipe开发环境,市场上还有专用的开发工
[单片机]
在ARM CPU上广泛采用的三种<font color='red'>嵌入式</font>操作系统浅析
高带宽嵌入式应用中SoC微控制器的新型总线设计
传统SoC总线架构已不能满足新的联网嵌入式设计对高带宽数据流进行实时控制的需求,NetSilicon开发的可编程总线带宽控制系统可以使多个资源同时访问总线,使其既满足应用要求又不会影响其他重要操作的性能。本文将对该系统的可编程总线带宽分配方案进行探讨。 32位嵌入式设计越来越要求对网络上高带宽数据流进行实时控制,特别是在系统级芯片(SoC)层面,以确定性和无争议的方式传输数据和控制信息变得非常重要。各种操作直接处于系统开发者既定的控制之下也很重要,而这在基于总线的SoC设计中并不总是能够实现。 设计者和芯片供应商常常借鉴板级及系统级架构技术,以便在最短的设计时间内以最低的开发成本进行SoC设计。由于手机和PD
[单片机]
高带宽<font color='red'>嵌入式</font>应用中SoC微控制器的新型总线设计
基于C8051F310和CS8900A的计算机网络实验平台设计
   O 引言   《计算机网络》课程是大学计算机及相关专业开设的一门计算机与通信的专业课程。本课程具有很强的实践性,很多教学内容都需要高成本的实验环境才能实现,加上网络设备更新快、成本高,一般高校难以承担。而通过软件技术.建立一个软件模拟的实验室环境,不仅可节约实验成本,还可提高实验教学的水平和质量。   局域网技术发展十分迅速,Ethernet (以太网)是目前使用最广泛的局域网技术。因此,学习以太网技术对深入掌握局域网知识是非常重要的。本设计的目的就是利用嵌入式网络模块来实现网络数据的发送和接收,使学生熟悉网络的数据发送流程。    1 实验平台的硬件设计   计算机网络实验平台的硬件框图如图1所示,它主要由
[嵌入式]
STM32嵌入式系统设计的智能控制网络终端技术
  本文重点介绍基于STM32的智能嵌入式终端的网络控制功能的设计和实现。 智能网络终端是实现智能化管理的嵌入式终端设备。通常具有安全门禁系统和自动化控制的基本功能。   1智能网络通信实现方案   将嵌入式系统与Internet连接起来实现远距离信息获取和控制功能的本质是嵌入式系统本身能够实现TCP/IP网络通信协议。该协议的解决方案总体上可分为两大类。第一类是直接在嵌入式设备上实现TCP/IP,使之直接连上Internet。这实质上是由MCU及内部固化TCP/IP协议的芯片组成应用系统的核心,MCU可以直接拨号上网,这种方法的硬件电路相对简单,也不需要中间环节的支持。但是由于使用了TCP/IP协议芯片,因此需要大容量的程序
[单片机]
STM32<font color='red'>嵌入式</font>系统设计的智能控制网络终端技术
基于GPRS的嵌入式系统远程监控和升级
   通用分组无线服务技术GPRS(General Packet Radio Service)是一种移动数据业务,该技术能满足日常网络行为,具有广域覆盖、高速传输等优点。野外作业的数据采集嵌入式系统工作于偏远无人地区,通常这些采集系统基于GPRS无线网络来传输远程数据,但系统的维护和升级受到距离和环境的较大限制,不但成本高,而且周期长。  为实现远程监测和升级野外作业嵌入式系统,本文提出一种基于GPRS网络、以电子邮件为载体的嵌入式系统远程监控和升级方案,达到远程修改系统参数、索取系统自检报告、索取指定数据文件和升级系统主控程序等目的,实现嵌入式系统的远程监控与升级。    与目前大多数嵌入式系统远程监控和升级的途径相比,
[嵌入式]
嵌入式软PLC虚拟机在电气测试中应用
  在一些电子部件产品测试时,早先很多生产厂家都使用继电接触控制系统。该系统由分立元件组成,由于线路简单,元件控制精度不高,加上抗干扰能力级差,所以运行不够稳定,误动作频繁,使产品的测试和分析不准确。   随着现代工艺的高精度要求,为了适应市场需求,采用可编程控制器对原继电电气控制系统进行改造,但由于各PLC厂家硬件模块和软件结构绝大多数都是专用的、互不兼容的,系统各模块间的交互方式、通信机制也各不相同,这使得控制系统相对独立、彼此封闭。随着技术的进步和市场竞争的加剧,这种专用体系结构的控制系统越来越暴露了其固有的缺陷。由于基于PC平台的软件PLC无需专门的编程器,可充分利用PC机的软硬件资源,直接采用梯形图或语言编程,具有良好的人
[测试测量]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved