一种基于FPGA的信道化接收机的研究与设计

发布者:740322lwj最新更新时间:2010-11-28 来源: 电子设计工程关键字:信道化接收机  FPGA  信道化  ADC 手机看文章 扫描二维码
随时随地手机看文章

  现代电子战场的电磁环境复杂多变,信号环境朝着密集化、复杂化、占用电磁频谱宽带化的方向发展。另一方面,采用阵列天线对接收信号进行信号参数估计,是电子侦察系统中常规的技术手段之一。因此,宽带阵列接收系统有着广泛的应用前景。传统的宽带阵列接收机用多台单通道接收机并行工作,并行的同时接收不同频点上的信号来达到全频域覆盖的目的,也可以用多通道接收机多个通道并行同步的工作来实现,前者增加了系统成本和让整个并行系统同步工作的复杂度,后者当信道数比较大和指标要求比较高时,信号处理的复杂度和器件实现的可行性要求很高。基于多相滤波的数字信道化阵列接收机在通信类电子战中对跳频信号的快速搜索以及雷达对抗中对捷变频雷达信号的全概率截获等表现出很高的潜在研究和应用价值。

  1 系统组成

  该系统设计是基于多相滤波的信道化原理,对宽带阵列接收机进行设计,实现在单板上同时处理3路中频70 MHz,带宽30 MHz的模拟信号,其中子信道带宽仅25 kHz,有利于后端模块进行精细化信号分选和处理,信道化多相因子为8。带外抑制大于55 dB。系统还可以将阵列中某一路子信道数据通过PCI接口上传到PC机显示信道化结果。系统具有完善的时钟方案,多板连接时,可达到阵列天线的同步要求。另外,由于系统大部分数字信号处理都是在FPGA中完成,所以整个系统具有功耗小、体积小、成本低、操作灵活的特点。图l为信道化阵列接收机的系统框图。

信道化阵列接收机的系统框图

  2 硬件电路设计

  该中频数字接收机的硬件设计原理图如图2所示。中频信号经过单端转差分电路以差分信号形式输入到模数转换器,AD6645将模拟信号转换成数字信号送入FPGA中进行处理,其中一片的处理结果通过PCI上传到PC机显示,两片时钟分配器件分别提供系统需要的多路单端和差分时钟。

中频数字接收机的硬件设计原理图[page]

  2.1 系统时钟设计

  系统的时钟由一个晶振产生,也可以由外部提供。本系统采用102.4 MHz的晶振。晶振需要同时给FPGA和AD6645提供时钟,为了防止其驱动力不足,设计中采用了CYPRESS公司的高速时钟分配器件CY2309,而AD6645的时钟输入为差分(LVPECL)形式,倍频器件ICS8735可以提供LVPECL电平的差分信号。所以晶振输出的102.4 MHz时钟首先通过时钟分配器件CY2309将其分为5路,每路均与输入相同,其中3路直接提供给3片FPGA,一路接到时钟输出接口,供下级板子使用,一路经过驱动器件ICS8375转为3路差分时钟提供给3片AD6645作为采样时钟。由于CY 2309和ICS8375都是零延迟器件,这样可以使多板之间保持时钟同步,减小因延迟带来的误差。

  2.2 AD采样电路设计

  本系统采用的模数转换器是AD6645(14位),其最高采样率为105 MS/s,在中频为70 MHz时的SNR是73.5 dB,SFDR是89 dBc,模拟带宽高达200 MHz。

  AD采样率为102.4 MS/s,采样时钟要求质量高且相位噪声低,如果时钟信号抖动较大,信噪比容易恶化,很难保证有效采样位数的精度。在布线时,应保证从晶振到时钟输入脚距离尽量短并且在其周围用地包围起来,提供充分的最短回流路径,采样电路与其他数字电路尽量隔离。模数混合电路设计时采用了分区不分割的方案,以提高系统的电磁兼容性。在整个采样电路下应大面积敷铜接地,以降低可能受到的电磁干扰,同时也可降低对其他电路的干扰。为了优化性能,时钟信号采用差分形式供给,要求交流耦合。

  2.3 FPGA部分设计

  FPGA器件选用了Altera公司StratixⅡ系列的EP2S60。StratixⅡ器件采用基于1.2V、90 nm的先进的SRAM工业制造,功耗低。EP2S60F6 72有48 352个ALUT,等价LE60440个,2 544 192 bit RAM,18x18的乘法器144个,12个PLL。

  FPGA配置器件选择的是EPC16,采用同步并行配置方式(FPP)加载FPGA,用JTAG的方式可以给级联的3片FPGA依次加载程序,也可以给EPC-I6加载程序。

  3 FPGA内部信道化模块实现

  基于多相滤波的信道化模块是本系统的重点。根据文献,多相滤波信道化结构如图3所示。

多相滤波信道化结构

  图3中分支上的信号xk(n)与输入信号x(n),以及分支滤波器Ek(n)与原型低通滤波器h0(n)之间的关系为:xk(n)=x(nD-k),Ek(n)=h0(nD+k)k=0,1,…,D-1。所以,进入分支上的数据与分支滤波器系数各是输入信号和原型低通滤波器系数的延时抽取得来。分支滤波器的长度定义为多相因子,本系统的多相因子为8。

  多相滤波的原型低通滤波器由MATLAB产生,采用函数REMEZ优化FIR滤波器估计算法,这里设计出来的滤波器通带截止频率为12.5 kHz,过渡带宽为11 kHz,阻带衰减为一100 dB。阶数为16 383阶。

  图3所示的基于多相滤波器组的高效信道化结构,具有以下几个优点:1)各个支路共用一个低通FIR滤波器,减小FPGA用于存储系数的RAM资源;2)DFT可以用快速傅里叶变换FFT实现,提高计算效率;3)由于采用多相滤波结构,计算量上极大地减少,可实现性增强。这些优点为信道化结构的工程实现提供很好途径。[page]

  4 测试结果

  系统输入测试信号为单频正弦信号,VPP为1 V,信号经过AD采样,DDC,信道化后,数据结果经过PCI上传给PC机作分析和显示。

  用Microsoft Visual C++6.0制作的界面中:横坐标是信道号,纵坐标是归一化功率值(dB),以数据形式显示的内容有:信号功率最大值对应的信道号、子信道输出相对于输入幅度的dB值以及相邻的两个信道的dB值。如图4和图5所示,输入信号频率分别为70 MHz,70.025 MHz,经过信道化后,在对应的信道号上都能输出谱线,频率分辨率达到25 kHz。经过多次重复测试,系统对相邻信道的带外抑制都达到55 dB以上。

输入信号频率分别为70 MHz,经过信道化后,在对应的信道号上都能输出谱线

输入信号频率分别为70.025 MHz,经过信道化后,在对应的信道号上都能输出谱线

  5 结论

  该系统主要器件包括AD6645、EP2S60,其中AD6654实现ADC,EP2S60负责系统控制、通信、算法实现,最终来实现了信道化接收功能。因此,该系统具有高度的灵活性和很强的通用性,可通过软件的重载或升级完成不同指标要求、不同模式的系统结构。在多板连接时,可以构成一个更大的阵列系统,可以用于DOA和DBF。

关键字:信道化接收机  FPGA  信道化  ADC 引用地址:一种基于FPGA的信道化接收机的研究与设计

上一篇:数字电路设计方案的比较与选择
下一篇:基于CPLD的DSP人机接口模块设计

推荐阅读最新更新时间:2024-05-02 21:12

Microchip推出新型中等带宽FPGA器件
Microchip推出新型中等带宽FPGA器件,实现边缘计算系统功率和性能的飞跃 Microchip全新低密度PolarFire器件静态功耗是同类器件的一半,同时提供全球最小的发热区域 边缘计算系统需要紧凑的可编程器件,并具有低功耗和足够小的发热区域,以消除对风扇和其他散热器件的要求,同时提供强大的计算力。Microchip Technology Inc.(美国微芯科技公司)推出的中等带宽现场可编程门阵列(FPGA)和FPGA系统级芯片(SoC)器件将静态功耗降低了一半,与所有同类器件相比,具有最小的发热区域,最优的性能和计算能力,完美解决了上述挑战。 Microchip FPGA业务部副总裁Bruce Weyer表
[嵌入式]
FPGA产业变革下的i-IP微电子
正如Xilinx CTO Bolsens强调的“伴随这些激动人心的性能提升的同时是FPGA价格的大幅度降低,必然引发产业在设计上出现变革,在更多领域得到发展和应用。” 经过二十几年的发展,FPGA应用在全球市场虽已初具规模,基于FPGA技术的应用、ASIC验证板卡也数不胜数,但对于全球瞩目的中国市场来说,ASIC设计工程师,在开发自己高端IP时,还是会受国内现有基于FPGA的ASIC原型验证平台和IP供应产业链所困。客观来说,目前国内研发的原型验证平台的扩展和稳定性差,性价比不高,不注重售后服务;而国外虽技术强大但价格偏贵,技术支持、服务也距离遥远,让许多中小型研发机构望尘莫及,同时国内一般工程师对如何在世界范围内获
[家用电子]
<font color='red'>FPGA</font>产业变革下的i-IP微电子
智能调试与综合技术隔离FPGA设计中的错误浅析
如果您的 FPGA 设计无法综合或者没能按预期在开发板上正常工作,原因往往不明,要想在数以千计的RTL和约束源文件中找出故障根源相当困难,而且很多这些文件还可能是其他设计人员编写的。考虑到 FPGA 设计迭代和运行时间的延长,设计人员应该在设计流程的早期阶段就找出可能存在的诸多错误,并想方设法重点对设计在开发板上进行验证。 在特定条件下采用更智能的技术来 隔离 特定错误,找到问题电路的源头并渐进式修复错误,这很重要。为了节省时间,您可以对时钟、约束和模块级接口进行初步设置检查以确保符合设计规范,这样就不必在综合与布局布线(P&R)时浪费大量时间。 Synopsys公司的Synplify Premier 和Synplify Pro
[电源管理]
可调高效多通道高性能分集接收机
引言   利用分集接收机构建通信系统会导致较高的器件数目、功耗、板级空间占用以及信号布线。为了降低 RF 组件数量,我们可以使用正交解调器的直接转换架构。I/Q 的不匹配会使得构建高性能接收器较为困难。这种架构要求在 RF 输入和占用大量板级空间的基带数字输出之间安装一些组件。超外差接收机只需要一个模数转换器 (ADC),而正交解调器则需要一个双通道 ADC 来处理现实及镜像模拟。对于单载波系统而言,这种情况或许是可以接受的,但是分集和直接转换接收机可以有效地用于多通道系统吗?这种解决方案能够有效地适应一个以上或两个通道吗?凭借 RF 和 ADC 组件全新的集成度,可以创建一个高效、高性能的多通道直接转换分集接收机。
[电源管理]
可调高效多通道高性能分集<font color='red'>接收机</font>
解决数据中心非标设备EDA 布线的方法
EDA在通信行业(电信)里的另一个解释是企业数据架构,EDA给出了一个企业级的数据架构的总体视图,并按照电信企业的特征,进行了框架和层级的划分。 EDA是 电子 设计自动化(Electr ON ic Design Automation )的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。   在数据信息通信量快速增长的今天,数据中心机房建设规模将是空前的,在众多的大型数据中心机房中,为支持高效的数据处理,通常会使用较多的非标的 服务器 设备或存储设备,所谓非标设备指的是设备的外围安装尺寸不符合标准的 网络机柜 规格的 传输设备
[嵌入式]
解决数据中心非标设备EDA 布线的方法
TI推出SNRBoost双通道11位200MSPS ADC
日前,德州仪器 (TI) 宣布面向基站、中继器以及软件定义的无线电系统应用领域推出一款速率为 200 MSPS 的双通道 11 位模数转换器 (ADC),从而可充分满足无线通信市场对更高带宽与灵敏度的需求。ADS62C17 采用 SNRBoost 技术,能够以最高 200 MSPS 的采样率提供高达 6.5 dB 的增强信噪比 (SNR),以满足高达 40 MHz 信号带宽的严苛应用要求。例如,要求使用 30 MHz 带宽的多模系统能够以 140 MHz 的输入频率实现 78.4 dBFS SNR 与 85 dBc 的无杂散动态范围 (SFDR)。 作为市场上唯一一款使用引脚控制的 SNRBoost 技术的 2
[模拟电子]
TI推出SNRBoost双通道11位200MSPS <font color='red'>ADC</font>
高云半导体:推进智能制造,FPGA作用明显
作为一种可编程逻辑器件,FPGA在二十多年的发展历程中,从电子设计的外围器件逐渐演变为数字系统的核心。随着人工智能、机器学习、工业控制、无人驾驶、大数据等对并行计算有强烈的需求,以及半导体工艺技术的进步,FPGA的未来被持续看好。在此背景下,中国发展FPGA有着重要意义。为此,《中国电子报》在“中国工业强基战略推进论坛”上采访了广东高云半导体科技股份有限公司董事长陈天成、副总裁兼首席技术执行官朱璟辉。 FPGA在工业控制中应用不断扩大 《中国制造2025》是我国工业制造业的十年发展规划,它的出台将互联网和制造业更加紧密地结合起来,工业设备的自动化、控制技术的智能化发展趋势已经成为人们的共识。受益于工业自动化与智能化
[嵌入式]
高云半导体:推进智能制造,<font color='red'>FPGA</font>作用明显
e络盟发起‘Spartan-6 FPGA设计迁移七步进阶’挑战赛
此次挑战赛旨在助力工程师将Spartan-6 FPGA设计迁移到7系列 中国上海,2022年4月29日 – 安富利旗下全球电子元器件产品与解决方案分销商e络盟通过其在线社区发起 ‘Spartan-6 FPGA设计迁移七步进阶’挑战赛 ,指导e络盟社区成员如何在当前元器件短缺的情况下从Spartan-6迁移到 Spartan-7 FPGA。 参赛者即日起即可报名参赛。比赛将从中评选出25名参赛选手,他们将免费获赠Arty S7开发板用于构建参赛项目。同时,比赛还将每两周陆续上线七项教育活动,以帮助参赛者更好地掌握从Spartan-6到Spartan-7的迁移过程。评委将根据参赛者参与的每项活动进行打分,并将在七项活动全部结束
[嵌入式]
e络盟发起‘Spartan-6 <font color='red'>FPGA</font>设计迁移七步进阶’挑战赛
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved