莱迪思宣布首个符合PCI Express 2.0规范的低成本FPGA

发布者:温柔心情最新更新时间:2011-07-08 关键字:PCIe  2.0  FPGA  IP核 手机看文章 扫描二维码
随时随地手机看文章
    莱迪思半导体公司(NASDAQ: LSCC)今日宣布LatticeECP3" title="LatticeECP3">LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的规范。针对最近PCI – SIG研讨会上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通过了符合PCI - SIGPCIe 2.0规范和互操作性的测试,确保莱迪思的解决方案与现有的支持系统的PCIe 2.0具有互操作性。实现这一重要行业事件使得2.5Gbps PCIe v2.0系统具有更高的可靠性且降低了成本和功耗,适用于通信、多媒体、服务器和移动平台,莱迪思及其IP合作伙伴增加了更加广泛的设计解决方案,支持被广泛采用的串行互连标准。
     
  在PCIe 2.0规范允许工作在一个较低的速度(2.5Gbps),但环路带宽的特点是不同的,比PCIe 1.1版更加严格。莱迪思的解决方案使不需要PCIe链路工作在5Gbps,但关注符合有关PCIe 2.0规范的用户在符合PCIe 2.0规范的系统中使用低成本FPGA。
  
  此外,针对莱迪思的PCI Express x1和x4的IP核,莱迪思与Trellisys有限公司提供了强大的和具有成本效益的PCIe总线功能模型(BFM)。同时有一些针对PCI Express的第三方验证的核可用,这些通常是针对ASIC /定制逻辑,在FPGA开发过程中,验证IP的成本往往使人望而却步。Trellisys的PCIe BFM集中在事务层,因为通常在那里实现用户的应用逻辑。这种方法假定物理和数据链路层完全压缩在莱迪思的PCIe IP核中,已经由莱迪思验证。
    
  “Trellisys的PCI Express BFM使验证投入符合FPGA开发流程,同时仍然保持有效的验证概念,” Trellisys的总监Charles Gardiner说道。 “与PCI Express 1.1相比,由于PCI Express 2.0有更严格的测试要求,对PCI Express2.0规范的成功测试为与其他符合PCI Express2.0规范的器件一起工作提供了更稳定的运作。”
  
  Trellisys的PCIe BFM支持Verilog和VHDL,并已在Aldec公司的Active- HDL及Riviera - PRO仿真器上进行了验证。提供预编译的代码,为用户提供了基于先进验证套件的强大的程序库。设计人员可以立即用Lattice Diamond® 1.2或更高版本的设计工具套件中的IPexpress™工具,开始评估和设计采用LatticeECP3莱迪思的符合PCI Express 2.0规范的系统。该IPexpress工具提供了PCIe核,参考设计和所有的脚本,BFM和模拟模型需要精简集成至用户设计。
  
  “我们与Trellisys的关系增强了我们自己的技能,并重申我们的一贯致力于LatticeECP3 PCI Express IP产品组合的承诺,”莱迪思器件和解决方案的市场总监Shakeel Peera说道。 “这种合作提供了验证的IP,使用户减少设计的复杂性,针对他们的PCI Express设计缩短了产品的上市时间。”
  
关于莱迪思IP套件
  莱迪思IP套件是可互操作的LatticeCORE™IP核系列,针对莱迪思器件结构进行了优化,能够用于各种特定技术的应用。Lattice Diamond设计环境中的IPexpress工具使用户能够无缝地访问莱迪思IP服务器的最新的IP核,并对它们进行配置。所有莱迪思IP核可以在购买前进行全面评估:在免费的评估模式,用户可完全配置IP核,将它集成到他们的设计,执行全面验证,甚至可以在有限的时间内在硬件上运行。购买年度的节点锁定IP套件许可证能够允许IP核成员无限制地在硬件上运行。节点锁定许可证可用于多种设计或项目,时间可超过一年。如需了解有关如何莱迪思IP套件可为设计项目带来价值的信息,请访问:www.latticesemi.com/IPSuites。 
    
价格和供货
  作为单独的促销活动的一部分,莱迪思的PCI Express IP套件目前售价为99美元。在限定的促销期后,该IP套件的售价将是995美元。该IP套件可立即通过在www.latticesemi.com/sales列出的授权的莱迪思经销商订购。
  
关于Lattice ECP3 FPGA系列
  LatticeECP3 FPGA系列是当今市场中最低功耗、具有SERDES功能的FPGA。该系列的5款FPGA器件提供兼容多种标准的多协议3.2G SERDES、DDR1/2/3存储器接口和高性能、可级联的DSP slice,是RF、基带和图像信号处理的理想选择。LatticeECP3 FPGA还具有最快的LVDS I/O,切换速率高达1Gbps,以及多达6.8 Mbit的嵌入式存储器。逻辑密度从17K LUT到149K LUT,带有多达586个用户I/O。LatticeECP3 FPGA系列是大批量、成本和功耗敏感的摄像和显示、有线和无线基础设施应用部署的十分理想的选择。
关键字:PCIe  2.0  FPGA  IP核 引用地址:莱迪思宣布首个符合PCI Express 2.0规范的低成本FPGA

上一篇:电力系统中多通道同步采样ADC(AD7606)与浮点DSP(ADSP-21479)通信的设计与实现
下一篇:如何从PSPICE过渡到Multisim?

推荐阅读最新更新时间:2024-05-02 21:28

Xilinx公布季报,汽车及数据中心营收剧增
Xilinx(赛灵思)截止2020年9月季报显示,收入环比增长5%,部分原因是随着汽车制造业的恢复,其汽车相关芯片销售强劲。总营收为7.67亿美元,净利润为1.94亿美元。 Xilinx最近也宣布,在过去20年里,它已售出10亿个Spartan系列FPGA,这是Xilinx产品系列从未达到的里程碑。 上周,有传闻AMD将以300亿美元收购Xilinx,但Xilinx在周三拒绝讨论此事,花旗集团(Citigroup)的一位分析师最近表示,收购可能性不大。 汽车市场半导体推动汽车、广播和消费类业务较上一季度增长36%。TI周二也报告称,随着汽车工厂从5月份开始重新开工,汽车芯片收入大为改善。 早些时候,Xilinx报道
[嵌入式]
亚科鸿禹全面展示中国首片820万门FPGA
近日,亚科鸿禹作为Altera中国大陆唯一的板级设计合作伙伴,正在参加Altera于2010年8至9月,在上海、杭州、南京、北京、深圳、西安、成都等几大城市举行的巡回技术研讨会。 在本次技术巡展中,亚科鸿禹展示了中国大陆第一片实物StratixIV820——全球最大的单片820万AISC门的FPGA芯片,同时推出了基于StratixIV820的三个重量级新产品。 亚科鸿禹星火(StarFire)系列原型验证板最新的三个型号分别是:StarFire-H820,StarFire-T820,StarFire-DC820。H820是亚科鸿禹经典的V系列的升级版,提供更齐全的视音频接口,涵盖了几乎所有数字电视、机顶盒以
[嵌入式]
工业2.0/机器学习兴起 如何打造工业物联网?
  随着机器人技术和工厂自动化技术的不断发展,制造行业需要掌握和利用这些技术进步,也需要了解“工业4.0”对数据中心和电源保护部门的影响。下面就随物联网小编一起来了解一下相关内容吧。   根据调查,“工业4.0”的实施可以让英国制造业增加4550亿英镑的收入,并将创造17.5万个就业机会,同时将二氧化碳排放量减少4.5%。埃森哲公司的研究表明,在全球范围内,到2030年,“工业物联网”(IoT)创造的价值可能超过14万亿美元,相当于英国、法国、德国、意大利、西班牙、加拿大、荷兰、比利时国民生产总值的总和。   当人们感受到这些数字的巨大规模时,就会理解为什么大多数英国制造商热衷于接受自动化、人工智能、 机器学习 和机器人技术提供
[物联网]
基于FPGA的图像增强视频处理系统
图像增强处理有很强的针对性,没有统一的评价标准,从一般的图片、视频欣赏角度来说,滤除噪声、扩展对比度、锐化以及色彩增强等处理能显著提升视觉效果。   这里设计一个基于FPGA的实时视频图像处理系统,包含增强对比度扩展和色饱和度两种处理方法,相比于DSP和ASIC方案来说,FPGA在性能和灵活性方面具有绝对优势,应用FPGA设计视频通信系统更普遍。    1 原理和算法   图像增强处理可以在频域和空间域进行,典型的频域方法如直方图增强处理,适合于软件系统实现;而硬件系统更适合于空间域处理,因此本文所述的处理方法都将在空间域进行。   1. 1 对比度扩展   对比度扩展又称灰度变换,其目的是在拓展感兴趣的灰度区间的同时,
[嵌入式]
基于<font color='red'>FPGA</font>的图像增强视频处理系统
基于FPGA的电子设计竞赛电路板的设计与实现
摘要: 介绍了一种基于FPGA 的 电子 设计竞赛电路板, 该电路板由美国 Altera 公司的Cyclone 系列FPGA EP1C6 、 单片机 、高速A/ D 转换器和D/ A 转换器等芯片组成, 另外, 还预留了一定的扩展I/ O 接口, 根据设计需要可以扩展电路。该电路板不仅可以完成电子竞赛中涉及的数字示波器、频率计、DDS 信号发生器等设计题目, 而且还可以用于赛前培训。    0 引言   全国大学生电子设计竞赛至今已成功举办了八届, 参赛人数越来越多, 竞赛规模越来越大。大学生电子竞赛在培养学生创新能力、促进高校学风建设及电子信息学科教学改革等方面起到了引导和推进作用。   大学生电子竞赛题目以模拟电子、
[嵌入式]
基于<font color='red'>FPGA</font>的电子设计竞赛电路板的设计与实现
基于MCU与USB设备控制器IP核的设计方案
  1 引言   在传统的计算机系统上常采用串口(如RS232)和并口连接外围设备,但串口和并口都存在着通信速度 慢,接口独占不利于扩展等无法克服的缺点,而通用串行总线(Universal Serial Bus,即USB)因具有传输 速度快、支持热插拔、扩展方便、抗干扰强、成本低、数据传输质量高、节省系统资源等优点而得到了广 泛的应用,当前它已成为计算机最常用的接口之一。   现在USB控制器主要有两种:带USB接口的单片机(MCU) 和纯粹的USB接口芯片。纯粹的USB接口芯片仅处 理USB通信,必须有个外部微处理器来进行协议处理和数据交换。典型产品有Philips公司的PDIUSBD11(I2C 接口)、PDIUSBD12
[单片机]
基于MCU与USB设备控制器<font color='red'>IP核</font>的设计方案
人工智能芯片:发展史、CPU、FPGA和专用集成电路
   人工智能 算法的实现需要强大的计算能力支撑,特别是深度学习算法的大规模使用,对计算能力提出了更高的要求。下面就随嵌入式小编一起来了解一下相关内容吧。     人工智能 芯片(一):发展史   深度学习模型参数多、计算量大、数据的规模更大,在早期使用深度学习算法进行语音识别的模型中,拥有429个神经元的输入层,整个网络拥有156M个参数,训练时间超过75天; 人工智能 领军人物Andrew Ng和Jeff Dean打造的Google Brain项目,使用包含16000个CPU核的并行计算平台,训练超过10亿个神经元的深度神经网络。下一步,如果模拟人类大脑的神经系统,需要模拟1000亿个神经元,计算能力将有数个量级的提升
[嵌入式]
FPGA与SRAM相结合完成大容量数据存储
1 引言 随着数字信号处理技术的不断发展,大容量可编程逻辑器件的不断涌现,FPGA技术越来越多地应用在大规模集成电路设计中。在此硬件系统设计中,经常会遇到需要大容量的数据存储的情况,下面我们将针对FPGA中内部Block RAM有限的缺点,提出了将FPGA与外部SRAM相结合来改进设计的方法,并给出了部分VHDL程序。 2 硬件设计 这里将主要讨论以Xilinx公司的 FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV25616AL)为主要器件来完成大容量数据存储的设计思路。 FPGA即现场可编程门阵列,其结构与传统的门阵列相似,大量的可编程逻辑块(CLB, Configurable Logic
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved