在电费占运营成本 (OPEX) 很大一部分,而运营成本则占总成本约 70% 的情况下,降低功耗对运营商来说已刻不容缓。以前,芯片提供商想办法通过晶体管和工艺技术来降低功耗。虽然晶体管是产生功耗的主要原因,但并非唯一因素,而且通过晶体管来降低功耗作用是有限的。
通过更全面的系统级方法能够更有效地降低功耗。只有全面兼顾芯片工艺技术,充分发挥功率感知型 (power-aware tool) 工具的作用,在代码设计时即考虑到低功耗需要,调整系统级架构,同时采用能够显著降低系统级功耗的算法(如在远程射频头应用中使用数字预失真 [DPD]),就能获得最佳成效。
选择合适的芯片技术合作伙伴将使您受益匪浅。赛灵思正是采用上述全面而系统的措施来处理电源管理问题的,而不是单纯狭隘地关注晶体管和工艺节点技术。Xilinx® FPGA 平台解决方案能帮助设计人员采用功率优化设计方案和系统级设计与集成方法,全面解决功耗问题。从设计层面来说,赛灵思功率感知型工具和广泛的低功耗参考设计库以及应用指南都能帮助工程师优化整体功耗。此外,赛灵思技术精良的应用工程师团队还可帮助设计人员达到严格的功耗目标。赛灵思工程师能够帮助客户逐步采取设计优化技术,如折叠 DSP 密集型设计以缩小设计尺寸等,从而使用尺寸更小的器件来降低静态功耗和成本。
从系统级层面来说,赛灵思对集成度的重视也获得了非常好的结果。例如,在单个 FPGA 上高度集成多个分立组件能够大幅降低系统 I/O 的总量,进而显著降低功耗。此外,在远程射频头中采用 DPD 等高级算法也能使电信设备制造商 (TEM) 使用功耗和成本均较低的功率放大器,这将对系统级功耗产生巨大影响。
显然,赛灵思认识到不能完全忽视晶体管和工艺节点技术在降低功耗方面的作用。与其前代 40 纳米系列相比,赛灵思 28 nm 7 系列 FPGA 将总体功耗锐降 50%。在晶体管技术方面,赛灵思的低功耗工艺及其对多种晶体管尺寸的使用,能够最大限度地降低静态功耗。赛灵思 FPGA 针对DSP、存储器以及 SERDES 使用硬模块,这与同类竞争 DSP 和其它 FPGA 设计相比最大限度地降低了动态功耗。
在晶体管层面解决功耗难题只是降低功耗和节约运营成本的一个起点,而只有全面综合地精细化改进所有相关方面,才能获得最出色的结果。
如欲了解有关赛灵思功率优化的低成本无线解决方案的更多详情,敬请访问:www.xilinx.com/esp/wireless。
基于赛灵思 FPGA 的设计可充分利用业界领先的功能密度和高级无线电算法(如 DPD)来最小化外部电路并降低功率放大器的功耗,从而将整个系统的功耗降至最低。
关键字:FPGA Xilinx 晶体管 功耗
引用地址:
应对功耗挑战:晶体管技术方案面临瓶颈
推荐阅读最新更新时间:2024-05-02 21:32
高云半导体发布新品,国产FPGA 产业剑露锋芒
科学技术发展迅速,电子产品更新迭代的速度远超于十几年前,电子芯片也不例外。随着摩尔定律逐渐步入瓶颈, FPGA 越发炙手可热。作为可编程的硅芯片, FPGA 打破了原有的芯片模式,通过预建的逻辑块和可重新编程布线资源就能够实现自定义硬件功能;而它的并行处理提供更快速的响应时间,也降低了开发成本。 FPGA 能够在很短的时间内上市同时也满足开发者对性能的要求。下面就随嵌入式小编一起来了解一下相关内容吧。 FPGA可以应用到诸多领域,如人工智能、汽车、物联网、云计算、5G通讯等。预计到2022年亚太区域FPGA市场将突破40亿美元。这是一个具有极大诱惑力的市场。然而当前全球FPGA市场几乎被美国公司垄断,Xilinx、Altera
[嵌入式]
基于FPGA的嵌入式以太网与Matlab通信系统设计
0 引言 近年来,随着信息技术的发展,网络化日加普遍,以太网被广泛应用到各个领域。例如在数据采集领域,一些小型监测设备需要增加网络实现远程数据传输的功能,只要那些设备上增加一个网络接口并实现了TCP/IP协议,就可以方便地接入到现有的网络中,完成远程传输数据的相关功能,所以小型设备的网络技术一直是大家关注的焦点。另一方面,随着单片FPGA的逻辑门数不断增大,人们开始考虑将整个嵌入式系统集成到单片FPGA来实现,于是2001年Altera第一次提出了可编程片上系统(SOPC)概念,并且推出了第一款嵌入式处理器软核Nios以及之后的第二代Nios II以及相应的开发环境,此后Xilinx也推出了MicroBlaze微处理器软核,之后
[嵌入式]
基于FPGA的身份认证智能卡设计
身份认证是保密通信和信息安全的基础。通过身份认证机制可以鉴别网络事务中涉及到的各种身份,防止身份欺诈,保证通信参与各方身份的真实性,从而确保网络活动的正常进行。因此,身份认证一直是网络安全研究领域的前沿技术。 目前使用的身份认证技术可以分为三种类型:基于所知、所有以及基于个人生物特征的认证。认证方式包括口令认证、智能卡认证以及指纹、虹膜等生物认证方式。 口令认证是最为广泛的一种认证方式,从普通的计算机登录系统到网络邮件系统都采用这种方式。但是,口令认证的安全性比较低,容易被他人盗用。基于指纹、虹膜的生物身份认证方式是生物技术在信息安全领域的应用,具有普遍性和唯一性的特点,但基于生物识别设备成本和识别技术水平的考虑,
[工业控制]
超越iPhone,maXTouch突破功耗、布线瓶颈
屏鼻祖iPhone独步智能手机的时代已成为历史,各手机品牌频频叫板iPhone手机,多点触摸不再是iPhone的秘密武器。近日,摩托罗拉发布的Droid又成为了iPhone新一任劲敌,它不仅拥有谷歌的Android操作系统也拥有iPhone的杀手锏——多点触摸。Droid能否成为iPhone杀手尚不可知,但是围绕iPhone神秘的光环在一次次手机厂商的挑战中褪去已成定局。 “众所周知,触摸屏风潮由iPhone带动,但是iPhone已经推出2年,技术略显陈旧。”Atmel亚太区及日本销售副总裁余养佳表示iPhone只揭开了触摸控制的冰山一角,触摸技术的潜力还有待发掘,“触摸技术的演进将令触摸屏的应用比iPhone更炫、更
[手机便携]
基于FPGA控制的悬挂运动控制系统设计
引 言 在现代的工业控制、车辆运动和医疗设备等系统中,悬挂运动系统的应用越来越多,在这些系统中悬挂运动部件通常是具体的执行机构,因而悬挂部件的运动精确性是整个系统工作效能的决定因素,而在实际中实现悬挂运动控制系统的精确控制是非常困难的。靠改变悬挂被控对象的绳索长短来控制被控对象运动轨迹的悬挂运动控制系统,在生产控制等领域有很广的应用范围,但受技术上的制约,使用也有一定限制。传统的悬挂控制系统设计是采用单片机作为系统控制器,通过软件编程实现各种算法和逻辑控制,但由于其芯片资源有限,运算速率慢和易受干扰等因素,因而在较大系统的开发上受到限制。FPGA可实现各种复杂的逻辑功能,密度高,体积小,稳定性高,运算速度快,还可进行软
[嵌入式]
ADI推出高速模数转换器简化FPGA应用设计
新型双通道14位250 MSPS ADC AD9250通过JESD204B兼容输出与高速FPGA无缝连接,并支持精密多通道转换器同步。 中国,北京—通信基础设施、成像设备、工业仪器仪表、防务电子和其它多通道、需要大量数据的系统要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局限制和串行LVDS(低压差分信号)方法的比特率限制目前给设计人员带来了技术障碍。 为解决这一需求,Analog Devices, Inc. (ADI: NASDAQ),全球领先的高性能信号处理解决方案供应商和数据转换技术领导者*,最近推出采用JEDEC JESD204B串行输出数据接口标准的双通道14位250 MSPS模数
[模拟电子]
基于FPGA的核物理实验定标器的设计与实验
定标器在大学实验中有很广泛的应用,其中近代物理实验中的核物理实验里就有2个实验(G-M计数管和 吸收)要用到高压电源和定标器, 而目前现有的设备一般使用的是分立元器件,已严重老化,高压极不稳定,维护也较为困难;另一方面在许多常用功能上明显欠缺,使得学生的实验课难以维持。为此我们提出了一种新的设计方案:采用EDA进行结构设计,充分发挥FPGA(Field Programmable Gate Array)技术的集成特性,抛弃原电路中众多晶体管,成功地对系统中的大量处理电路进行了简化和集约,提高了仪器的可靠性和稳定性,有利于电路的测试和检修。改进方案后的定标器不仅完善了原有的功能,还增加了数据存储、RS232接口等功能,可以方便地与P
[单片机]
光电二极管/光电晶体管测试综述
随着光电子技术的发发展,光电检测在灵敏度、光谱响应范围及频率等技术方面要求越来越高,为此,近年来出现了许多性能优良的光伏检测器,如硅锗光电二极管、PIN光电二极管和雪崩光电二极管(APD)等。在材料方面III-V族化合物及其他化合物制作的二极管也成为了最近研究的热门(InGaAs、GaAs、InP等)。 各类型特性及用途: ■ PN型 特性:优点是暗电流小,一般情况下,响应速度较低。 用途:照度计、彩色传感器、光电三极管、线性图像传感器、分光光度计、照相机曝光计。 ■ PIN型 特性:缺点是暗电流大,因结容量低,故可获得快速响应。 用途:高速光的检测、光通信、光纤、遥控、光电三极管、写字笔、传真。 ■ 发射键型 特性:
[测试测量]