莱迪思推出MachXO2 PLD系列嵌入式功能块的参考设计

发布者:zhihua最新更新时间:2012-06-05 来源: EEWORLD关键字:莱迪思 手机看文章 扫描二维码
随时随地手机看文章

莱迪思半导体公司日前宣布发布四个新的参考设计,适用于低成本、低功耗的MachXO2™系列可编程逻辑器件(PLD)。新的参考设计简化并增强了MachXO2器件中特有的嵌入式功能块(EFB)中内置I2C、SPI和用户闪存的功能的使用。还发布了五个新的演示示例设计和三个更新的应用说明,重点介绍基于嵌入式闪存的嵌入式功能块。

自从MachXO2系列量产以来,数百家客户已经利用EFB内置的I2C、SPI和用户闪存功能与微处理器、微控制器、存储器和其它系统外设连接,广泛用于各种I/O扩展和桥接、数据存储、配置和电源定序的应用。现在,新的参考设计扩展了EFB易于使用、现成的RTL代码,可以实现以下功能,每种都有标准数据和指令接口:
• I2C从动(莱迪思参考设计编号RD1124)
• SPI从动(RD1125)
• UFM访问(RD1126)
• 嵌入式编程(RD1129)

所有RTL代码都经注释和参数化处理,所以可以很容易地进行更改,实现用户的设计。
五个新的演示设计使用莱迪思低成本的硬件开发套件实现了EFB参考设计,其中包括特价销售的MachXO2 Pico开发套件,系统配置如下:
• I2C主控和I2C从动(莱迪思演示设计,编号UG55)
• SPI主控和SPI从动(UG56)
• 使用C语言和LatticeMico8™微控制器的I2C & SPI主控(UG54)
• 通过Wishbone总线接口编程(UG57)
• 通过I2C进行嵌入式编程(UG58)
这些设计每个都带有注释、预验证的RTL和C代码,可以很方便地重用,为工程师们提供一个良好的设计开端。有关MachXO2编程、配置和EFB固化IP功能的其他更新的文档,请查阅下面的应用说明:
• TN1204 – MachXO2编程和配置使用指南
• TN1205 – 使用MachXO2器件的用户闪存和固化的控制功能用户指南
• TN1246 – 使用MachXO2器件的用户闪存和固化的控制功能参考设计

关键字:莱迪思 引用地址:莱迪思推出MachXO2 PLD系列嵌入式功能块的参考设计

上一篇:S2C发布Dual 2000T FPGA快速SoC原型验证硬件
下一篇:ADI在X-fest 2012活动上展示多种应用

推荐阅读最新更新时间:2024-05-02 22:06

Lattice公布2014三季度财报,收入8660万
低功耗小尺寸定制化芯片供应商Lattice日前公布了截至2014年9月份三季度财报,收入达8660万美元,环比下降12.8%,同比微降0.7%。 公司CEO Darin G. Billerbeck表示:“我们拥有广泛的客户群和多样化的产品组合,这让我们尽可能的避免消费与通信市场疲软带来的不利影响。”
[嵌入式]
应对中端FPGA市场的挑战
应对中端FPGA市场的挑战 在当今竞争激烈的技术行业中,成败的关键可能就在于能否率先上市。然而,快速上市也带来了挑战,尤其是系统和应用设计方面的挑战。随着人工智能、网络边缘计算和自动化的日益发展以及网络安全威胁的激增,设计师现在比以往任何时候都更需要在整个开发周期中自由更改和微调他们的设计。 系统架构师为其设计选择的组件在开发和推出最终产品的速度方面发挥着越来越重要的作用,尤其是在选择不同类型的处理器时。 以前产品的上市周期较长,设计人员经常使用ASIC组件。然而,这类处理器成本高,功能固定,难以跟上当今快速变化的技术格局。相比之下,FPGA在设计中实现后,可以在现场重新编程,满足快速更改的需要。此外,FPGA的
[嵌入式]
应对中端FPGA市场的挑战
莱迪思宣布MachXO3L系列的WLCSP和caBGA封装器件开始量产
针对功耗、尺寸、成本敏感的各类应用而优化、功能强大的非易失性解决方案。 美国俄勒冈州希尔斯波罗市 — 2014年9月22日 —莱迪思半导体公司(NASDAQ: LSCC)——低功耗、小尺寸客制化解决方案市场的领导者,今日宣布旗下业界领先的MachXO3LTM产品系列开始量产,包含最小尺寸为2.5 mm x 2.5 mm的四种小尺寸封装。莱迪思同时推出了两款新的低成本分线板(breakout board),使得设计人员能够对MachXO3L器件的IP硬核、多种I/O和其他功能进行评估。这一系列发布稳固了MachXO3L产品系列的业界领先地位,致力于帮助工程师快速解决从工业基础设施到智能互联设备等各种应用中的复杂设计问题。
[嵌入式]
莱迪思推内嵌Flash的CrossLinkPlus FPGA
日前,莱迪思(Lattice)宣布推出CorssLink升级版CrossLinkPlus FPGA系列产品,适用于采用MIPI D-PHY的嵌入式视觉系统。CrossLinkPlus器件作为创新的低功耗FPGA,拥有集成闪存、一个硬MIPI D-PHY、可实现面板瞬时显示的高速I/O以及灵活的片上编程特性。此外还提供现成的IP和参考设计来加速实现和增强传感器与显示器的桥接、聚合和分屏功能,这些是工业、汽车、计算和消费电子等应用的常用功能。 Lattice半导体亚太区产品市场部总监陈英仁表示,CrossLinkPlus可以“让嵌入式视觉应用更加快如闪电”。Plus的重点就是通过内嵌Flash,更方便用户使用,同时支持快速开机。 Cr
[嵌入式]
莱迪思推出传感器至云端安全解决方案
莱迪思半导体(Lattice)近日宣布推出基于iCE40 UltraPlus FPGA组件的全新参考设计,可满足新兴市场需求并加快产品研发周期。基于iCE40 UltraPlus的全新参考设计,进一步扩展业界低功耗、可编程行动技术解决方案,支持LoRa传输、椭圆曲线加密(ECC)安全算法、讯号聚合、机器学习和图形加速处理。 莱迪思资深营销总监C.H. Chee表示,全新iCE40 UltraPlus解决方案印证莱迪思对客户的承诺,加速并提供客户为新兴市场设计解决方案的最新资源。透过增强DSP效能、灵活的I/O和更大的缓冲存储器,iCE40 UltraPlus能够为智能型手机和物联网周边产品,实现更多智能功能并确保数据安全传输至云端
[半导体设计/制造]
针对MachXO和ispMACH 4000ZE PLD,莱迪思新推90个参考设计
    莱迪思半导体公司近日推出了针对MachXO和ispMACH 4000ZE PLD而优化的超过90个 参考设计 。参考设计能够帮助设计人员快速和高效地进行设计,并能有效使用这些常用功能,诸如通用 I/O扩展 、 I2C总线主/从 、 LCD控制器 、 SD闪存控制器 ,以及其他 接口 ,这些功能广泛地用于各种市场,包括 消费 、 通讯 、 计算机 , 工业 和 医疗 等。这些参考设计与完整的文档和设计源代码结合在一起完全可以适应客户的需求,使设计人员缩短设计时间,提高工作效率并加快产品的上市。 我们利用莱迪思的I2C控制器参考设计,将 MachXO PLD 用于我们的以太网接入产品,“Raisecom Te
[工业控制]
中端FPGA工艺下探 莱迪思新平台导入了28nm FD-SOI技术
高端FPGA市场有赛灵思和英特尔两条巨龙盘踞,莱迪斯几乎未曾踏入这山头半步,那么是如何成为世界第三大FPGA厂商的呢? 今年,赛灵思和英特尔展开了对“世界最大FPGA”宝座的角逐,分别发布了16nm和14nm的两款FPGA芯片。做最大的FPGA,秀最纯粹的肌肉,这样高的技术壁垒让多少城外想进来的人撞得头破血流。因此,莱迪斯做了一个聪明的决定,只专注在中低端FPGA领域,努力从中端市场获得成长。 打破两个局限性 在过去,莱迪斯的战略有一定的局限性,第一个局限性体现在应用领域方面,莱迪斯几乎只做消费类。第二个局限性则是由于产品研发模式僵硬,导致的技术很难复用。 近年来,5G、机器视觉、自动驾驶等新技术的兴起引起了莱迪斯的重视,莱迪
[手机便携]
中端FPGA工艺下探 <font color='red'>莱迪思</font>新平台导入了28nm FD-SOI技术
美国莱迪思半导体发布中端FPGA新产品
   美国莱迪思半导体硅解决方案营销总监Shakeel Peera (点击放大)   美国莱迪思半导体(Lattice Semiconductor)于2011年11月28日(当地时间)发布了成本和功耗都比较低的中端FPGA新产品“ECP4”系列。特点是与上一代产品“ECP3”一样,也利用65nm工艺技术制造。制造中端FPGA时,与利用最尖端的28nm工艺相比,利用已成熟的65nm工艺“在今后3~5年里能降低晶圆成本”(该公司硅解决方案营销总监Shakeel Peera)。   “ECP4”系列的主要用途是“最后一英里(Last Mile)的网络设备”(Shakeel Peera)。除无线及有线通信设备外,还能用于各种图像处理装
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved