FPGA迈入新阶段 Altera 20nm混合系统的三大创新

发布者:等风来88888最新更新时间:2012-11-19 来源: gec关键字:FPGA  20nm 手机看文章 扫描二维码
随时随地手机看文章
   

大约在近半年前,Altera公司CTO Misha Burich先生曾向业内媒体介绍了FPGA体系架构的演进,以及FPGA走向硅片融合的发展大趋势。所谓硅片融合,指的是业内各种不同架构的核集成于同一硅片或平台上的发展趋势,如将MCU、DSP和FPGA这几种不同架构的核集成在一个芯片上,这成为业界和FPGA行业的发展的大趋势,这是市场发展的客观需求,也已经成为整个业界的共识。2012年9月末,Misha Burich再次向业界公布了Altera 公司如何将硅片融合这一趋势落实到真正的产品上的创新技术,并展望了未来更先进工艺技术的发展趋势。

Altera将在其20nm的产品上实现对于FPGA硅片融合的创新技术。在20nm的平台上,Altera将向客户提供一个终极系统集成平台,一个混合系统架构,结合了FPGA的硬件可编程功能、数字信号处理器和微处理器的软件灵活性,以及面向应用的硬核知识产权(IP)的高效。Altera在20nm的体系结构、软件和工艺的创新,能支持更强大的混合系统架构的开发,带来性能、带宽、集成度和功效的新的提升。

Altera的20nm混合系统架构的三大创新技术是:40Gbps收发器技术、下一代精度可调数字信号处理(DSP)模块体系结构,以及异质混合3D IC技术。

40Gbps芯片至芯片和28Gbps背板收发器

Altera 20nm收发器技术创新可将带宽提升两倍,支持向100G背板和400G系统的发展。20nm器件包括驱动CEI-25G-LR和以太网4x25G背板的28Gbps收发器,面向芯片至芯片或者芯片至光模块连接而设计的40Gbps收发器。Altera在20nm实现的收发器技术创新成为开发兼容CEI-56G收发器的基础,为驱动下一代400G光网络、400G线路卡等提供连接能力。

具有高速芯片至芯片接口的异质混合3D IC

在20nm,Altera将引入创新的高速芯片至芯片接口,用于在一个3D封装中集成多个管芯。采用这一创新接口,Altera能够交付面向客户的异质混合3D系统,该系统可集成FPGA和用户定制的HardCopy ASIC,或者包括存储器、第三方ASIC和光接口等各种其他技术。借助FPGA、HardCopy ASIC或者第三方ASIC的集成,Altera能够提供10倍于28nm产品系统集成度的单器件解决方案。Altera的异质混合3D IC将采用TSMC的的芯片-晶圆-基底 (CoWoS) 集成工艺进行制造。利用这些器件,开发人员可大幅度提高系统集成度和系统性能以突出产品优势,同时还可以降低系统功耗60%,减小了电路板空间,并降低系统成本。

下一代精度可调的浮点DSP模块

Altera在20nm器件刷新了业界的TFLOP/W基准。下一代精度可调DSP模块增强技术实现了5 TFLOP(每秒5万亿次浮点运算)的IEEE 754标准浮点运算性能。在此性能水平上,Altera 20nm器件的每瓦TFLOP要比目前的28nm产品高5倍。结合了OpenCL C设计流程、ARM硬核处理器子系统以及TFLOP/W的硅片效率,Altera的20nm器件提供了终极异质混合计算平台。

异质混合20nm系统的开发离不开全功能高级设计环境,这一设计环境包括系统集成工具(Qsys)、基于C的设计工具(OpenCL™)以及DSP开发软件(DSP Builder)。好的设计环境有助于实现更快的编译时间,从而提高设计人员的效能。

3D异构封装技术的未来

Misha Burich还指出,以上谈到的3D异构封装技术并不是真正意义上的3D封装,只能算是2.5D。真正的3D封装应该是以堆叠形式的多核的封装,目前的3D封装技术只适合存储器这样的标准的功耗低的器件,而MCU、DSP和FPGA这样功耗比较大的器件,目前只能通过2.5D的形式进行集成。3D技术目前面临最大障碍就是散热的问题,展望未来技术发展的趋势,Misha Burich指出,一个新技术是在多个硅片间引入导管,导管中充满液体,以帮助散热,该技术仍处于早期的研究阶段;另一项新技术就是特殊材料的研究和发现,必须是具备超强的导热能力的新材料。3D封装技术真正实现以后,计算能力将得到极大提升,将对产业的发展起到巨大的推动作用,许多新兴应用如云计算、物联网等将获益匪浅。[page]

 

   

摩尔定律的未来

摩尔定律发展到今天的20nm,已经让人们叹为观止了。很难想象将来的半导体制造工艺还会走多远。Misha Burich指出,按照摩尔定律,每3到4年,半导体工艺将更新一代。半导体制造工艺的发展规划是从20nm到14nm,从14nm到10nm,10nm到7nm,7nm到5nm。之后,摩尔定律将不再有效,人们只有等待科技人员发现或研发出崭新的材料去取代硅,才能够获得突破。

 

 

图1 Altera公司CTO Misha Burich

 

 

图2 Altera的20nm混合系统平台

关键字:FPGA  20nm 引用地址:FPGA迈入新阶段 Altera 20nm混合系统的三大创新

上一篇:Xilinx公布20nm发展战略 继续保持领先一代
下一篇:快速实现基于FPGA的脉动FIR滤波器

推荐阅读最新更新时间:2024-05-02 22:26

FPGA在卫星数字电视码流转发器设计中的应用
1 引 言 由于数字电视能提供更清晰的图像、更逼真的声音、更大的屏幕,以及数字化传输方式所特有的高效数据传输率,可以在有限的传输频带内传送更多的电视节目,正成为数字化视听技术发展的一个新方向。作为数字电视前端设备中的卫星数字电视码流转发器,简称为码流机,其主要功能就是接收频率为950~2 150 MHz的国内外数字卫星节目信号进行QPSK解调,并转换成ASI格式的MPEG-2传输流,输出给TS流复用器、QAM调制器等前端设备处理后发射到数字电视终端用户,即相当于有线电视台转播节目的信号源;同时他还输出模拟视频和音频信号,供管理人员监控使用。本文主要讨论如何把调谐器输出的TS流转换为ASI格式的MPEG-2传输流。 2 系统硬
[应用]
利用计算机打印口调试FPGA
    摘要: 介绍一种用于计算机打印口调试ALTERA的FLEX10K系列FPGA的方法。对于没有ALTERA的Quartus软件的设计者,该方法可以在一定程序上弥补MAX+PLUSIII软件没有SinalTap逻辑分析功能的不足。     关键词: 并行口 MAX+PLUSII FPGA 硬件调试 随着FPGA实现的功能越来越复杂,其调试也越来越困难。尤其对于输入/输出较少、内部运算复杂的FPGA设计来说,其内部操作就象一个“黑箱”,数据进入这个“黑箱”后,它如何被操作、传输,设计者很难知道。仅凭很少的输入/输出信号,很难判断设计是否有问题以及问题的症结所在。因此,在硬件调试中非常有必要深入FPGA内部去
[应用]
富昌电子为莱迪思新FPGA平台Lattice Avant™提供工程支持
富昌电子为莱迪思新FPGA平台Lattice Avant™提供工程支持 中国上海 – 全球知名的电子元器件分销商富昌电子荣获莱迪思半导体授予的 2022 年度最佳合作伙伴奖,并且很高兴将其专业工程支持扩展到涵盖莱迪思半导体的全新中端现场可编程门阵列 (FPGA) 平台 Lattice Avant™。 Lattice Avant™ 为通信、计算、工业和汽车市场等客户应用提供出色的能效、先进的连接和优化的计算功能。 与竞品相比,Lattice Avant™ 帮助客户在其设计中获得性能优势,使功耗最多降低 2.5 倍,吞吐量提高 2 倍(25 Gbps SERDES),封装尺寸最多缩小 6 倍,强化了对 PCIe Gen 4 的
[嵌入式]
基于FPGA软核的参数可变的压力测试系统设计
爆炸冲击波压力测试是对常规武器系统杀伤力评价的有效技术手段,可为武器的威力对比,性能评估提供重要的依据。为了获取整体信息,往往需要在测试现场布设数目较多的测试装置。由冲击波超压经验公式分析,超压峰值随着弹药的当量和测点距爆心的距离产生十分显著的变化。在实际测试中,要求测试系统根据实验对象和测试环境合理设置参数。传统的测试系统设计中,为了完成不同的测试任务,往往需要重新设计PCB电路。而设计新的系统不仅花费较大工作量和成本,并且开发周期长。另外,倘若测试系统需要完善和升级时,则难度较大。 本文根据不同环境下的冲击波压力测试需求,设计了可配置的FPGA软核,在硬件电路的基础上,通过移植可配置的软核,在较短的开发周期内,设计出测试参数可变
[测试测量]
基于<font color='red'>FPGA</font>软核的参数可变的压力测试系统设计
Xilinx在ECOC2013上演示以OTN速率运行的100G链路
2013年9月22日, 中国北京讯 — All Programmable FPGA、SoC和3D IC的全球领先供应商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布其正在参与光纤互联网络论坛 (OIF),将在伦敦的欧洲光纤通讯展览会(ECOC)上演示以OTN速率运行的100G链路。赛灵思将演示如何实现新一代Nx 100G功能,帮助客户设计和交付更高效的Smarter网络通信系统。      赛灵思互操作性演示 光纤互联网络论坛 (OIF) 2013 OIF互操作性的一部分 — 为实现新一代100G架构,赛灵思将演示27.95Gbps速度下28.05 Gbps (GTZ) 收发器与Finis
[嵌入式]
基于ARM和FPGA的硬件平台实现了具有高开放性特征的嵌入式数控系统
引言 现有的数控系统中多采用工控机加运动控制卡的计算机数控系统方案进行运动控制器的设计。随着工控机整体功能日趋复杂,对运动控制系统的体积、成本、功耗等方面的要求越来越苛刻。现有计算机数控系统在运动控制方面逐渐呈现出资源浪费严重、实时性差的劣势。此外,数控系统的开放性、模块化和可重构设计是目前数控技术领域研究的热点,目的是为了适应技术发展和便于用户开发自己的功能。本文基于ARM和FPGA的硬件平台,采用策略和机制相分离的设计思想,设计了一种具有高开放性特征的嵌入式数控系统。该数控系统不仅具备了以往大型数控系统的主要功能,还具备了更好的操作性和切割性能,而且在开放性方面优势更为突出,使数控系统应用软件具有可移植性和互换性。 1 基
[单片机]
基于ARM和<font color='red'>FPGA</font>的硬件平台实现了具有高开放性特征的嵌入式数控系统
莱迪思半导体和WEIKENG INDUSTRIAL签署扩展代理协议
美国俄勒冈州希尔斯波罗市 - 2012 年 1 月 30 日 - 莱迪思半导体公司(NASDAQ: LSCC)和 Weikeng Industrial Co., Ltd 今日宣布签署了 他 们已经签署了一项扩展代理协议。根据协议条款,莱迪思半导体公司授权 Weikeng Technology Pte Ltd 公司在东南亚(印度尼西亚、马来西亚、菲律宾、新加坡、泰国和越南)和印度销售莱迪思所有系列创新的低功耗、低成本FPGA、PLD和可编程电源管理解决方案。 “ 扩展 Weikeng 在 东南亚和印度地区的代理是一个重要的里程碑,标志着 Lattice-Weikeng 的合作 关系达到了新的高度”, Weiken
[半导体设计/制造]
新型的FPGA器件将支持多样化AI/ML创新进程
近日举办的GTC大会把人工智能/机器学习(AI/ML)领域中的算力比拼又带到了一个新的高度,这不只是说明了通用图形处理器(GPGPU)时代的来临 ,而是包括GPU、FPGA和NPU等一众数据处理加速器时代的来临,就像GPU以更高的计算密度和能效胜出CPU一样,各种加速器件在不同的AI/ML应用或者细分市场中将各具优势,未来并不是只要贵的而是更需要对的。 此次GTC上新推出的用于AI/ML计算或者大模型的B200芯片有一个显著的特点,它与传统的图形渲染GPU大相径庭并与上一代用于AI/ML计算的GPU很不一样。在其他算力器件品种中也是如此,AI/ML计算尤其是推理应用需要一种专为高带宽工作负载优化的新型FPGA,下面我们以Ach
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved