全新SDNet(“Softly” Defined Networks)软件定义规范环境和All Programmable FPGA/SoC将可编程能力和智能化功能从控制层扩展至数据层 。
北京2014年4月1日电 /美通社/ -- All Programmable技术和器件的全球领先企业赛灵思公司 (NASDAQ: XLNX) 今天在拉斯维加斯举行的 Interop 2014 网络通讯展会上宣布推出业界首款“软”定义网络(“Softly” Defined Networks)解决方案 ,将可编程能力和智能化功能从控制层扩展至数据层。全新SDNet软件定义规范环境可实现可编程数据层功能设计,而且功能规范可自动编译到赛灵思的All Programmable FPGA和SoC中。
All Programmable 技术和器件的全球领先企业赛灵思公司 (NASDAQ: XLNX) 今天在拉斯维加斯举行的 Interop 2014 网络通讯展会上宣布推出业界首款“软”定义网络 (“Softly” Defined Networks) 解决方案,将可编程能力和智能化功能从控制层扩展至数据层。全新 SDNet 软件定义规范环境可实现可编程数据层功能设计,而且功能规范可自动编译到赛灵思的 All Programmable FPGA 和 SoC中。赛灵思将于 Interop 2014 展会期间在2066号展台演示 SDNet 解决方案,您也可联系赛灵思当地销售代表获得该演示视频。
All Programmable 技术和器件的全球领先企业赛灵思公司 (NASDAQ: XLNX) 今天在拉斯维加斯举行的 Interop 2014 网络通讯展会上宣布推出业界首款“软”定义网络 (“Softly” Defined Networks) 解决方案,将可编程能力和智能化功能从控制层扩展至数据层。全新 SDNet 软件定义规范环境可实现可编程数据层功能设计,而且功能规范可自动编译到赛灵思的 All Programmable FPGA 和 SoC中。赛灵思将于 Interop 2014 展会期间在2066号展台演示 SDNet 解决方案,您也可联系赛灵思当地销售代表获得该演示视频。
与采用固定数据层硬件并通过狭窄南向API连接到控制层的传统SDN架构不同,SDNet采用可编程的数据层,支持内容智能和丰富的南向API控制层连接,从而实现了多项突破性创新功能,其中包括:
支持独立的线速服务,避免各种协议的复杂性
提供以流程为单位的灵活服务
支持革命性的创新型“无中断”操作即时升级,同时以100%的线路速率运行
这些独特的功能使电信运营商和多系統运营商(MSO)能够用灵活的方法,提供独特且具差异化的服务,而且不会对现有服务造成任何中断,也无需重新进行硬件质量认证或进行上门服务,这为服务供应商带来了增加营收的潜力,可以前所未有地节省大量资本支出和运营支出,而且可以大幅缩短产品的上市进程。网络设备供应商同样能够通过特性丰富而灵活的SDNet平台获得相同的优势,使他们能够通过部署SDNet环境编程的内容感知式数据层硬件,实现更大的差异化。
SDNet和赛灵思All Programmable FPGA及SoC实现的软定义网络解决方案具有如下更多优势:
更佳且高度灵活的服务质量(QoS)
流程和会话感知功能
全面可编程的硬件数据层和I/O
线速支持网络功能虚拟化(NFV),包括各种用户自定义的定制化功能
1G到400G之间的可扩展线路速率
斯坦福大学计算机科学系教授Nick McKeown指出:“SDN (软件定义网络)的第一阶段可让数据中心和WAN运营商能利用软件定制和提升网络功能。下一阶段,我们预期会有超越固定功能硬件数据层的功能出现。比如为数据层添加高度可编程性和更先进的功能,通过标准软件API接口访问数据层等,这意味着网络资源能实现更加智能高效的管理,进而加速创新步伐。”
研究机构 Linley Group资深分析师Loring Wirbel表示:“赛灵思推出的软件定义规范环境,能用高层次描述创建和调整网络元素,其影响远远超越了基于OpenFlow协议的SDN。控制层和数据层处理的重要特性可在建立网络节点时被定义。这种工具能让系统架构师指定和部署精确的应用服务,且无需了解底层设备架构或掌握复杂的编程语言。更重要的是, 目前还没有任何设备制造商、OEM厂商和SDN软件专家提供过这样的工具。”
赛灵思公司通信业务部副总裁Hemant Dhulla表示:“赛灵思正将各种全新软件设计技术与All Programmable芯片产品相结合,致力于让新一代更智能网络和数据中心实现更多的可能。SDNet在灵活性、功能和生产力方面取得了革命性突破,加上赛灵思All Programmable器件的高度灵活性,打造出了业界首款针对软定义网络的软件定义数据层解决方案。”
赛灵思将于Interop 2014展会期间在2066号展台演示SDNet解决方案,您也可联系赛灵思当地销售代表获得该演示视频。
关键字:Xilinx FPGA
引用地址:
Xilinx推出“软”定义网络(SDNet)解决方案
推荐阅读最新更新时间:2024-05-02 23:03
基于I2C总线图像传感器配置的FPGA实现
基于FPGA 的嵌入式图像检测系统因其快速的处理能力和灵活的编程设计使得它在工业现场的应用非常广泛,通常这些系统都是通过采集图像数据流并对它实时处理得到所需的特征信息。图像数据的获取是整个系统的第一步,作为整个系统的最前端,它决定了原始数据的质量,是整个系统成功的关键。CMOS 图像传感器采用CMOS 工艺,可以将图像采集单元和信号处理单元集成到同一块芯片上,因而在集成度、功耗、成本上具有很大优势,这使得它在嵌入式图像处理领域的运用越来越多。CMOS 图像传感器芯片大都把 I2C 总线的一个子集作为控制接口,用户可以很方便地对芯片进行编程操作,根据设计要求的不同配置图像传感器内部寄存器数据,以获取期望的图像。本文以Aptina
[嵌入式]
艾睿推出Altera Max 10 FPGA的评估板
在Altera的MAX®10现场可编程门阵列(FPGA)系列发布之际,艾睿电子公司(NYSE:ARW)推出了BeMicro Max 10FPGA评估板。BeMicro Max 10是与Altera和ADI(Analog Devices)合作开发的,非常适合测试MAX 10 FPGA的特性和功能。MAX 10 FPGA通过集成在一个小外形尺寸器件中的双配置、模拟模块、存储器、DSP和嵌入式处理能力彻底改变了非易失性FPGA。BeMicro Max 10的规格可访问 http://components-asiapac.arrow.com/cn/campaign/altera-bemicro-max10/ 。 市场:汽车电子、
[嵌入式]
DVB-C解交织器的FPGA实现
摘 要:本文分析了卷积交织和解交织的基本原理,然后采用Altera 的FPGA器件,用RAM分区循环移位法来实现解交织器。无论从理论上,还是从计算机仿真和综合结果上来分析,都可以看出用这种方法来实现DVB-C解交织器能有效地节省硬件资源。
关键词:DVB-C;卷积交织;解交织器;FPGA
卷积交织和解交织原理简介
在DVB-C系统当中,实际信道中的突发错误往往是由脉冲干扰、多径衰落引起的,在统计上是相关的,所以一旦出现不能纠正的错误时,这种错误将连续存在。因此在DVB-C系统里,采用了卷积交织来解决这种问题。它以一定规律扰乱源符号数据的时间顺序,使其相关性减弱,然后将其送入信道,解交织器按相反规律恢复出源符号数据。
[半导体设计/制造]
TI将数字电源管理应用于新一代Xilinx FPGA 设计
日前,德州仪器 (TI) 宣布,Xilinx 在其最新 Virtex®-6 ML605 现场可编程门阵列 (FPGA) 评估套件中采用 TI 电源管理技术简化电源设计。TI Fusion Digital Power™ 控制器可为 FPGA 用户提供高级电源管理功能以及高度的设计灵活性,可实时监控电源系统的工作情况。如欲了解 TI 面向 Xilinx FPGA 的电源参照设计,敬请访问:www.ti.com.cn/xilinxfpga 。
Xilinx 平台市场营销总监 Brent Przybus 指出:“随着 FPGA 设计的日益复杂化,具有精确电流监控功能的智能电源管理解决方案的需求也在不断攀升。德州仪器数字控制技术
[电源管理]
Intel如何玩转FPGA,加快数据中心创新
2015年,英特尔以167亿美元收购Altera,今年AMD又拿下了Xilinx,作为FPGA领域里的俩大玩家双双被收购,对今后的产业发展无疑会产生重大影响。而FPGA对于芯片设计来说越来越重要,同时面对新技术对芯片架构和软件提出的要求越来越高,对于火热的FPGA 市场来讲,必将发生革命性变化。 在收购潮过后,我们正在进入一个异构数据处理平台的时代,如何充分发挥FPGA的优势率先占领市场?这是摆在科技企业面前的难题,但近日英特尔似乎给出了答案。 在英特尔FPGA 技术大会 (IFTD)上,他们展示了最新FPGA产品和解决方案,并详细介绍了英特尔® FPGA 芯片是如何助力企业实现业务转型以及加快业务创新。 新平台新产品
[嵌入式]
AC-Link数字音频VHDL编/解码的FPGA设计
引言 数字音频处理是指为真实再现声音的逼真效果而对音频进行的编解码处理技术,它是宽带网络多媒体、移动多媒体通信的关键技术.Audio Codec′97(音频数字信号编/解码器)是其中一种用于声音录放的技术标准,简称AC′97. AC′97采用双集成结构,即Digital Controller(数字信号控制器)和Audio Codec(音频编解码),使模/数转换器ADC和数?模转换器DAC转换模块独立,尽可能降低EMI(电磁干扰)的影响。 利用FPGA,可以实现复杂的逻辑控制,对大量音频数据做并行处理.FPGA提供可编程时钟发生器,满足音视频处理要求的时钟范围宽、相位抖动(Phase Jitter)小的要求,并为系统提供可控延时
[嵌入式]
提高FPGA复位的可靠性 你知道多少
电源电路设计中,对 FPGA 设计中常用的复位设计方法进行了分类、分析和比较。针对FPGA在复位过程中存在不 可靠复位的现象,本文例举了提高复位设计可靠性的几种方法,也就是采用清除复位信号上的毛刺、异步复位同步释放、专用全局异步复位/置位资源和采用内部复 位等方法来提高FPGA复位的可靠性。 对FPGA芯片而言,在给芯片加电工作前,芯片内部各个节点电位的变化情况均不确定、不可控,而这种 不确定且不可控的情况会使芯片在上电后的工作状态出现错误。因此,在FPGA的设计中,为保证系统能可靠进进入工作状态,以及避免对FPGA输出关联的系 统产生不良影响,FPGA上电后要进行复位,且为了消除 电源开关 过程中引起的抖动影响,复位信号需在电源
[电源管理]
超高数据流通量FPGA新品类中的Block RAM级联架构
概述 随着数据中心、人工智能、自动驾驶、5G、计算存储和先进测试等应用的数据量和数据流量不断增大,不仅需要引入高性能、高密度FPGA来发挥其并行计算和可编程硬件加速功能,而且还对大量数据在FPGA芯片内外流动提出了更高的要求。于是,在FPGA芯片中集成包括片上二维网络(2D NoC)和各种最新高速接口的新品类FPGA芯片应运而生,成为FPGA产业和相关应用的新热点。 拉开这场FPGA芯片创新大幕的是全球最大的独立FPGA技术和产品提供商Achronix半导体公司,其采用7nm工艺打造的Achronix Speedster7t FPGA不仅拥有诸多高性能外围Hard IP,而且是全球首次在FPGA的逻辑阵列上集成了2D N
[嵌入式]