20/14奈米现场可编程闸阵列(FPGA)将加速改搭数位电源。FPGA迈向20/14奈米先进制程,导致电路复杂度和电源供应需求激增,相关晶片商已开始导入高整合、可编程,且支援大电流的数位电源解决方案,从而提升FPGA核心电源轨的供电效能,同时改善系统整体功耗、占位空间和散热机制,以满足系统业者日益严格的节能设计要求。
Altera全球业务开发总监Patrick Wadden强调,资料中心业者将更加注重伺服器核心处理器功耗。
Altera全球业务开发总监Patrick Wadden表示,基地台、伺服器正扩大导入20奈米以下先进制程,并整合各种处理核心的FPGA系统单晶片(SoC),然而,随着FPGA SoC性能攀升、内部逻辑单元达到上百万,其核心电源轨的供电设计也变得极为复杂,导致系统内部的直流对直流(DC-DC)电源转换器须具备更精准的电压调节能力,并支援高速切换频率、大电流和PMBus通讯,方能优化FPGA SoC及系统功耗。
基于上述要求,传统类比电源已渐不敷使用,系统厂正加速改搭数位电源,以提高功率元件整合度,并建立电源转换器与FPGA通讯机制。因应此趋势,Altera已针对旗下20/14奈米FPGA SoC,发表支援30安培电流,并整合控制器、监控元件和DrMOS的数位电源模组--EM1130。
Wadden分析,FPGA规格竞赛正逐渐从晶片制程、电路设计层面,延伸至整体系统级功耗和效能的角力,尤其对电信、资料中心业者来说,节省设备营运成本已成为首要课题,更进一步考验FPGA厂的低功耗设计能力;因此Altera在2013年就积极布局FPGA电源方案,并购并Enpirion取得数位电源技术。
据悉,EM1130基于可编程数位控制架构,大幅减少外部补偿元件需求;此外,其支援30安培大电流、PMBus,可测量电流、电压和温度等参数,为FPGA提供较低电压以降低功耗。Wadden指出,相较于市面上的类比电源,数位电源可缩减50%体积、提高3-6%的电源转换效率,而电压/电流量测精度则提高30-50%,对改善系统功耗大有助益。
关键字:Altera 数字电源 FPGA
引用地址:Altera全球业务开发总监:数字电源跃居FPGA SoC设计新宠
Altera全球业务开发总监Patrick Wadden强调,资料中心业者将更加注重伺服器核心处理器功耗。
Altera全球业务开发总监Patrick Wadden表示,基地台、伺服器正扩大导入20奈米以下先进制程,并整合各种处理核心的FPGA系统单晶片(SoC),然而,随着FPGA SoC性能攀升、内部逻辑单元达到上百万,其核心电源轨的供电设计也变得极为复杂,导致系统内部的直流对直流(DC-DC)电源转换器须具备更精准的电压调节能力,并支援高速切换频率、大电流和PMBus通讯,方能优化FPGA SoC及系统功耗。
基于上述要求,传统类比电源已渐不敷使用,系统厂正加速改搭数位电源,以提高功率元件整合度,并建立电源转换器与FPGA通讯机制。因应此趋势,Altera已针对旗下20/14奈米FPGA SoC,发表支援30安培电流,并整合控制器、监控元件和DrMOS的数位电源模组--EM1130。
Wadden分析,FPGA规格竞赛正逐渐从晶片制程、电路设计层面,延伸至整体系统级功耗和效能的角力,尤其对电信、资料中心业者来说,节省设备营运成本已成为首要课题,更进一步考验FPGA厂的低功耗设计能力;因此Altera在2013年就积极布局FPGA电源方案,并购并Enpirion取得数位电源技术。
据悉,EM1130基于可编程数位控制架构,大幅减少外部补偿元件需求;此外,其支援30安培大电流、PMBus,可测量电流、电压和温度等参数,为FPGA提供较低电压以降低功耗。Wadden指出,相较于市面上的类比电源,数位电源可缩减50%体积、提高3-6%的电源转换效率,而电压/电流量测精度则提高30-50%,对改善系统功耗大有助益。
上一篇:TMS320C6678 存储器访问性能(下)
下一篇:Xilinx与中国移动研究院合作开发5G无线网络NGFI
推荐阅读最新更新时间:2024-05-02 23:46
英特尔宣布成立全新独立运营的FPGA公司—Altera
Altera致力于为客户提供端到端的FPGA、易于使用的AI、软件和弹性供应链 今天,英特尔宣布成立全新独立运营的FPGA公司——Altera。在FPGA Vision线上研讨会期间,首席执行官Sandra Rivera和首席运营官Shannon Poulin进行了分享,展示其在超过550亿美元的市场中保持领先性的战略规划,强调将通过打造集成AI功能的FPGA等举措,进一步丰富公司的产品组合,同时亦表明将持续助力客户应对不断增加的挑战。会上,Altera也作为新公司的品牌正式对外公布。 Altera首席执行官Sandra Rivera表示,“现阶段,客户正面临日益复杂的技术挑战,而我们始终致力于打造差异化优势,加快产
[嵌入式]
提高FPGA设计效能的方法
随着 FPGA 密度的增加,系统设计人员能够开发规模更大、更复杂的设计,从而将密度优势发挥到最大。这些大规模设计基于这样的设计需求——需要在无线通道卡或者线路卡等现有应用中加入新功能,或者通过把两种芯片功能合并到一个器件中,减小电路板面积,或者针对新应用开发新设计。 这些不同的设计含有应用程序已有代码,或者是对延时要求较高的DSP。对于这类设计,综合工具可能无法优化设计,使其达到最优,导致关键通路出现较长的延时。关键通路延时较长的原因在于逻辑综合工具依靠估算的延时来综合设计。 这些延时较长的关键通路带来了时序逼近问题,导致性能劣化,迫使设计人员重新编写RTL代码以改进这些延时较长的关键通路。此外,用户在得到满足时序规范
[嵌入式]
在有限的时间内打造高质量的FPGA项目
在一个研发项目进行的过程中,需求可能会变化,进度要求可能会改变,成本可能会溢出。每个项目都存在许多技术和运营挑战,但没有什么比FPGA硬件开发更危及项目或给工程师带来更大的压力。将一种电子产品推向市场会面临多种困难。当被要求引出多个IO,加上与FPGA设计相关的闪电般的信号速度,公司面临着超出项目进度的风险,这可能会严重影响产品的上市时间。 设计循环——包括原理图、布局、制作和验证——很少一次成功,因为在实现完整的功能性的解决方案之前通常需要多次迭代。因为每次迭代可能需要数周的时间,并需要生产新的电路板,成本可能从几千元到几万元不等,所以产品上市或交付给客户的进度时常无法按计划进行。因此,考虑到工程师面临的加速设计和产品
[嵌入式]
如何使用自带外设IP让ARM PS访问FPGA?
本文为玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访问FPGA?,内容精彩,敬请对电子发烧友网保持密切关注。本文的目的是使用XPS为ARM PS 处理系统添加额外的IP。从IP Catalog 标签添加GPIO,并与ZedBoard板子上的8个LED灯相连。当系统建立完后,产生bitstream,并对外设进行测试。本文给出流水灯实现过程 的详细步骤截图。更多赛灵思(Xilinx)Zedboard基础知识、相关手册以及应用实例将陆续推出,以飨读者,敬请期待。【本文的完整工程文件下载:见本文最后。】 硬件平台:Digilent ZedBoard;开发环境:Windows XP 32 bit;软
[单片机]
基于CPLD的FPGA从并快速加载方案
现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储器(SRAM)结构的,断电后程序丢失后的每次上电都需要重新加载程序。且随着FPGA 规模的升级,加载程序的容量也越来越大,如Xilinx 公司的Spartan - 6 系列中的6SLX150T,其加载容量最大可以达到4.125 MB.在通信产品中,要求系统启动快,相应FPGA 加载时间尽可能短,因此其加载方式是产品设计时必须要妥善解决的一个问题。文章介绍了通过复杂可编程逻辑器件(CPLD)对FPGA 加载方式的并行实现,满足通信系统的
[电源管理]
基于PCI Express总线的高速数据传输卡设计
地面测控系统由上位机软件、工业控制计算机、地面控制台及相应电缆网组成。在系统联试前它可以和采编器、存储器构成闭环反馈,对采编器、存储器实施自检。地面控制台在上位机软件的控制下,真实模拟机上接口信号,为采编器提供不同的数字量信号,并对回收后的存储器进行数据的读取分析。以前地面测试系统中的上位机软件系统和地面控制台之间的通信是由USB接口来完成的,传输速率较低。为了解决大容量数据高速读取的瓶颈问题,采用PCI Express总线来读取数据。PCI Express 采用了目前业内流行的点对点串行连接, 每个设备都有自己的专用连接, 不需要向整个总线请求带宽, 而且可以把数据传输率提高到一个很高的频率, 达到 USB 所不能提供的高带宽
[嵌入式]
基于FPGA的单片机外围接口电路设计
摘要:利用现场可编程门阵列 FPGA实现单片机的外设接口电路可以简化单片机系统的硬件电路,提高系统的集成度、可靠性和系统设计的灵活性。本文介绍了基于 FPGA的单片机外设接口电路的基本设计方法,分别给出了各个功能模块的设计思路和实现方法。所有功能的实现全部采用 VHDL进行描述。
0 引言
单片机具有性价比高、功能灵活、易于人机对话、数据处理能力强等特点。单片机应用系统通常由键盘、显示器、通信接口、存储器、A/D、D/A电路等部分组成。传统的单片机系统经常要用标准的逻辑电路或专用的接口芯片来组成外围电路,如地址译码、I/O扩展等功能通常由标准的TTL/COMS逻辑电路或各种专用接口芯片实现,这样就会使系统的芯片数增
[嵌入式]
FPGA构建高性能DSP
在数据通信和图像处理这样的应用中,需要强大的处理能力。当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。现在,设计人员有了新的选择,可采用现场可编程门阵列(FPGA)来快速经济地完成设计。采用现场可编程器件不仅缩短了产品上市时间,还可满足现在和下一代便携式设计所需要的成本、性能、尺寸等方面的要求,并提供系统级支持。
FPGA的方案选择
幸运的是,需要高性能DSP功能的便携式设备设计者还有其它选择。最近FPGA开始达到了应用所要求的成本竞争力。优选的FPGA方案可用来处理计算量繁重的高端DSP算法,同时还可为设计提供可编程逻辑解决方案
[嵌入式]