在硅谷、深圳和法兰克福举行ASDF,基于ARM的SoC FPGA用户、业界合作伙伴和技术专家汇聚一堂,继续推动创新。
2015年9月15号,北京——Altera公司(NASDAQ: ALTR)今天宣布,启动Altera SoC开发者论坛(ASDF,Altera SoC Developers Forum)。这些开幕活动在硅谷、中国深圳和德国法兰克福举行,合作伙伴、开发者和工程师将汇聚一堂,他们共同关注使用基于ARM的SoC FPGA中的精细粒度异构计算技术,满足下一代嵌入式计算应用需求。在ASDF提供的环境中,系统架构师、硬件工程师、软件开发人员和固件工程师一起协作,讨论概念和遇到的难题,学习最新的技术,了解Altera及其合作伙伴提供的SoC FPGA新产品。
ASDF包括硬件设计和软件开发两个技术主题。出席人员通过创新专题研讨、动手操作练习和主题演讲,获得深入的技术信息。ASDF还举办展会,艾睿电子、骏龙科技、ARM、Lauterbach、MathWorks、Terasic、Wind River 等业界领袖将演示最新技术。
ASDF是业界第一个专注于SoC FPGA在物联网(IoT)、数据中心、云计算、网络、通信、工业、汽车,以及其他领域的技术研究和应用的开发者论坛。开发人员将详细了解精细粒度异构计算使用FPGA架构,能够定制加速功能满足特殊任务需求,从而提高了系统性能,降低了功耗。在这为期一天的活动中,开发人员以及创新企业将与Altera和ARM生态系统专家交流怎样使用SoC FPGA开发可定制的、独具优势的加速器。
2015 ASDF将在全球的三个地方举行:ASDF硅谷是在加州圣克拉拉,时间是2015年9月30号;ASDF欧洲于2015年10月14号在德国法兰克福举行;ASDF亚洲于2015年11月3号在中国深圳举行。
Alterad SoC产品营销资深总监Chris Balough说:“我们之所以启动ASDF,是因为自从我们推出基于ARM的SoC之后,有越来越多的SoC FPGA开发人员、用户和合作伙伴参与其中。ASDF旨在激励Altera SoC FPGA团体的协作和创新。”
ASDF赞助商包括艾睿电子、骏龙科技、Aspen Core、 ARM、Lauterbach、MathWorks、Terasic、Wind River、Mentor Graphics、Micron、ReFLEX 、Embest 和 Sensor to Image。
艾睿电子全球半导体副总裁Greg Provenzano说:“Altera SoC开发者论坛为嵌入式系统开发人员提供了很好的机会与专家交流,深入了解Altera基于ARM的SoC FPGA。参加ASDF能够帮助用户加深与业界专家的沟通,在Altera世界级基于ARM的SoC FPGA体系结构中更轻松的进行设计。”
上一篇:那些年的通用FPGA厂商去哪了?
下一篇:骁龙820 DSP全细节:高性能低功率拍照强
推荐阅读最新更新时间:2024-05-02 23:57
基于高速串行BCD码除法的数字频率计的设计
数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的性能。该数字频率计具有高速、精确、可靠、抗干扰性强和现场可编程等优点。 在设计中,所有频段均采用直接测频法对信号频率进行测量,克服了逼近式换挡速度慢的缺点;采用了门控信号和被测信号对计数器的使能端进行双重控制,提高了测量的精确度;在运算单元采用了高速串行BCD码除法,不仅提高了运算速度,而且减小了资源消耗。 1 系
[单片机]
如何用FPGA实现算法的硬件加速
当设计者试图从算法中获得最佳性能但软件方法已无计可施时,可以尝试通过硬件/软件重新划分来进行加速。FPGA易于实现软件模块和硬件模块的相互交换,且不必改变处理器或进行板级变动。本文阐述如何用FPGA来实现算法的硬件加速。 如果想从代码中获得最佳性能,方法包括优化算法、使用查找表而不是算法、将一切都转换为本地字长尺寸、使用注册变量、解开循环甚至可能采用汇编代码。如果所有这些都不奏效,可以转向更快的处理器、采用一个不同的处理器架构,或将代码一分为二通过两个处理器并行处理。不过,如果有一种方法可将那些对时间有严格要求的代码段转换为能够以5-100倍速度运行的函数调用,而且如果这一方法是一种可供软件开发之用的标准工具,这可信吗?
[工业控制]
Achronix将采用英特尔22nm工艺打造尖端FPGA产品
Achronix半导体公司日前宣布:该公司已经战略性地获得了英特尔公司22纳米工艺技术的使用权,并计划开发最先进的现场可编程门阵列(FPGA)产品。 Achronix公司的Speedster22i FPGA产品系列将打破现有FPGA的各种极限,能以高性价比实现各种高性能器件的生成,这些器件在规模上将超过250万个查找表(LUT),相当于一个具有2,000万门的专用集成电路(ASIC)。 通过借助英特尔22nm工艺技术的性能和功耗优势,Speedster22i还将扩展FPGA的速度和功效界限,与采用其它工艺技术的FPGA相比,可实现性能提升达300%、功耗降低50%和成本降低40%。 Achronix Spee
[嵌入式]
ARM,DSP,FPGA,CPLD,SOPC,SOC区别和联系
ARM,DSP,FPGA,CPLD,SOPC,SOC之间有什么区别和联系? arm是一种嵌入式芯片,比单片机功能强,可以针对需要增加外设。类似于通用cpu,但是不包括桌面计算机。 DSP主要用来计算,计算功能很强悍,一般嵌入式芯片用来控制,而DSP用来计算,譬如一般手机有一个arm芯片,主要用来跑界面,应用程序,DSP可能有两个,adsp,mdsp,或一个,主要是加密解密,调制解调等。 FPGA和CPLD都是可编程逻辑器件,都可以用VHDL或verilog HDL来编程,一般CPLD使用乘积项技术,粒度粗些;FPGA使用查找表技术,粒度细些,适用触发器较多的逻辑。其实多数时候都忽略它们的差异,一般在设计ASIC芯片时要用FP
[单片机]
参加Altera亚太SOPC World 2007 学习如何实现成功设计
2007年9月5号,北京—— 内容: Altera公司(NASDAQ: ALTR)今天公布了亚太年度SOPC World大会的时间和地点。大会将于10月和11月份在亚太的6个城市举办。大会将包括技术研讨和展览两部分。随着系统复杂度的提高,产品生命周期以及要求实现利润时间的缩短——系统设计人员迫切需要通过本次大会了解怎样在此背景下达到商业和技术目标。在技术研讨会上,Altera及其合作伙伴将为与会人员介绍最先进的可编程解决方案,包括设计工具、构思到产品芯片的策略、知识产权(IP)以及技术支持等。 参加人员: 关注以高性价比迅速引入新功能和特性,并提高性能和效能,降低功耗的系统设计人员。 时间和地点: 地点 时间
[焦点新闻]
莱迪思半导体推出带有片上闪存的MachXO3LF器件
使用莱迪思最新推出的非易失性、瞬时启动MachXO3 FPGA产品系列实现的最先进、每I/O成本很低的I/O桥接和I/O扩展解决方案现已面市。 MachXO3LF器件添加片上闪存 MachXO3产品系列现可为客户提供多种封装兼容的器件选择:带有低成本可编程非易失性配置存储器(NVCM)的MachXO3L器件以及带有闪存的MachXO3LF器件 美国俄勒冈州波特兰市 2015年5月13日 莱迪思半导体公司(NASDAQ: LSCC),客制化智能互连解决方案市场的领导者,今日宣布推出MachXO3LF 器件,该器件是MachXO3 FPGA产品系列的最新成员,可提供重要的桥接和I/O扩展功能
[嵌入式]
XScale PXA270在Linux下的FPGA设备驱动
引言 Intel公司推出的XScale采用ARM V5TE结构,是Strong ARM的升级换代产品。XScale PXA270处理器最高主频可达到624M赫兹,加入了Wireless MMX、Intel SpeedStep等新技术,以其高性能、低功耗、多功能等特点在信息家电、工业控制等领域得到了广泛的应用。在嵌入式控制中,“微处理器+FPGA”是一种常用的解决方案,FPGA(现场可编程门阵列)有编程方便、集成度高、速度快等特点,电子设计人员可以通过硬件编程的方法来实现FPGA芯片各种功能的开发,在我们的一个数控平台的研究项目中,采用XScale PXA270作为主CPU,并对其进行FPGA扩展,使其具有插补、电机驱动、信号处
[应用]
赛灵思讲解ADAS硬件开发痛点及解决之道
高级驾驶员辅助系统(ADAS)的复杂性正呈指数级增长,因为越来越多的传感器和算法结合在一起,以提供更大的功能性和安全性。许多高级计算芯片,包括FPGA,正被用来解决这些问题。 我与Xilinx(赛灵思)汽车高级主管Willard Tu谈了开发ADAS和自动驱动系统的难点和最佳实践。特别讨论了Xilinx的汽车产品及其自适应计算加速平台(ACAP)。 Willard Tu,Xilinx汽车业务高级总监 Xilinx的汽车产品解决了先进汽车系统和应用的独特需求?你能简要介绍一下公司在这个领域的历史吗? Xilinx已经与汽车客户和合作伙伴合作了20多年,从将我们的设备用于信息娱乐和驾驶员信息系统开始。早期,Xilin
[嵌入式]