光栅四倍频细分电路模块的分析与设计

最新更新时间:2008-02-14来源: 北京理工大学学报关键字:四倍频  光栅信号  细分  模块  电路模块  电路结构  QUARTUS  系统布线  方波信号 手机看文章 扫描二维码
随时随地手机看文章

  摘要:给出一种新的光栅位移传感器的四倍频细分电路设计方法.采用可编程逻辑器件(CPLD)设计了一种全新的细分模块,利用Verilog HDL语言编写四倍频细分、辨向及计数模块程序,并进行了仿真.仿真结果表明,与传统方法相比,新型的设计方法开发周期短,集成度高,模块化,且修改简单容易.

  关键词:光栅位移传感器;四倍频细分;可编程逻辑器件(CPLD)

  光栅位移传感器是基于莫尔条纹测量的一种传感器,要提高其测量分辨率,对光栅输出信号进行细分处理是必要环节.在实际应用中,通常采用四倍频的方法提高定位精度.四倍频电路与判向电路设计为一个整体,称为四倍频及判向电路.能够实现四倍频的电路结构很多,但在应用中发现,由于某些四倍频电路的精度或稳定性不高,使传感器整体性能下降.作者在分析几种常见四倍频电路的基础上,针对不同的应用,设计了两种不同的四倍频电路实现方案,并对这两种方案的结构和使用方法进行了比较和仿真.

  1 四倍频电路设计原理

  光栅传感器输出两路相位相差为90的方波信号A和B.如图l所示,用A,B两相信号的脉冲数表示光栅走过的位移量,标志光栅分正向与反向移动.四倍频后的信号,经计数器计数后转化为相对位置.计数过程一般有两种实现方法:一是由微处理器内部定时计数器实现计数;二是由可逆计数器实现对正反向脉冲的计数.

  

  

  光栅信号A,B有以下关系.

  ①当光栅正向移动时,光栅输出的A相信号的相位超前B相90,则在一个周期内,两相信号共有4次相对变化:00→10→11→01→00.这样,如果每发生一次变化,可逆计数器便实现一次加计数,一个周期内共可实现4次加计数,从而实现正转状态的四倍频计数.

  ②当光栅反向移动时,光栅输出的A相信号的相位滞后于B相信号90,则一个周期内两相信号也有4次相对变化:00→01→11→10→00.同理,如果每发生一次变化,可逆计数器便实现一次减计数,在一个周期内,共可实现4次减计数,就实现了反转

  状态的四倍频计数.

  ③当线路受到干扰或出现故障时,可能出现其他状态转换过程,此时计数器不进行计数操作.

  综合上述分析,可以作出处理模块状态转换图(见图2),其中“+”、“-”分别表示计数器加/减1,“0”表示计数器不动作.

  

  

  2 传统模拟细分电路

  传统的倍频计数电路如图3所示,它由光栅信号检测电路,辨向细分电路,位置计数电路3部分组成.光栅信号检测电路由光敏三极管和比较器LM339组成.来自光栅的莫尔条纹照射到光敏三极管Ta和Tb上,它们输出的电信号加到LM339的2个比较器的正输入端上,从LM339输出电压信号Ua,Ub整形后送到辨向电路中.芯片7495的数据输入端Dl接收Ua,D0接收Ub,接收脉冲由单片机的ALE端提供.然后信号经过与门Y1,Y2和或门E1,E2,E3组成的电路后,送到由2片74193串联组成的8位计数器.单片机通过P1口接收74193输出的8位数据,从而得到光栅的位置.

  

  

  采用上述设计方案,往往需要增加较多的可编程计数器,电路元器件众多、结构复杂、功耗增加、稳定性下降.

  3 基于CPLD实现的光栅四细分、辨向电路及计数器的设计

  采用CPLD实现光栅传感器信号的处理示意图如图4所示,即将图3中3个部分的模拟逻辑电路全部集成在一片CPLD芯片中,实现高集成化.由于工作现场的干扰信号使得光栅尺输出波形失真,所以将脉冲信号通过40106施密特触发器及RC滤波整形后再送入CPLD,由CPLD对脉冲信号计数和判向,并将数据送入内部寄存器.

  

  

  3.1 CPLD芯片的选择

  CPLD芯片选用ALTERA公司的MAX7000系列产品EPM7128S,该芯片具有高阻抗、电可擦、在系统编程等特点,可用门单元为2 500个,管脚间最大延迟为5μs工作电压为+5 V.仿真平台采用ALTERA公司的QUARTUSⅡ进行开发设计.

  3.2 四细分与辨向电路

  四细分与辨向模块逻辑电路如图5所示,采用10MB晶振产生全局时钟CLK,假设信号A超前于B时代表指示光栅朝某一方向移动,A滞后于B时表示光栅的反方向移动.A,B信号分别经第一级D触发器后变为A',B'信号,再经过第二级D触发器后变为A″,B″信号.D触发器对信号进行整形,消除了输入信号中的尖脉冲影响,在后续倍频电路中不再使用原始信号A,B,因而提高了系统的抗干扰性能.在四倍频辨向电路中,采用组合时序逻辑器件对A'A″,B'B″信号进行逻辑组合得到两路输出脉冲:当A超前于B时,ADD为加计数脉冲,MIMUS保持高电平;反之,当A滞后于B时,ADD保持高电平,MINUS为减计数脉冲.

  

  

  对比图5和图2可以看出,新型设计方法使用的器件数较传统方法大大减少,所以模块功耗显著降低.系统布线在芯片内部实现,抗干扰性强.由于采用的是可编程逻辑器件,对于系统的修改和升级只需要修改相关的程序语句即可,不用重新设计硬件电路和制作印刷电路板,使得系统的升级和维护的便捷性大大提高.

  4 四倍频细分电路模块的仿真

  根据图2所示的状态转换图,利用硬件描述语言Verilog HDL描述该电路功能,编程思想为将A,B某一时刻的信号值的状态合并为状态的判断标志state,并放入寄存器prestate.当A,B任一状态发生变化时,state值即发生改变,将此时的state值与上一时刻的prestate进行比较,则能根据A,B两个脉冲的状态相对变化确定计数值db的加减,得出计数器输出值的加减标志.

  仿真结果如图6所示.当信号A上跳沿超前于B时,计数值db进行正向计数;当A上跳沿滞后于B时,计数值db进行反向计数.即db将细分、辨向、计数集于一身,较好地实现了光栅细分功能.

  比较图3和图5可以看出,用FPGA设计信号处理模块,设计过程和电路结构更加简洁.另外,在应用中需注意FPGA时钟周期应小于光栅信号脉冲的1/4.

  5 结论

  ①新型设计方法结构简单,集成度高,比传统设计方法所用器件数大大减少.

  ②集成化设计使系统功耗降低,抗干扰性增强.

  ③用Verilog HDL设计电路,改变电路结构只需修改程序即可,且系统维护和升级的便捷性提高.

 

关键字:四倍频  光栅信号  细分  模块  电路模块  电路结构  QUARTUS  系统布线  方波信号 编辑:吕海英 引用地址:光栅四倍频细分电路模块的分析与设计

上一篇:基于CPO的可控光速技术研究的最新进展
下一篇:传输时间激光测距传感器

推荐阅读最新更新时间:2023-10-18 14:40

安捷伦通用示波器的硬件模块测试解决方案
      2009年1月5日,安捷伦科技公司(NYSE:A)日前宣布推出业内首款针对通用示波器的硬件模板极限测试应用软件。硬件模板测试可在几秒钟内完成对硬件的测试,而使用软件解决方案则需要花费几个小时。对于需要对电子元器件和系统的质量和稳定性进行验证的制造工程师和研发工程师来说,安捷伦这款应用软件无疑是一个理想的工具。       这款应用软件能够稳定保持每秒高达 89000 次合格/不合格模板测试的测试速率,所以工程师能够迅速确定其设计能否在特定极限内进行工作。在传统的模板测试解决方案中,示波器通常使用软件算法,每秒钟能测试大约 10 到 60 个波形。这种方法看起来反应很快,但它需要几秒钟的时间来积累足够多的数据,以便进
[测试测量]
意法半导体与三垦联合开发智能电源模块
意法半导体(ST)最近宣布与专门从事功率模块的日本Sanken(三垦)公司建立战略合作伙伴关系,共同开发下一代智能电源模块(IPM),以应用于高压、大功率设备设计领域。据表示,工业IPM的工程样本将于2021年3月上市,并且很快将开始生产,而汽车级设备样品将于2021年下半年提供。 最初的合作是利用STGIK50CH65T,是ST STPOWER智能电源模块(IPM)系列中性能最高的。STGIK50CH65T已经达到了650 V/50 A,双方目前正开发的是1200 V/10 A的器件。新型SLLIMM(小型低损耗智能模压模块)高功率系列面向3 kW至5 kW的应用,此前,团队必须要么使用分立的IGBT器件,要么分别添加功率器
[电源管理]
乘5G东风,大普在高端时钟与射频细分领域实现全面领先
长期以来,“缺芯少屏”一直是我们电子信息产业的痛点,通过多年来的政策引导和市场运作,我们已经摆脱了“少屏”的窘境,“缺芯”的情况也有所改善。 据数据统计,中国芯片产品全球市占率稳步提升,已经从2004年的0.58%提升到当前的10.3%。 虽然我国半导体产业已经取得长足进步,但工业基础相对薄弱,国内电子设备企业使用的核心器件和高端通用芯片长期需要依赖进口,华为、中兴、海康威视等终端厂商供应链安全面临风险。 与此同时,国际形势不断变化,各国科技发展竞争日趋激烈,集成电路和电子元器件已经成为大国博弈的焦点。在国际关系错综复杂的大背景下,全球科技产业都在提倡“自主可控”,如何补齐短板,建立完整的产业链是近些年国内电子信息产业迫在眉睫的任
[手机便携]
乘5G东风,大普在高端时钟与射频<font color='red'>细分</font>领域实现全面领先
基于无字库12864液晶模块的日历钟设计制作
 本文我们要利用无字库12864液晶模块来自制一个小小日历钟,最图终效果图见图1。     这个小小日历钟有什么特点呢?   1、电路简单,使用元件少,容易制作,核心就是单片机ATMega8L和日历钟忡1302。   2、全部使用低压元件,3V电压就可以工作。   3,使用自编的小字模和图形界面使得显示具有特色:在文字界面可以清晰地读出当前的日期和时间,而且加入一个小动画使显示更加生动,在图形界面使用模拟刻度和指针动态指示当前时间,两个界面柙按键切换。   图2电路原理   4、电源制作在独立的小电路板上,调试程序时插入使用USB供电的3.3V稳压电源,完毕后可以取下,插上开关,
[单片机]
32位高性能嵌入式CPU中Load Aligner 模块的设计与实现
引言 一般的,在CPU中,访问寄存器比访问主存速度要快。所以为了减少访问存储器而花的时间或延迟,MIPS4KC处理器采用了Load/Store设计。在CPU芯片上有许多寄存器,所有的操作都由存储在寄存器里的操作数来完成,而主存只有通过Load和Store指令来访问。这样做不仅可以减少访问主存的次数,有利于降低对主存储器容量的要求,而且可以精简指令集,有利于编译人员优化寄存器分配。Load Aligner就是数据存储器(DCACHE)和数据通道之间的接口。所以设计出性能优良的Load Aligner对提高CPU的整体性能是非常重要的。本文介绍了在一款32位CPU中Load Aligner模块的设计与实现,其中主要是数据通道部
[单片机]
32位高性能嵌入式CPU中Load Aligner <font color='red'>模块</font>的设计与实现
基于DSP的智能视频监控图像处理电路模块设计
  系统是采用TI TMS320C6211芯片处理通过摄像头拍摄并经过A/D转换后的图像。DSP对图像进行压缩后,由DSP的HPI口通过TI的PCI2040芯片上传到上位机主板上,与上位机的PCI总线进行通信。系统设计中关键是视频处理卡的设计,由于市场上能够买到的视频卡一般功能都有限,不能满足本项目的需求,故自行设计一块视频卡。   本监控系统采用一片TI的TPS3307-33D作为电源检测IC。该器件定义在其供电1.1V时其/Reset即可输出有效的信号。如图4所示,在本系统中,该电路可以完成对5V、3.3V和1.8V三种供电电压的监测,并可以对系统的三种器件(C6211、EPLD和 AT89C2051)同时进行上电复位和手工复
[嵌入式]
基于DSP的智能视频监控图像处理<font color='red'>电路</font><font color='red'>模块</font>设计
是德科技推出功能全面的 CAUI-4 100G 以太网一致性测试软件
新闻要点: 自动化测试CAUI-4 100G 的应用软件 全新应用软件可在实时和采样示波器上运行 几分钟即可生成全面的合格/不合格测试报告 2016 年 5 月9 日,北京――是德科技公司(NYSE:KEYS)日前推出业界功能最全面的一致性测试应用软件,用于测试 CAUI-4 100G。该软件支持 IEEE 802.3bm 标准,可适应光网络技术的发展,支持更高密度的应用程序。 最新款是德科技N8841A CAUI-4 一致性测试应用软件(用于 63 GHz 带宽Infiniium Z 系列实时示波器)和 N1082A-4TP CAUI-4 一致性测试应用软件(用于 86100
[测试测量]
蓝牙模块和OMAP5910的接口技术
   引言   蓝牙技术是一种无线数据与语音通信的开放性全球规范,是一种用于替代移动设备或固定电子设备之间连接电缆的近距离无线链路,蓝牙工作在全球通用的2.4GHz频段,数据速率为1Mb/s,采用时分双工传输技术实现全双工传输。作为取代数据电缆的短距离无线通信技术,蓝牙支持点对点以及点对多点的通信,以无线方式将家庭或办公室中的各种数据和语音设备连成一个微微网(Pico-net),几个微微网还可以进一步实现互联,形成一个分布式网络(scatter-net),从而在这些连接设备之间实现快捷而方便的通信。本文介绍蓝牙接口在嵌入式数字信号处理器OMAP5910上的实现,DSP对模拟信号进行采样,并对A/D变换后的数字信号进行处理,
[网络通信]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved