在应用DSP进行数字信号处理时,通常都要用采样电路对模拟信号进行采样,然后进行A/D转换器转换成数字信号再进行数据处理。这里给出一种由TLVl571与TMS320VC5410组成的信号采集系统。
1 TLVl571简介
在DSP的外围电路中,A/D转换器比较重要。基于不同的应用,可选择不同性能指标和价位的芯片。一般的A/D转换器的选择主要考虑:转换精度、转换时间、转换器的价格。
这里选择了TI公司专门为DSP配套的一种10位的并行A/D转换器TLVl571,该器件给定的CLK频率达到的等效最大采样频率为(1/16)fCLK。
1.1 TLVl571的内部结构及引脚定义
TLVl57l的内部结构及引脚功能定义如图l及表l所示。
TLVl57l采用2.7~5.5 V的单电源工作,能接受0~3.3 V的模拟输入电压。此时以625 Kb/s的速度使输入电压数字化。在5 V电压下,以最大1.25 Mb/s的速度使输入电压数字化。该A/D转换器具有速度高,接口简单以及功耗低等特点,成为需要模拟输入的高速数字信号处理的理想选择。[page]
1.2 TLVl571的初始化
上电后,必须为低电平以开始I/O周期,INT/EOC最初为高电平。TLVl571要求两个写周期以配置两个控制寄存器。从掉电状态返回后的首次转换可能无效,应当不予考虑。
1. 3 TLVl571的控制寄存器控制字的设置
TLV1571的控制寄存器格式如表2所示,它可以实现软件配置,其两个最高有效位D9和D8用于寄存器寻址,其余的8位用作控制数据位。在写周期内所有 寄存器位同时写入控制寄存器,用户可配置两个控制寄存器CR0和CR1,对于控制寄存器0(CR0),A1:A0=00,其配置如表3所示;对于控制寄存 器1(CR1),A1:A0=01,其配置如表4所示。
通过改变控制寄存器的控制字,可以选择TLVl571的工作方式。通过配置CR0.D5可以选择时钟源,对于时钟源的选择,有内部时钟和外部时钟,它的内部具有10 MHz振荡器。通过配置CR1.D6可以选择内置振荡器的工作速度,配置为(10±1)MHz或(20±2)MHz。输出方式也有2种方式:二进制输出和补码输出。
在单通道输入方式下则CR0.D3=0,CR1.D7=O;采用软件启动方式则CR0.D7=1;采用内部时钟源则CR0.D5=0;内部时钟源振荡频率设置为20 MHz则CR1.D6=1;采用二进制输出方式,则CR1.D3=0。所以最终得到的控制寄存器控制字为:CR0=00COH,CR1=0140H。在单通道软件启动时.最初由的上升沿启动采样,在的上升沿发生采样:在采样开始后的6个时钟周期后开始转换,INT方式时,每次转换后产生一个脉冲;EOC方式时,转换开始,EOC由高电平变至低电平,转换结束后换回高电平。
1.4 TLV1571的自测
TLVl571提供了3种自测方式。当采用这些自测方式的时候,不用提供外部信号便可检查A/D转换器本身工作是否正常。通过写CR1(D1、DO)来控 制这3种自测方式,具体方法如表5所示。另外当CR1.D2=1,CR1(D1、DO)=0时,此时回输出写入CR0控制寄存器的控制字;当CR1.D- 2=1,CR1(D1、DO)=1时,此时回输出写入CR1控制寄存器的控制字,也可以用来测试和检验控制字是否正确写入控制寄存器及A/D转换器是否正 常工作。
[page]
2 的接口连接及调试
2.1 TLVl571与TMS320VC5410的接口
TLV157l与TMS320VC5410的接口连接很简单,如图2所示。这个系统中没有采用硬件启动采样控制的方法,而是采用了软件启动的控制方法。时 钟信号也是采用A/D转换器的内部时钟。如果需要外部时钟输入,可以由DSP提供一个精确而且可以根据需要控制变化的时钟信号。本设计采用查询方法来读取 转换后的数据。另外在设计电路时要注意,当供电电压为3 V时,TLVl571提供的采样速度是625 ks/s,此时它的功耗为12 mW;当供电电压为5 V时,它提供的采样速度是1.25 Ms/s,功耗为35 mW。
2.2 系统的调试
在调试这个系统时,由于DSP外部的I/O空间的调试,基本上只涉及如何选通该空间,如何从外部空间取数据或读数据,如何和外部空间建立 握手信号,但是要注意的是DSP与外围器件时序上的配合。特别是对于数据线信号的读取,当系统中有多个器件共享DSP数据线的时候,一定要处理好各个器件 的时序配合。使处于非工作状态的器件的数据线处于高阻状态,以免影响正常工作的器件的数据读写。在对TLV-l57l调试过程中需要注意以下问题:1)必 须将TLVl571的2个状态字正确地写入到A/D,可以在写入后读一次数据来确认写入数据的正确性,也可以采用循环写入方式利用示波器观察写入的两个脉 冲信号,另外也可以用读出写入CRO、CR1控制寄存器控制字的方法来判断控制字是否正确写入了TLVl571的控制寄存器内,也可以判断器件是否正常工 作;2)TMS320VC5410的读写信号只有一根地址线,所以需利用XF引脚控制TLVl57l的读信号,且必须在DSP每次读入数据后,用软件控制 XF引脚输出信号到TLVl57l,否则A/D将不再采样。另外如果采用DSP定时中断来读取数据的时候,在设置定时中断时,中断间隔只要大于 TLVl571工作频率所需采样周期数,可以不用查询的方法来读取EOC信号,而是直接读取采样数据,然后控制XF输出信号使它进行下一次采样工 作;3)TLVl571不能采样负的电压信号,如果必须采样负的电压信号,可以人为引入一个直流信号,将负电压抬高到正电压,而DSP要在采样信号中减去 引入的直流信号;4)为了验证采样信号是否正确,可以在CCS下画出所采样数据的时域图或频域图。
3 结束语
实验证明该系统可以满足一般高速实时信号的采样和处理工作,验证了在单通道下该系统可以达到最高1.25 Ms/s的采样速度,而且通过调整DSP定时中断时间可以方便的获得在该系统最大采样频率(1.25 Mb/s)以下的各种采样速度,可以灵活的满足多种应用。另外这个系统支持最多8路的高速实时数据信号采集,通过配置正确的A/D转换器控制字CRO、CR1就可以方便的调整输入信号的数量,而硬件电路不
用改变。在实际的实验中,将这个系统制作成了一个最小系统,通过修改加入所需要的器件,可以将这个系统制作成各种需要专用的数据采集系统。
关键字:TMS320VC5410 TLVl571 控制寄存器 自测
引用地址:
基于TMS320VC5410和TLVl571的数据采集系统
推荐阅读最新更新时间:2024-03-30 22:15
stm32f407之CAN控制器(操作寄存器)
CAN控制器 首先简单介绍一下CAN总线,关于CAN总线是谁发明的,CAN总线的历史,CAN总线的发展,CAN总线的应用场合,这些,通通不说。这里只是以我个人理解,简单说说CAN通信。CAN总线的端点没有地址(除非自己在帧里定义地址),CAN总线通信不用地址,用标识符,不是单独的谁发给谁,而是,你总是发送给整个网络。然后每个节点都有过滤器,对网络上的传播的帧的标识符进行过滤,自己想要什么样的帧,可以设置自己的过滤器,接收相关的帧信息。如果两个节点同时发送怎么办?这个不用我们担心,CAN控制器会自己仲裁,让高优先级的帧先发。 然后我们可以了解一下stm32的CAN控制器。 如上图所示,stm32有
[单片机]
ATmega88 控制和状态寄存器MCUCSR
AVR 控制和状态寄存器提供了有关引起AVR复位的复位源的信息。 · Bit 7..4 – Res: 保留位 ATmega48/88/168中的这些位都没有适用,读返回值始终为 0”。 · Bit 3 – WDRF: 看门狗复位标志 看门狗复位发生时置位。上电复位将使其清零,也可以通过写”0” 来清除。 · Bit 2 – BORF: 掉电检测复位标志 掉电检测复位发生时置位。上电复位将使其清零,也可以通过写”0” 来清除。 · Bit 1 – EXTRF: 外部复位标志 外部复位发生时置位。上电复位将使其清零,也可以通过写”0” 来清除。 · Bit 0 – PORF: 上电复位标志 上电复位发生时置位。只能通过写”0” 来
[单片机]
[ARM笔记]存储控制器的寄存器使用方法
存储器共有13个寄存器,BANK0~BANK5只需要设置BWSCON和BANKCONx(x为0~5)两个寄存器;BANK6、BANK7外接SDRAM时,除了BWSCON和BANKCONx(x为6、7)外,还要设置REFRESH、BANKSIZE、MRSRB6、MRSRB7等4个寄存器。下面分类说明(“ ”表示占据了寄存器的位x、x+1、……、y): 1. 位宽和等待控制寄存器BWSCON(Bus Width & Wait Status Control Register) BWSCON中每4位控制一个BANK,最高4位对应BANK7、接下来4位对应BANK6,依此类推。 (1)STx:启动/禁止SDRAM的数据掩码引脚,
[单片机]
ARMv8-A架构基础之系统控制寄存器
系统控制寄存器(SCTLR)用于控制标准内存和系统设备,并为在硬件内核中实现的功能提供状态信息。 cpsr_bits.png 并不是所有的位在EL1上都可用。 各个位代表以下内容: UCI 设置此项时,在AArch64的EL0中可以访问DC CVAU,DC CIVAC,DC CVAC和IC IVAU指令。 EE 异常字节序。 0小端 1大端。 EOE EL0中数据访问的字节顺序。这个位的可能值是: 0小端。 1大端。 WXN 写入权限对XN(eXecute Never)的涵义。 0有写入权限的区域不被强制为XN。 1有写入权限的区域被强制为XN。 nTWE 值为0表示如果指令将导致硬件内核休眠,则WFE指令会陷入
[单片机]
基于TMS320VC5410的会议电话的设计与实现
引言
会议电话是电信数字交换系统的一项重要业务,该业务可以实现多个用户之间同时通话。以往会议电话大都采用专用芯片来实现,随着DSP技术的进步,采用通用DSP实现会议电话由于具有容量大,成本低,升级灵活等优点,逐渐成为首选方案。
TI公司低功耗高性能的DSP TMS320VC5410具有3条独立的数据总线和1条程序总线,提供高度并行性,其多通道缓冲串口McBSP(Multichannel Buffered Serial Port)可以很容易地接口数字交换系统中常用的ST-BUS链路,DMA控制器可以最大限度地减少DSP内部CPU的占用时间,片上RAM可以方便地提供程序运行空间和McBSP的收发数据缓冲区,因此本文中采用该D
[应用]
TMS320VC5410的BOOT设计与实现
TMS320VC54X系列DSP芯片一般都在片内设置有BOOT程序。BOOT程序的主要作用是在开机时将用户程序从外部装入到程序存贮器。不同型号的DSP芯片中BOOT引导程序的大小是不同的。TMS320VC5410内部就具有2K字的BOOT程序,下面就介绍TMS320VC5410的BOOT设计方法。 1 BOOT的模式选择 我们使用TMS320VC5410的BOOT程序时,需要将DSP设置为微机工作方式(硬件复位后采样MP/MC=0),则当执行片内的引导程序,并且DSP复位后,程序就从内部ROM的FF80H处开始执行程序。在FF80H处,有一条跳转指令,转向ROM中已掩模的BOOT程序,这样便开始运行内部的BOOT程序。这个引
[单片机]
基于TMSF240芯片的内部FLASH自测试方法
飞控计算机CPU模块的处理器通常选用PowerPC或X86系列,CPU模块设计有专门的FLASH芯片,为保证飞控程序存放的正确无误,FLASH测试必不可少。而智能接口模块的处理器通常选用TMSF240、TMSF2812等,采用片内FLASH存放自己的程序。这部分FLASH的自测试常常被忽视,而这是飞控系统不能容忍的。本文介绍了一种基于TMSF240芯片内部FLASH的自测试方法。 1 问题描述 在CPU处理器无自带FLASH空间的情况下,我们选用市场上专用的FLASH芯片,通过硬件设计该FLASH芯片的每一个地址空间都是可以访问的,我们可以指定不同的区域存放不同的内容。FLASH芯片的自测试也有很多种方法,目前较普遍
[测试测量]
STM32单片机(五)-寄存器地址理解和控制LED闪烁
芯片:stm32f103zet6 1、存储单元一般应具有存储数据和读写数据的功能,一般以8位二进制作为一个存储单元,也就是一个字节.每个单元有一个地址,是一个整数编码,可以表示为二进制整数。 2、stm32是32位单片机,说明基本的寄存器是32位的,4字节。内存地址需要4位 3、基址也就是基础地址,最开始的地址,这个查看芯片手册,是人家规定的。 4、偏移,即偏移地址,一般是正整数,也是增加的数字。比如基址是10,偏移是4,地址就是10+4=14. 下面STM32F10xxx中内置外设的起始地址。 每个外设的起始地址就是,每个外设的基址了,当然这个基址也可以再分解为基址和偏移地址。 比如,GPIOB的起始
[单片机]