FPGA测试方案随需而变

发布者:PositiveVibes最新更新时间:2012-02-01 来源: eefocus关键字:FPGA  低功耗  RTO 手机看文章 扫描二维码
随时随地手机看文章

大容量、高速率和低功耗已成为FPGA的发展重点。

嵌入式逻辑分析工具无法满足通用性要求,外部测试工具可以把FPGA内部信号与实际电路联合起来观察系统真实运行情况。

随着FPGA技术的发展,大容量、高速率和低功耗已经成为FPGA的发展重点,也对FPGA测试提出了新的需求。本文根据FPGA的发展趋势,讨论了FPGA测试面临的挑战,并提出了基于测试仪表的FPGA测试方案。

FPGA处于高速发展期

FPGA技术正处于高速发展时期。目前其产品的应用领域已经扩展到通信、消费电子、汽车电子、工业控制、测试测量等各个领域。从长远来看,FPGA的发展呈如下趋势:

第一,更大容量。容量是FPGA最基本的技术参数,也是市场发展的焦点。每次新工艺芯片的发布,都意味着芯片容量的增加,也都会为FPGA拓展新的应用领域。因此,无论是哪个FPGA厂家,哪种类型的产品,都在瞄准这个方向而努力。

第二,更高速度。随着多媒体技术的广泛应用,当今大多数系统的瓶颈是数据引起的I/O带宽问题。为了进一步推广FPGA的应用,当今流行的FPGA都可以提供各种高速总线。而为了解决高速数据传输的问题,FPGA通过集成SerDes提供高速串行I/O,为各种不同标准的高速传输提供极大的灵活性。

第三,更强的动态可编程能力。随着FPGA的广泛应用,FPGA平台渐渐成为部分系统的核心。而随着系统日益复杂和性能进一步提高,不断缩短的产品生命周期和上市时间,不断完善的协议标准,以及不断提出的平台优化需求,都需要FPGA具有更强的动态编程能力。

第四,低功耗。功耗已经成为所有电子产品无法回避的主要问题。对于FPGA而言,功耗也是其无法取代专业ASIC的一个主要原因。这也直接决定了所有以电池供电的手持式应用都基本无法直接使用FPGA,如智能手机、平板电脑等主流消费电子类产品。

FPGA测试成业界重点

相比于FPGA芯片的飞速发展,对于FPGA的测试已经越来越成为业界的重点和难点。简单而言,对FPGA测试的挑战主要在如下几个方面:

第一,FPGA功能的不确定性。FPGA电路结构与一般ASIC电路不同,在没有进行编程下载配置前,FPGA的功能是不确定的。这也是为什么FPGA无法完全采用ASIC测试方案的原因。要完成FPGA的测试需要对FPGA进行编程,使芯片实现相应的逻辑功能,并在I/O上施加相应的测试向量,再通过相应工具判断其响应是否正确。因此,采用何种测试电路、何种测试方案及测试向量,如何利用测试工具使编程次数和编程速度最少,是短时间内完成FPGA测试的主要问题。

第二,测试工具的选择和应用。嵌入式逻辑分析工具和外部测量工具是很多客户的选择。简单而言:嵌入式逻辑分析工具一般由FPGA厂家自行提供,其优点在于价格便宜,但却无法具有测试所需的通用性要求。而且从分析方式、存储能力等角度来看,嵌入式逻辑分析工具都弱于通用性更强的外部测试工具。而对于外部测试工具而言,除了可以提供更好的通用性,也可以把FPGA内部信号与实际电路联合起来观察系统真实运行的情况。当然,外部测试工具价格比较昂贵,也可以用于其他电路系统测试需求。

第三,高速信号的信号完整性和时钟抖动分析。随着FPGA工艺的发展,FPGA的I/O信号速率越来越高。对于高速I/O信号的完整性分析,我们希望得到最精确的特性,也希望能够对偶发的错误信号进行快速有效的捕捉和获取。在此基础上,高灵敏度的检测工具也是保证高速信号完整性必不可少的手段。另外,利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心。在实际使用过程中,由于参考时钟稳定性、内部PLL、并串转换和高速输出缓存以及硬件电路本身的噪声都会引起时钟抖动。因此对时钟的测试也是FPGA非常重要的部分。

基于外部测试工具提供方案

测试仪表厂商主要提供基于外部测试工具的测试解决方案,可以满足如高速信号的完整性及系统时钟抖动的相关测试需求,此时使用的主要测试仪表为示波器。

对信号进行高保真测试,对于示波器而言,需要高性能的射频前端以保证检测信号的灵敏度及优异的本底噪声。此外,相比于传统模式通过交错技术由多个ADC实现的高采样率系统,单核高采样率ADC可以保证最小的信号失真和提高测试的动态范围,并且进一步提升测试的有效比特位以达到信号完整性分析的目的。

对高速串行信号和时钟进行测试和验证,最基本的工具是通过示波器进行眼图和抖动测试。因为眼图能够非常直观的反映一条被测信号路径上的整体信号质量问题。

使用示波器对高速信号进行测试,带宽是其最基本的需求。根据信号的传输速率和上升时间,尽量选择高带宽的示波器,这样测试结果才能保留足够多的谐波分量,构建高精度的眼图测试结果。通过示波器进行眼图和抖动测试时,采集的数据量的大小非常关键,高速内存不仅决定了测试样本数目的多少,也决定了示波器能够测试的抖动的频率范围。

除示波器外,对于多路被测信号而言,逻辑分析仪和MSO混合示波器也是FPGA的主要外部测试工具,其工作原理与示波器基本一致。而相应工具包的使用,也可以大大提高外部测试的准确性和工作效率。

FPGA测试已经成为业界关注的焦点,基于外部测试工具,目前R&S的RTO已经可以提供高速信号完整性分析及抖动测试方案,以满足客户的测试需求。

关键字:FPGA  低功耗  RTO 引用地址:FPGA测试方案随需而变

上一篇:基于GPS的路线测量与拟合
下一篇:印制电路板自动测试系统分析

推荐阅读最新更新时间:2024-03-30 22:23

STM8S低功耗电源管理
1STM8S功耗来源 STM8S功耗分静态功耗和动态功耗。 静态功耗:主要由晶体管的偏置电流和漏电流产生。 动态功耗:取决于电源电压和工作时钟频率。 在CMOS逻辑电路以一定时钟频率运行时,静态功耗与动态功耗相比是可以忽略的。但在一些低功耗模式下,时钟不再运行,此时静态功耗是主要的功耗源。 因此,功耗主要取决于: 1.微控制器单元(MCU)的芯片面积:所采用的工艺,晶体管的数量,片上集成和使用的模拟功能/外设。 2.MCU电源电压: CMOS逻辑电路中消耗的电流与电源电压的平方成正比。因此,可以通过降低供电电压来降低功耗。 3.时钟频率:在不要求进行高速处理的应用中,降低时钟频率可以降低功耗。
[单片机]
罗德与施瓦茨提供业界领先的蓝牙低功耗信令测试方案
很多蓝牙低功耗产品的生产商发现根据标准来测试模块和传感器具有挑战性。这些产品通常没有控制接口,这对于蓝牙低功耗标准所规定的直接测试模式(DTM)进行测试是必须的。现在R&S CMW270无线连接综测仪已经可以像测试普通蓝牙器件一样,通过无线方式来测试蓝牙低功耗。蓝牙低功耗已经成为物联网传输的主要技术,在车载、运动和医疗、消费类电子和智能家居,等其他领域都得到了广泛的应用。这些非常小的无线传感器都集成在设备里面。2010年起草蓝牙低功耗测试标准的时候,蓝牙技术联盟定义了通过控制线的直接测试模式,但是没有定义无线信令测试模式。很多小的蓝牙低功耗设备没有提供控制线接口。罗德与施瓦茨提供了领先的蓝牙低功耗信令测试方案,为生产厂家简化了低功
[测试测量]
安森美展示超低功耗的物联网解决方案
推动高能效创新的安森美半导体(ON Semiconductor,美国纳斯达克上市代号: ON ),在Electronica 2018展会展示超低功耗的物联网(IoT)方案,采用新的物联网原型平台,基于 RSL10无线电系统单芯片(SoC) 。最新增加的两个IoT平台包括 蓝牙IoT开发套件(B-IDK) 和能量采集蓝牙低功耗开关。演示包括网状网络、免电池边缘节点,和推动边缘人工智能(AI)的最新的音频和视觉方案。 RSL10是业界最低功耗的蓝牙低功耗SoC,在睡眠模式下功耗仅62.5纳瓦(nW),接收功耗仅7毫瓦(mW)。它集成一个射频(RF)收发器和Arm® Cortex®-M3微控制器,为开发智能和联接的IoT边缘节
[物联网]
安森美展示超<font color='red'>低功耗</font>的物联网解决方案
基于FPGA低成本数字芯片自动测试仪的完整方案
项目背景及可行性分析 项目名称:基于FPGA低成本 数字芯片自动测试仪 的研发 研究目的:应用V ertexⅡ Pro 开发板系统 实现对 Flash存储器 的功能测试。 研究背景: 随着电路复杂程度的提高和尺寸的日益缩减,测试已经成为迫切需要解决的问题,特别是进入深亚微米以及高级成度的发展阶段以来,通过集成各种IP核,系统级芯片(SoC)的功能更加强大,同时也带来了一系列的设计和测试问题。 测试是VLSI设计中费用最高、难度最大的一个环节。这主要是基于以下几个原因: 1、目前的IC测试都是通过ATE(自动测试仪)测试平台对芯片施加测试的。由于ATE的价格昂贵(通常都是几百万美元每台),因此测试成本一直
[测试测量]
基于<font color='red'>FPGA</font>低成本数字芯片自动测试仪的完整方案
聚积科技发表低功耗LED显示驱动器:MBI5035
  为响应全球节能减排运动,深耕品牌10余载之聚积科技推出第一款符合绿能概念的低功耗16位LED显示屏驱动器——MBI5035,以0.2伏特的低转折电压可将显示屏用电量与碳排放量减少35%,有效提升系统稳定性并延长LED寿命。聚积科技总经理陈企凯表示:“为落实企业环保概念,聚积推出低功耗节能驱动器,LED显示屏若导入MBI5035,不但能让LED显示屏的广告业主受惠于用越久、省越多,亦可共同为环境保护而努力! 有鉴于世界各国不断上涨的电价及减少温室气体排放,MBI5035是LED显示屏首选的节能解决方案”。   聚积研发的低功耗绿能产品MBI5035有利于LED显示屏制造商使用较少的电源供应器与风扇,也因为风扇数目减少,降低箱体
[电源管理]
聚积科技发表<font color='red'>低功耗</font>LED显示驱动器:MBI5035
FPGA与ASSP共舞成就100Tbps可扩展数据中心
    虽然FPGA与ASIC/ASSP是一对冤家,但此次为了成就100Tbps以上的巨型 数据中心 ,他们仍是携起手来一个在100Gbps交换机网卡上下功夫,一个在100G-400bps背板的28Gbps收发器上下功夫,以共同推进100T级数据中心时代的来临。可见,在极高端市场,他们的分工仍是较明确的。    “就下一代交换基础设施而言,由于视频和数据流量的增加,非常高的可扩展性和超大带宽成了关键要求。由于核心网络以及数据中心互连的要求,包括成千上万台服务器的大型数据中心不久就会需要100Gbps的网络连接能力,同时大型服务提供商网络也将需要具100Gbps接口的核心路由器,级联后达100Tbps以上的数据中心需求已浮出水面
[嵌入式]
FPGA全局时钟资源相关Xilinx器件原语及使用
   FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元(IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。   与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、BUFGMUX、BUFGDLL和DCM等。   1. IBUFG即输入全局缓冲
[单片机]
德州仪器发布两款超低功耗浮点DSP
德州仪器(TI)日前发布两款超低功耗浮点DSP──TMS320C6745、TMS320C6747,以及一款结合ARM应用处理器与浮点DSP的OMAP-L137。三款组件均以TI C674x DSP核心为基础,具备浮点优势与过去定点装置独具的联机外围、低功耗及低成本等特性。 新的C6745、C6747 DSP及OMAP-L137应用处理器包含USB 2.0/1.1、10/100以太网络及多媒体适配卡/安全数字(MMC/SD)外围,开发人员可轻松地在设计中加入联机功能选项。 长期以来,此类外围只适用于定点装置,或须透过多项个别组件以达到同等效能,然而,许多需透过联机进行高速数据传输或因特网存取功能的应用也相当需要
[嵌入式]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved