USB3.0线缆和连接器的阻抗和插损测试

发布者:快乐飞跃最新更新时间:2013-01-16 来源: 21ic关键字:USB3.0  阻抗  插损测试 手机看文章 扫描二维码
随时随地手机看文章

USB 3.0线缆和连接器的阻抗和插损测试

下一代串行数据标准采用的高速率已经进入到微波领域。比如,即将到来的SuperSpeed USB(USB 3.0)通过双绞线对线缆传输速的率就达到了5Gb/s。通过连接器和线缆传输如此高的速率必须考虑通道的不连续性引起的失真。为了将失真程度保持在一个可控的水平,标准规定了线缆和连接器对的阻抗和回波损耗。最新的测量使用S参数S11表征而且必须归一化到线缆的90欧姆差分阻抗。

当测量USB 3.0通道的S参数时,可选的仪器是时域反射计或TDR。TDR系统通常往待测器件注入一个阶跃电压信号然后测量是时间函数的反射电压。差分测量通过产生极性相反可相对定时的阶跃电压对实现。这篇文章中谈到的都是差分信号。

反射电压与发射器和待测器件之间的阻抗失配成比例,关系如下式:



Z0 是源阻抗,ZL(t)是待测器件的阻抗,r(t)是反射系数,Vr(t)/Vi(t)是入射和发射电压的比率。式(1)假设到待测器件的源,线缆和连接器都是匹配的,但事实上这种情况很少见。为了补偿线缆和连接器的不理想,参考平面校正(基线校正)通常进行开路,短路,负载校准。调整式 (1)可以得到待测器件的阻抗和时间(或距离)的函数,所以可以使用校准过的TDR做阻抗测量。

图1展示了USB 3.0 带有连接器线缆的的阻抗曲线。曲线表明了随着TDR 阶跃信号在线缆中的行进阻抗变化是时间的函数。注意轨迹两头的阻抗变化,那是由于连接器引起的,当使用上升时间100ps (阶跃信号)测试时连接器的阻抗规定是90+/- 7欧。TDR的上升时间非常重要,因为阻抗变化和TDR阶跃信号的上升时间成反比,而规范规定的USB 3.0信号的上升时间是100 ps,测量中匹配这个上升时间将给出信号“看到的”阻抗。

Figure 1: Differential impedance vs. time measurement for USB3.0 cable and mated connectors
图1:USB 3.0带有连接器线缆的 差分阻抗 vs 时间 测量

回波损耗或S11 是频域的测量和反射系数有关。归一化(通过反射平面校准 基线校正)反射系数的傅里叶变换给出了回波损耗是频率的函数。图2给出了USB 3.0线缆和连接器测量的结果。图中的横轴表示2GHz/div,范围是0~20GHz,纵轴表示10dB/div。回波损耗在2GHz大约是15dB,但随着频率的增加开始变得越来越小。精细的空值间隔是由线缆末端的连接器引起的,较大的空值间隔是由于连接器内部的阻抗结构决定的。

Figure 2: Differential return loss for USB3.0 cable with mated connectors
图2: USB 3.0 带有连接器线缆的差分回波损耗[page]

回波损耗可以参考图1中线缆和连接器阻抗是90欧而TDR系统差分阻抗是100欧,由于USB 3.0发射机阻抗是90欧,这个不匹配人为地减少了回波损耗。为了正确的表达回波损耗,将阻抗转化为测试到的S11 是非常必要的,转换关系由下式给出。

    and               (2)

转化可以分为两步。首先,用特征阻抗是100欧姆的测试系统得出的复数S参数计算出复数的负载阻抗。其次,用新的90欧姆参考阻抗计算出负载阻抗的S参数。回波损耗是频率的函数,所以可以计算出每个频点的S参数。

举个例子,用100欧姆阻抗表征的复合回波损耗S11 = 0.53 - 0.12J 转换到90欧姆的如下:



式2 用来将图2中测到的插损 转换到90欧姆差分阻抗。图3中的两个曲线给出了100欧姆和90欧姆特征阻抗的的回波损耗。


Figure 3: Return loss measured with 100 ohm reference (dotted line) and 90 ohm (solid line) reference
图3:100 欧姆(虚线)和90欧姆参考(实线)的回波损耗

USB 3.0 线缆和连接器的差分阻抗可以使用校正的TDR系统测量插损而得出。通过对连接到待测器件的参考平面(基线校正)运行开路,短路,负载进行校正。通过简单的转换测试系统和待测器件之间的不同阻抗进行插损补偿。

References
参考:

[1] “Time Domain Spectrum Analyzer and "S" Parameter Vector Network Analyzer”, James R. Andrews, Picosecond Pulse Labs application note AN-16a, November 2004

[2] “converting s-parameters from 50-ohm to 75-ohm Impedance”, Dallas Semiconductor/Maxxim application note November 21, 2003

关键字:USB3.0  阻抗  插损测试 引用地址:USB3.0线缆和连接器的阻抗和插损测试

上一篇:基于GPS的数据采集系统的研究
下一篇:解析无线干扰测试的测量技术和要求

推荐阅读最新更新时间:2024-03-30 22:33

USB3.0线缆和连接器的阻抗测试
下一代串行数据标准采用的高速率已经进入到微波领域。比如,即将到来的SuperSpeed USB(USB 3.0)通过双绞线对线缆传输速的率就达到了5Gb/s。通过连接器和线缆传输如此高的速率必须考虑通道的不连续性引起的失真。为了将失真程度保持在一个可控的水平,标准规定了线缆和连接器对的阻抗和回波损耗。最新的测量使用S参数S11表征而且必须归一化到线缆的90欧姆差分阻抗。   当测量USB 3.0通道的S参数时,可选的仪器是时域反射计或TDR。TDR系统通常往待测器件注入一个阶跃电压信号然后测量是时间函数的反射电压。差分测量通过产生极性相反可相对定时的阶跃电压对实现。这篇文章中谈到的都是差分信号。   反射电压与发射器和待测器件之间的
[嵌入式]
适用于USB3.0接口的新电路保护方案
          USB3.0提供更高的传输率、提高了最大总线功率和设备电流、提供全新的电源管理功能、以及向下兼容USB2.0的新型电缆和连接器。USB3.0规定的单一负载工作电流,由USB2.0规范的100mA提升为150mA。             一台USB3.0电子设备最多可以驱动6台USB装置(标准连接器和微型连接器每端口最高900mA)。因此,USB3.0电流传输能力的提高对电路保护方案提出了新的要求。             深圳市集电通实业有限公司专业生产自恢复保险丝,并指出协同电路保护方案将有助于在USB3.0应用中防止因过中大电流、过高电压和ESD瞬态电压而受损。            
[嵌入式]
电桥法测量阻抗方法
电桥法又称指零法,它利用拾零电路作测量的指示器,工作频率很宽。其优点是能在很大程度上消除或削弱系统误差的影响,精度很高,可达到10-4。 1、电桥的平衡条件 | zx|~|z4|——复数阻抗zx、z2、z3、z4的模;φx~φ4——复数阻抗zx、z2、z3、z4的阻抗角。 当被测元件为电阻元件时,取zx=rx,z2=r2,z3=r3,z4=r4,有 2、直流电桥与交流电桥 (1)直流双臂电桥 当电桥达到平衡时,ip=0,c、d两点电位相等,此时 r1-r4为桥臂电阻,阻值很小,一般不超过0。5ω。如果能在制造电桥时,使r2=r3,r1=r4并精心同步调整,满足r2r3=r1r4则被测电阻为 (2)使用凯尔文电桥应注意
[测试测量]
电桥法测量<font color='red'>阻抗</font>方法
基于FPGA的高速数据采集系统接口设计
引言 当前,越来越多的通信系统工作在很宽的频带上,对于保密和抗干扰有很高要求的某些无线通信更是如此,随着信号处理器件的处理速度越来越快,数据采样的速率也变得越来越高,在某些电子信息领域,要求处理的频带要尽可能的宽、动态范围要尽可能的大,以便得到更宽的频率搜索范围,获取更多的信息量。因此,通信系统对信号处理前端的A/D采样电路提出了更高的要求,即希望A/D转换速度快而采样精度高,以便满足系统处理的要求。 可编程门阵列FPGA的出现已经显著改变了数字系统的设计方式。应用可编程门阵列FPGA,可使数字系统设计具有高度的灵活性,因此FPGA的应用越来越广泛,而新一代FPGA--Virtex Ⅱ-PRO的出现使FPGA的功能更加强大,但
[应用]
视频阻抗测试仪的研制
  常规的微波检波二极管、梁式引线二极管视频阻抗(rv)测试方法与仪器存在与国家测试标准(gb6570-86)不一致的缺陷,急需研制出一种新型的视频阻抗测试仪以满足某重点工程对rv测试精度的要求。目前,该类型测试仪的设计与制作尚未见报道。本文根据国家测试标准(gb6570-86)设计出了与之相吻合的视频阻抗测试仪。该测试仪具有操作便捷,性能可靠和制作成本低等显著特性,在微波器件视频阻抗测试中具有广泛的应用前景。   2测量原理   视频电阻是伏安特性曲线在原点及其附近的斜率,它反映了势垒高度的相对变化,决定着在零偏置或一定偏置条件下低电平射频到直流的功率转换效率。它可由肖特基势垒二极管的伏安特性来表示      式
[测试测量]
视频<font color='red'>阻抗</font><font color='red'>测试</font>仪的研制
测量电压驻波比(VSWR)量化传输线的阻抗失配
定义和背景 在RF传输系统中,驻波比(SWR)用来衡量RF信号从功率发射源通过传输线,最终送入负载的传输效率。例如,功率放大器通过一段传输线连接到天线。 SWR反映了入射波与反射波的比率,SWR越高表明传输线效率越低、反射能量越大,可能导致发射机损坏,降低发射效率。由于SWR通常用电压比表示,也称为电压驻波比(VSWR)。 VSWR和系统效率 一个理想系统是从功率源100%地将能量传送到负载,这需要信号源阻抗、传输线及其它连接器的特征阻抗与负载阻抗精确匹配。由于理想的传输过程不存在干扰,信号交流电压在传输线两端保持相同。 而在实际系统中,阻抗失配将会导致部分功率反射到信号源(如同一个回波)。反射引起叠加和相消干扰,从而在不同
[测试测量]
测量电压驻波比(VSWR)量化传输线的<font color='red'>阻抗</font>失配
在EMI滤波器设计中的干扰特性和阻抗特性讲解
随着电子技术的发展,电磁兼容性问题成为电路设计工程师极为关注和棘手的问题。 根据多年的工程经验,大家普遍认为电磁兼容性标准中最重要的也是最难解决的两个项目就是传导发射和辐射发射。为了满足传导发射限制的要求,通常使用电磁干扰( EMI) 滤波器来抑制电子产品产生的传导噪声。但是怎么选择一个现有的滤波器或者设计一个能满足需要的 滤波器 ?工程师表现得很盲目,只有凭借经验作尝试。首先根据经验使用一个滤波器,如果不能满足要求再重新修改设计或者换另一个新的滤波器。因此,要找到一个合适的 EMI 滤波器就成为一个费时且高成本的任务。 电子系统产生的干扰特性 解决问题首先要了解电子系统产生的总 干扰 情况,需要抑制多少 干扰 电压才能满足标
[电源管理]
在EMI滤波器设计中的干扰特性和<font color='red'>阻抗</font>特性讲解
高电压CMOS放大器利用单个IC实现高阻抗检测
引言 电压的准确测量需要尽量减小至被测试电路之仪器接线的影响。典型的数字电压表(DVM)采用10M电阻器网络以把负载效应保持在不显眼的水平,即使这会引起显著的误差,尤其是在包含高电阻的较高电压电路中。 解决方案是采用静电计配置的高阻抗放大器,因此来自测试节点的放大器输入电流就微乎其微。为使输入电流值尽可能低,传统上都把 场效应晶体管 ( FET )用在这些电路的输入端。FET一般是低电压器件,并会引起难以消除的电压失调不确定性。虽然具有包括FET输入的单片式放大器,但它们通常是非常低电压的器件 (特别是那些采用典型CMOS制作方法的放大器),因此其适用范围局限在高电压应用。可以考虑一下LTC6090,这是一款精度在m
[模拟电子]
高电压CMOS放大器利用单个IC实现高<font color='red'>阻抗</font>检测
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved