基于DSP的双通道数字存储示波器

发布者:WhisperingRain最新更新时间:2015-04-23 来源: elecfans关键字:DSP  双通道  数字存储示波器 手机看文章 扫描二维码
随时随地手机看文章
  1.引言

  数字存储示波器有别于一般的模拟示波器,它是将采集到的模拟电压信号转换为数字信号,由内部的微处理器进行分析、处理、存储、显示或打印等操作。这类示波器通常具有程控和遥控能力,通过GPIO接口还可将数据传输到计算机等外部设备进行分析处理。随着大规模集成电路的不断发展,功能强大的DSP数字信号处理器的实时性越来越强。DSP凭借其强大的数字信号处理能力,为数字示波器的数据采集系统的实现提供了一个可靠而又实用的平台,并且提高了数字存储示波器的采样速率、存储深度、波形捕获能力等指标。

  本文描述的数字存储示波卡是一种基于DSP的双通道数字存储示波器。该示波器采用的是TI公司的 TMS320F2812芯片,它具有高速的数字信号处理能力和滤波功能以及实时、大容量波形存储、快速的信号处理等特性。并且本数字存储示波器具有便携、操作简单、精确度高、采样速率大等优点。

  2.总体设计

  数字示波器主要由前端稳压处理电路、AD转换电路、集成于FPGA芯片的NIOS系统及各种控制电路和SDRAM、各种键盘和LCD接口等组成。其中DSP芯片作为后端处理的核心使用的是TI公司的TMS320F2812.它是32位定点DSP芯片,内含128K*64位的片内Flash存储器18K*16位的数据/程序存储器以及4K*16位的Boot Rom,FPGA芯片作为前端采集控制处理器,使用的是Altera公司的EP2C5Q208,它是Cyclone系列的一款低成本FPGA芯片拥有多达 119808bit的内部RAM,4608个逻辑单元,支持Altera公司的NIOSII及SOPC,可满足设计要求。

图1 数字示波器硬件系统

  如图1所示,被测信号首先从通道1或通道2,由于两个通道接收到的模拟信号的幅值处于不稳定状态,必须经过调理电路处理成A/D转换电路可以接收的电压范围,否则会引起非常严重的后果。A/D转换电路可以把调理后的模拟信号经过采样、保持、量化、编码等过程后转换成数字信号,在S D R A M控制器的作用下送入F P G A芯片。在FPGA内置的NIOS的总体控制下,利用内部的FIFO进行缓冲和相应的数据处理。

  在本设计中,DSP是整个示波卡数据处理和显示的核心,进行主要的数据处理,并且输出处理结果和相应的控制信号。FPGA在DSP发出的控制信号的作用下进行工作。DSP是一种高速的数字信号处理器,经过FPGA处理并保存于缓冲存储器中的数据,在 DSP控制信号作用下,将数据送入SDRAM中的原始缓冲区中。再经过DSP各种差值和滤波等算法的处理后,送入示波卡的显示缓冲区,用于在LCD屏上的波形显示。

  2.1 前端调理电路和A/D采样的设计

  一般A / D芯片允许输入的电压幅度都是固定的(-0.5v~+0.5v),由各种信号的衰减和放大以及电压偏置网络组成的预处理电路,负责把前端接收到的不稳定的模拟信号经过方法和衰减之后,稳定在允许输入的电压范围内。总体来说,前端预处理电路由两部分组成,一是由继电器和RC共同组成的衰减网络,既可以避免信号的失真又可以方便数字存储示波卡的基准调节;二是由两片运放AD8008组成的阻容匹配网络和驱动放大电路。AD8008是具有双通道、高性能、电流反馈型放大器,其具有超低失真和噪声特性,带宽为650MHz,并且具有宽电源电压范围(5V~12V)。

图2 采样电路

  数据采集的核心是A/D转换功能。虽然DSP芯片本身具有A/D转换的功能,但是为了提高其工作速度,本设计采用两片AD9288完成模数转换的工作。在采样时钟的控制下,构成180度相位差,满足200MS/s采样速率。

  AD9288是一款双核8位单芯片采样模数转换器,内置片内采样保持电路,具有低成本、低功耗、小尺寸和易于使用等特性。AD9288采用100MSPS转换速率工作,在整个工作范围内都具有出色的动态性能。AD9288的输出为二进制码,送入 FPGA存储模块后,可直接存储。每个通道均可以独立工作,最高可达475MHz模拟带宽,可以使双通道并行工作。

  2.2 触发电路

  触发电路是信号采集系统的重要功能电路,其基本功能是提供一个稳定的触发相位点,用作水平扫描时基的时间参考零点,使波形在显示屏上稳定显示。本采集电路设计实现了一个周期和被测信号相关的触发脉冲信号,控制ADC数据采集。

  触发电路的核心部件是高速电平比较器,本采集电路中选用的是AD96685芯片和LT1713芯片。触发电路如图3所示。TrigLevel信号是迭加了源信号低频分量的比较电平,Ref是参考电位,Trig Source信号是被触发的源信号。通过改变Trig Level信号的电平值,实现触发电平的调节。通过LT1713比较整形后输出一对ECL差分时钟TrigP和TrigNP,再经过电平转换后送入 FPGA内触发器。

图3 触发电路

 

  2.3 供电电路的设计

  数字存储示波卡的电源主要分三部分,一部分给高速A/D转换器供电,第二部分给FPGA供电,第三部分是给DSP芯片供电。考虑到成本和实用性等因素,使用比较常见的可调电源LM1117为A/D转换器和FPGA供电。[page]

  A/D转换器需要的额定供电电压是+3.3V,单片A/D转换器在正常工作的情况下的功率是 689mV,故耗费的电流在210mA左右,LM1117的额定供电电流800mA,使用两片可较好满足要求。FPGA供电分为内核供电和IO端口供电。内核供电电压为1.2V,由LM1117供电;IO端口可以进行包括1.5V、1.8V、2.5V、3.0V和3.3V等多种配置,其电源也同样由 LM1117来提供。示波卡的运算放大器和场效应管等器件所需的负电压则由LM2991来提供。LM2991是输出可调低压差稳压器,输出电压调节范围为 -2V至-25V(输出电流为1A)。

  DSP需要工作在更稳定的电压下,在示波卡的设计中用到了由TI公司生产的双电压输出芯片 TPS70151.该芯片可以同时提供两路不同的电压,并且可以通过人为控制去改变上电顺序。如图4所示,两路输入VIN1和VIN2都被接到 VDD5,VOUT1和VOUT2输出3.3V和1.8V.SEQ可以用来控制上电顺序,接地说明被置为低电平,那么VOUT1先输出3.3V,直到 VOUT1输出电压达到2.7V左右时,VOUT2才开始有输出电压。MR1和MR2被用来人为的设置输入电压1和输入电压2,可用于控制RESET的输出电平,当两个引脚的任何一个输入电平为低时,那么RESET输出低电平。其他的控制端与DSP芯片连接,那么我们可以通过在DSP中编写C语言程序的方式达到对电源电压的控制。

图4 DSP数字电源电路原理图

  2.4 LCD显示的设计

  在本设计中,采用的LCD是FY43-4827-65K,具有480*272的高分辨率的彩色 TFT显示屏。采用16位标准8080总线接口方式、色彩支持65536色使图像。超高的24MHz无等待总线读写速度,单点读写周期高达42ns,无需任何等待,可以和任何高速系统接口。独有显存更新窗口设定功能,用户可任意指定读写区域。

  对缓冲区的较高要求,示波卡需要对系统内存进行扩展,所以加入SDRAM作为显示缓冲区,用于存储临时数据、中间结果。

  LCD以ILI9320为控制器,ILI9230具有统一的时序逻辑(如图5所示)和非常丰富的指令编码,支持MSP430、51、DSP、FPGA等系列CPU.根据LCD控制器中不同的指令编码和DSP中的数据端口定义,还可以自行设计对LCD的控制指令和编程方式,实现对LCD屏上显示位置、显示内容以及色彩的组合控制。

  如图6所示,DSP通过数据总线与SDRAM的数据交换,把处理后的数据送入显示缓冲区中。同时DSP也可以通过控制总线向ILI9230发送指令,使其从SDRAM中读取数据,并送入LCD显示,这样就完成了一个显示的过程。

  图5 LCD控制器总线时序图

  图6 LCD显示模块硬件框图

  3.结束语

  本文采用DSP与FPGA相互配合的方案,设计出了一种嵌入式数字存储示波器。在无操作系统的情况下,实现波形处理和显示以及键盘控制,提高了CPU的运行效率。在本方案中,FPGA作为前端的电路逻辑控制的核心,并做前期的一些数据处理;而DSP做作为本设计中整个系统的核心,示波器的滤波、差值过程以及显示和控制功能均在DSP芯片上完成,数字存储示波器的实时反映速度得到提高。通过实际的测试和使用,该示波器已基本达到了初期的设计要求,各项性能也达到了预定指标。

关键字:DSP  双通道  数字存储示波器 引用地址:基于DSP的双通道数字存储示波器

上一篇:基于S12的简易数字示波器的设计方案
下一篇:示波器的分类简介

推荐阅读最新更新时间:2024-03-30 22:56

基于DSP和Modbus总线的智能断路器控制器设计
  作为输配电网络中保护用的电力断路器(包括框架式断路器和塑壳式断路器),在设备过载、短路时,能安全、可靠地切断故障电流,防止事故扩大危及到整个输配电系统。随着科学技术的进步,人们对供配电系统的自动化程度要求越来越高,传统断路器的功能已不能满足供配电系统自动化的需要。断路器控制器正在向智能化、多功能、模块化及可通信的方向发展。对于供电系统中的多台断路器要求能实现联网通信、集中监控等功能,即第四代断路器,同时对高分断能力、多保护功能、高可靠性提出了更高的应用要求。本文着重研究和设计了一种基于DSP的Modbus总线的新型可通信智能断路器控制器,并给出结合断路器的上位监控软件的完整应用实现。该控制器不仅具有三段保护的基本功能,还能实现在
[嵌入式]
意法半导体携手DSP Concepts 为STM32用户提供音频设计工具
中国,2017年3月27日 —— 横跨多重电子应用领域、全球领先的半导体供应商意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM)新推出简易好用的图形界面的STM32™微控制器设计工具,让穿戴设备、物联网硬件等小电子产品现在能够为消费者提供高端音频功能,例如高级听觉用户界面。 意法半导体与Audio Weaver设计工具的开发者DSP Concepts合作,为STM32 ARM® Cortex®-M 32位微控制器用户推出一款免费版的音频设计工具 ST-AudioWeaver。Audio Weaver让产品设计人员无需写代码即可开发复杂的数字音频应用。开发人员只需在图形用户界面上从音频模块
[嵌入式]
意法半导体携手<font color='red'>DSP</font> Concepts 为STM32用户提供音频设计工具
基于单片机和FPGA的简易数字存储示波器设计
l 引言   与传统模拟示波器相比.数字存储示波器不仅具有可存储波形、体积小、功耗低,使用方便等优点,而且还具有强大的信号实时处理分析功能。在电子测量领域,数字存储示波器正在逐渐取代模拟示波器。但目前我国使用高性能数字存储示波器主要依靠国外产品,而且价格昂贵。因此研究数字存储示波器具有重要价值。借于此,提出了一种简易数字存储示波器的设计方案,经测试,性能优良。 2 数字存储示波器基本工作原理   数字存储示波器与模拟示波器不同在于信号进入示波器后立刻通过高速A/D转换器将模拟信号前端快速采样,存储其数字化信号。并利用数字信号处理技术对所存储的数据进行实时快速处理,得到信号的波形及其参数,并由示波器显示,从而实现模拟示波器功能,而
[单片机]
基于单片机和FPGA的简易<font color='red'>数字存储</font><font color='red'>示波器</font>设计
先进的调制和RF传输从实验室走向现实应用
    在近日举行的IEEE射频无线会议上,众多发言人纷纷表示:先进的调制和RF传输机制正在迅速走出实验室,进入现实问题的解决方案中。     在话题范围从超宽带(UWB)个域网到Wi-Fi网格的广泛讨论中,学术研究人员通过几个具体的实例阐述了先进的无线数据和传感器网络如何才能满足全球消费者的需求。     加州大学洛杉矶分校(UCLA)的Deborah Estrin是该学校嵌入式网络传感中心(CENS)的主要研究人员,她向我们演示了河流与森林监测系统,展示了在执行精准农业和物种多样性跟踪等任务中,无线传感器网络是如何与调节器和机器人技术相结合形成自适应视觉的。     “异质性和空间可变性是常见的环境难题,这些问题特
[网络通信]
基于S3C44B0X的嵌入式Socket通信设计
随着微电子技术的不断创新和发展,嵌入式系统已经广泛渗透到科学研究、工程设计、国防军事、自动化控制领域以及人们日常生活的方方面面。由嵌入式微控制器组成的系统其最明显的优势就是可以嵌入到任何微型或小型仪器和设备中。 嵌入式系统是指将应用程序、操作系统与计算机硬件集成在一起的系统。它以应用为中心、以计算机技术为基础,而且软硬件可以裁剪,因而是能满足应用系统对功能、可靠性、成本、体积和功耗的严格要求的专用计算机系统1。嵌入式系统与通信、网络技术的结合可以极大地增强网络的智能化与灵活性,拓展通信功能,从而实现各种通信系统之间的互联互通。本文给出一种适合于中/低端应用的通信平台设计方案,它可支持Ethernet网络之间的数据传输,并且具有R
[应用]
DSP程序构造的加密体制
目前,DSP以其卓越的性能、独有的特点,已经成为通信、计算机、消费类电子产品等领域的基础器件。同时,随着对知识产权的重视,在利用DSP进行产品设计时,如何保护自己的成果,防止破译者窃取,也成为设计者工作在一个重要方面 。如果产品大批量生产,那么可以利用掩膜技术等工艺将操作程序及数据写入芯片,使它们不能被读出,达到保护的效果。对于还没有形成规模的产品,使用这样的方法就会使成本大大增加。因此,本文提出一种方法,利用3DES、Geffe发生器和MD5等算法,构造一种加密体制,来保护DSP程序。 1 加密原理及硬件结构 1.1 加密原理 该体制的加密原理可分为2个层次。首先是对程序的初始保护,就是把程序写入DSP芯片之前,对源代码进
[嵌入式]
TI首届大陆—台湾两岸大学生DSP 设计大奖赛
台湾国立交通大学和北京理工大学分别摘取算法和系统类别冠军 2006 年 12 月 11 日,上海讯 日前,由德州仪器主办的大陆 - 台湾两岸大学生 TI DSP 设计总决赛在上海交通大学徐汇校园胜利落下帷幕,来自台湾国立交通大学和北京理工大学的两支代表队从 14支参赛队伍中脱颖而出,分别摘取算法实现组和系统类别组的冠军。这是两岸大学生在 DSP 教育、开发、创新和应用方面的第一次直接对话和交流。   作为 DSP 技术全球领先的半导体公司,德州仪器( TI ) DSP 大学生设计大赛,是 “ TI大学计划 ” 的经典项目,一直为广大电子工程领域高校的学生、教师和产业界的积极关注。此次竞赛分
[嵌入式]
Celeno高性能802.11ac Wave 2 4x4产品采用CEVA DSP
全球领先的蜂窝通信、多媒体和无线连接DSP IP平台授权厂商CEVA公司宣布Celeno Communications已经获得CEVA-XC DSP授权许可,部署用于其802.11ac Wave 2 4x4 Wi-Fi芯片产品组合。Celeno已经使用CEVA-XC构建了一个强大、灵活和高效的解决方案,用于下一代Wi-Fi 802.11ac接入点和客户端设备。 Celeno是视频级Wi-Fi和其它高要求多媒体和数据家庭网络应用的领导厂商,其802.11ac Wave 2 4x4 Wi-Fi芯片系列Quicksilver超越了最新行业标准,为设备制造商提供了功能性和灵活性以配合客户未来的要求。Quicksilver使用其智能
[嵌入式]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved