改善汽车生态学、安全性和舒适性,四大测试分析是关键

发布者:SerendipityGlow最新更新时间:2017-08-28 来源: 21ic关键字:ECU  FPGA  RF系统  测试系统 手机看文章 扫描二维码
随时随地手机看文章

中国汽车产量已超过美国跃居全球第一,未来5-10年还将保持不断增长的态势。中国汽车工业协会预计,2010年汽车产量增速在10%左右,有望达到1500万辆。中国目前已涌现不少知名的企业,包括汽车制造商、模块化系统供应商和元器件供应商、电子设备商等,特别是一汽、二汽、比亚迪、奇瑞、吉利、航盛、长安等本土厂商在自主开发和创新上取得的长足进步带动了中国汽车电子产业的快速发展-。

然而,面对日益复杂的汽车设计需求,特别是要推出中高端和商用的新能源汽车之时,自主创新和开发之路并非坦途。泰克科技的专家曾在不久前举办的一场汽车电子技术论坛上以拥有“100多个ECU、软件代码已经达到700万行”的丰田Lexus460汽车为例,强调了电子部件在汽车特别是高端汽车中所占据的比例越来越高。“如图1,汽车电子关乎目前汽车设计的三大市场挑战,即如何满足生态(环境保护)、更舒适方便和增强安全性的要求,而围绕解决这些挑战的系统和子系统正是目前汽车电子设计的热点和难点。”他指出。“而局域网、动力系统、电子控制单元和数字RFID的应用在改善汽车生态学、安全性和舒适性方面扮演了重要的角色。

图1:汽车设计的三大市场挑战引发更多设计热点

四大测试分析,一个也不能少

泰克的专家在演讲中强调,无论对于需要改善燃油效率或采用新能源的动力传动系统,还是有助于提升驾车和娱乐舒适性的车身及影音娱乐系统,抑或制动、转向等安全驾驶系统,局域网(LAN)的使用量正不断提高,以实现传动控制、车身控制或各种线控操作(X-by-wire control);由于需要提高汽车的能耗效率,因此汽车的引擎控制单元和电源系统变得更加复杂,而混合动力和清洁燃料柴油机技术要求高级电子控制系统,以保证安全及环保;利用电子控制单元(ECU)控制基本汽车系统和非基本汽车系统正成为新的行业标准,这些ECU基于数字技术(MCU、FPGA等器件),要求更深入地了解复杂的定时和信号完整性问题;汽车安全系统采用胎压监测(TPMS)和RFID系统,需要开发和测量实时RF系统,要能够高效监测汽车操作和状态。

(一)局域网测试分析

泰克的专家在演讲中阐述到,汽车设计中正集成各种串行数据技术和应用来实现LAN,如CAN、LIN、MOST和FlexRay。串行通信可改善电路板设计,因为串行接口集成到处理器、ASIC、FPGA等器件中,使得连接数量减少、元件总成本下降。最终汽车设计通常包含多个串行标准、混合信号、混合数据速率、单端信号和差分信号,这就需要一种集大成且易用的高品质测试分析解决方案,以完成信号之间定时、信号完整性测试分析和调试。

对于汽车中常用的CAN、LIN这类低速串行总线的调试,泰克的DPO/MSO4000系列示波器提供了简单、易用、完整、高品质的触发、捕获和解码解决方案。如图2,该示波器系列提供了搜索和标记功能,可在事件表显示解码后的带有时间标记的CAN消息帧,这一功能是其他竞争性产品所不具备的。

图2:泰克的DPO/MSO4000系列示波器CAN解决方案。

对于方兴未艾的高速差分串行总线FlexRay,DPO/MSO4000系列也提供调试解决方案。泰克公司的FlexRay物理层分析软件DPO4AUTOMAX还全面支持物理层分析,提供完整的一套工具评估物理层性能,包括眼图分析、同步测量、定时测量、时间间隔误差 (TIE),并可通过USB或以太网与外部计算机一起运行

(二)动力系统测试分析

动力系统无疑是汽车的心脏,而与动力系统相关的电子电路的高质量稳定运行将很大程度上决定整车的性能表现,其中既包括通过ECU实现的电子控制部分,还包括汽车电源电路,特别是新能源汽车。

汽车ECU根据放在汽车各处的传感器传回的数据实时计算信息,确定最佳的引擎控制参数值。由于ECU内置到汽车引擎室中,噪声环境更加恶劣,同时由于对更高频率的分析需求也在不断上升,特别是对微秒级、毫秒级以及甚至纳秒级瞬态信号或尖峰的抗扰能力,对传统示波器和探头分析纳秒级的高频噪声提出了挑战。泰克专家建议降低测量系统的电气负荷,包括使用低输入电容的差分探头。泰克专家还针对部分工程师希望利用信号源进行动力系统电子控制单元现场仿真测试提供了基于信号源的测试方法,例如利用AFG3000系列函数信号发生器仿真各种汽车传感器信号, 如压力、温度、速度、旋转和角度位置,对汽车应用中的引擎控制单元进行功能测试和优化。

图3:利用AFG302xB和AFG3011测量和优化引擎控制单元。

汽车电源电路的测试与其他电子系统上的电源测试类似,需要进行包括开关损耗、传导损耗、平均功率损耗以及安全工作区(SOA)在内的主要性能测试。目前,业界已经具有完整、方便易用的电源测试解决方案,例如泰克公司就提供了业内最完整的集成电源分析解决方案DPO4PWR和DPO3PWR电源分析应用模块,可实现开关损耗测量、安全工作区、谐波、波纹、调制、转换速率等全面的测试,并能实现自动测量功能,可极大地简化汽车电源应用的功率分析工作。

针对汽车电子测试中完全浮地测试的特点,泰克的专家建议工程师在测试中采用相对价格较高但同时性能更高的差分探头来确保消除共模部分的影响。“有时候我们进行单板测试很顺利,但是在系统中运行时就出现问题,很多时候都可能是测试时未能考虑到共模部分的影响造成。”他指出。他进一步与工程师分享了泰克在探头上的领先技术:“例如,TDP探头就特别适合进行浮动电压测量,其输入电容小于1pF,而且具有业内独有的探头可编程控制特性,适合于自动测试系统的实现。”

(三)数字器件分析

在汽车中的电子控制单元、信息娱乐系统和安全子系统中,越来越多的使用MCU、FPGA等数字IC,形成了各种嵌入式系统。泰克的专家分析指出,与需要用逻辑分析仪进行多条通道、复杂触发、条件存储、反汇编、源代码级软件调试的CPU不同,对于MCU和FPGA的调试,一台性能优良、功能配置齐全的混合信号示波器(MSO)就足够了。

以下是嵌入式系统中两种常见的定时测量:事件时间相隔很远——要求在长时间内以高定时分辨率(高采样率)采集多条通道(长记录长度);数字状态跳变——要求在短时间内捕获信号,但定时分辨率要非常高。实时MSO,如采用MagniVu应用模块的MSO4000,就特别适合监测随时间变化情况。另外,MSO4000的16个数字通道可以分别设置电平,可以在一个设计中使用不同的逻辑类型,并可在多条通道中触发建立时间/保持时间违规。

对于FPGA的调试挑战,泰克专家列举了以下几点:1.设计规格和复杂程度日益提高、接入内部信号受限;2、上市时间压力迫使产品开发和调试周期日益缩短;3、在FPGA中增加调试电路会影响设计性能和占用宝贵的芯片空间等等。

图4:经济高效的FPGA实时逻辑调试解决方案。

泰克公司提供了经济高效的FPGA实时逻辑调试解决方案来应对这些挑战:MSO4000混合信号示波器或TLA系列逻辑分析仪 (》v4.3)+ FS2 FPGAView控制软件,配套FPGA厂商的复用器和JTAG电缆,可4步轻松完成:创建接口模块为调试环境配置FPGAView将FPGA引脚映射到MSO4000或TLA系列逻辑分析仪进行测量。

另外,泰克公司还提供了DPOxAudio音频分析模块,可对车载娱乐系统音频总线I2S进行译码分析。

(四) 数字RF测试

一些新的安全和监测系统技术将RFID广泛地应用于在汽车电子系统中,如胎压监测(TPMS)、防盗器、无键输入系统、倒车雷达元件和系统。RFID的应用日益增多,部分在过去高级轿车中应用的技术将成为未来大部分汽车的标配,例如今年轮胎气压监测系统强制性标准立项的呼声日益高涨,监测泰克专家也指出,在倒车雷达应用中,过去国内汽车厂多采用直接购买模块进行应用,而现在很多自己开始设计,将必然促进在更多汽车中的广泛应用。

如前文所述,近年来汽车电子系统越来越复杂化、更多具有较强EMI特性的开关电源进入汽车电子系统中,这些对RF的测试带来了挑战,使用传统的频谱分析工具来对这些瞬态信号进行测试。泰克专家对于汽车RF测试给出了一些建议供工程师参考:可采用泰克公司的双通道信号发生器AFG3022B进行,以生成4位RFID码型信号和同步触发信号,实现对134.2kHz的RFID接收机IC进行功能测试;利用任意波形和函数发生器来产生汽车内的复杂信号环境,例如对于倒车雷达脉冲式噪声系数测量,可采用简便易用的双通道AFG3252来生成两个同步脉冲信号,为RF放大器供电,在频谱分析仪上触发噪声系数测量。

小结

近年来,中国汽车电子设计领域日益活跃,与以前整车厂商主要直接使用国外成熟的模块产品相比,很多厂商加大了自主研发的力度,本土汽车电子设计企业也在积极寻求与整车企业合作。

然而市场调研公司的数据表明,目前在中国大陆活跃的汽车电子设计企业整体实力仍然偏弱,在市场排名中前十位仅有一家本土企业。作为后来者,本土汽车电子设计企业必须加强与领先技术提供商的合作,以加强产品开发能力。,目前泰克已与国际和国内领先汽车电子设计商建立了广泛的技术合作。作为领先的测试测量技术提供商,泰克的仪器仪表将帮助广大的工程师克服汽车电子的设计挑战,满足生态(环境保护)、更舒适方便和增强安全性的市场需求。


关键字:ECU  FPGA  RF系统  测试系统 引用地址:改善汽车生态学、安全性和舒适性,四大测试分析是关键

上一篇:高亮度LED的高精度高性价比测试
下一篇:UPS电源的测评方法介绍

推荐阅读最新更新时间:2024-03-30 23:34

基于FPGA的二次群分接器的结构分析及实现
   1.引言   为了提高传输速率,扩大通信容量,减少信道数量,通常把多路信号复用成一路信号进行传输。在多种复用方式中,时分复用是一种常用的方式。时分复用是多路信号按照时间间隔共享一路信道进行传输。复接是把多路速率相对较低的数字信号通过某种协议复合成一路信号进行传输;而分接正好相反,是把一路速率相比高的信号按照对应的协议分割成发送端对应的速率相对较低的信号。为了规范复接与分接协议,ITU(国际电信联盟)根据传输速率的不同等级,将复接的数字信号为基群、二次群、三次群、四次群等,以我国实际应用为例,速率分别:2.048MHz、8.4.48MHz、34.368MHz、139.264MHz。本文介绍基于FPGA实现二次群数字信号的分接
[嵌入式]
基于<font color='red'>FPGA</font>的二次群分接器的结构分析及实现
QuickLogic发布超低功耗PolarPro FPGA
QuickLogic公司今天发布了最新的FPGA产品——PolarProTM系列。PolarPro器件具有费效比高、功耗超低等优点,并提供小型化封装,引领了未来设计趋势。PolarPro系列产品支持便携应用所必须的节能策略,同时保持了传统FPGA器件灵活配置和开发迅速的优势,将在便携电子产品市场为FPGA应用赢得更多机会。 PolarPro系列独有的嵌入式电路同时满足了降低功耗与削减系统设计开销的需求。通过集成FPGA逻辑与嵌入式电路,PolarPro器件的电路实现了高速总线对总线接口、双端口SRAM模块以及共位异步FIFO控制器、高费效比DDR存贮器扩展以及时钟管理单元。PolarPro器件的所有电路均能用新的超低功耗模式(V
[新品]
FPGA 重复配置和测试的实现
从制造的角度来讲,FPGA测试是指对FPGA器件内部的逻辑块、可编程互联线、输入输出块等资源的检测。完整的FPGA测试包括两步,一是配置FPGA、然后是测试FPGA,配置FPGA是指将FPGA通过将配置数据下载编程使其内部的待测资源连接成一定的结构,在尽可能少的配置次数下保证FPGA内部资源的测试覆盖率,配置数据称为TC,配置FPGA的这部分时间在整个测试流程占很大比例;测试FPGA则是指对待测FPGA施加设计好的测试激励并回收激励,测试激励称为TS。 通常来说,要完成FPGA内部资源的完整测试需要针对不同的待测资源设计多种配置图形,多次下载到FPGA,反复施加激励和回收测试响应,通过对响应数据的分析来诊断故障。因此
[嵌入式]
<font color='red'>FPGA</font> 重复配置和测试的实现
级联信号处理器的FPGA实现
  0 引 言   在数字信号处理领域,滤波器无疑是个非常重要的环节。而在数字滤波器中,有限脉冲响应(FIR)滤波器因为其线性相位的特点,应用尤为广泛。实际应用中FIR滤波器分为常系数FIR滤波器和变系数FIR滤波器。常系数FIR滤波器的系数固定不变,可根据其特点采用分布式算法进行设计,故实现起来速度快,消耗的资源少。变系数FIR滤波器的系数是不断变化的。当前含有变系数FIR滤波环节的芯片普遍存在速度与处理级数的矛盾,有效解决此问题具有重要的现实意义。   随着片上系统(SOC)时代的到来,可编程逻辑器件不仅为FIR滤波器的设计提供了一条可行而高效的方法,而且更被广泛地使用于数字信号处理的各个领域。采用INMOS公司的IMS
[嵌入式]
级联信号处理器的<font color='red'>FPGA</font>实现
采用FPGA来实现自适应波束形成算法
  1 引 言   在雷达及声纳信号处理系统中,波束形成算法通常采用DSP软件编程实现,控制逻辑电路采用CPLD来完成,这种方法具有软件编程灵活、功能易于扩展的优点,但对于实时性能要求很高的系统,如雷达、声纳探测和超声成像等系统中为了提高对目标变化实时跟踪和测量,就必须尽量缩短信号处理的时间,过长的运算处理时间会对水下目标的探测性能产生较大的影响。声纳工作环境中总存在着各种干扰(例如本舰辐射噪声、近场其他船只的干扰等),普通波束形成系统是一种预形成波束系统,当他处在各向同性、均匀韵噪声场时,可能具有相当好的检测能力,但是出现近场干扰,或者背景噪声有某种不平稳性,声纳的检测能力就会迅速下降,以至完全失去检测能力,而自适应波束形
[嵌入式]
采用<font color='red'>FPGA</font>来实现自适应波束形成算法
基于FPGA分布式算法的低通FIR滤波器的设计与实现
    0 引言 传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。 分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通FIR滤波器;利用线性相位FIR滤波器的对称性减小了硬件规模;利用分割查找表的方法减小了存储空间;采用并行分布式算法结构和流水线技术提高了滤
[嵌入式]
基于DSP和FPGA的卫星测控多波束系统设计
一、引言 卫星测控多波束系统主要针对卫星信号实施测控,它包括两个方面:信号波达方向(DOA)的估计和数字波束合成。 波达方向的估计是对空间信号的方向分布进行超分辨估计,提取空间源信号的参数如方位角、仰角等。 数字波束合成也称为空域滤波,主要是根据信号环境的变化自适应地改变各阵元的加权因子,在期望信号方向形成主波束,在干扰信号方向形成零陷,降低副瓣电平,目的是在增强期望信号的同时最大程度的抑制无用的干扰和噪声,并提取有用的信号特征以及信号所包含的信息。用于测向和波束合成的算法很多,选择合适的算法来满足系统的需求是一个重要方面。另一方面,该系统对实时性有一定的要求,要求在限定时间内完成测向和波束合成权值的计算。 本文所介绍的卫星测控多
[嵌入式]
基于DSP和<font color='red'>FPGA</font>的卫星测控多波束<font color='red'>系统</font>设计
基于Virtex-6 FPGA的三种串行通信协议测试及对比 (二)
 FPGA模块结构如图10所示。通过VIO控制模块,可对包事务类型、包载荷、发送地址等参数进行设置。本测试将包载荷设为256字节,读/写内存空间设为DSP的MSM(Multi-core Shared Memory)空间。        图10 SRIO 2.0通信测试FPGA模块结构   DSP方面,需要进行相关寄存器的配置,完成SRIO的初始化,使DSP作为目标端处理FPGA发来的SRIO读/写请求。DSP主要配置流程包括使能SRIO接口,串并转换模块,链路数目,链路线速率,设备ID等参数的设置。   使用ChipScope软件观察FPGA相关信号,如图11,图12所示。        图11 SRIO 2.0读测试信号波形
[电源管理]
基于Virtex-6 <font color='red'>FPGA</font>的三种串行通信协议测试及对比 (二)
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved