测量逻辑门电路的时延参数

发布者:大橙子5511最新更新时间:2020-03-06 来源: eefocus关键字:逻辑门电路  时延参数  CMOS 手机看文章 扫描二维码
随时随地手机看文章

1 .熟悉CMOS常用门电路与非门、或非门异或门反相器的性能,并验证其逻辑功能。 2.利用六反相器CD4069测量逻辑门电路的时延参数。将CD4069中的六个非门按图1 依次串联连接,在输入端输入250KHz的TTL信号,用双踪示波器测输入、输出的相位差,计算每个门的平均传输延迟时间的t pd 的值。 输入 输出 图1 测量逻辑门电路的时延参数


1 .熟悉CMOS常用门电路与非门、或非门、异或门及反相器的性能,并验证其逻辑功能。

2.利用六反相器CD4069测量逻辑门电路的时延参数。将CD4069中的六个非门按图1 依次串联连接,在输入端输入250KHz的TTL信号,用双踪示波器测输入、输出的相位差,计算每个门的平均传输延迟时间的t pd 的值。

输入  输出

图1 测量逻辑门电路的时延参数

关键字:逻辑门电路  时延参数  CMOS 引用地址:测量逻辑门电路的时延参数

上一篇:示波器的基本使用方法及步骤
下一篇:使用示波器必须知道的事——使用注意事项

小广播
最新测试测量文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved