ram内存
-
OCP Summit 2024峰会上,联想展示了一台特殊的服务器ThinkSystem SR860 V3,居然容纳多达128条内存,总容量恐怖的16TB! 这台服务器基于Intel五代至强,四路配置,每路搭配16条内存插槽,总计64条,都插入128GB DDR5 RIDMM的话,总容量就是8TB。 那么如何达成16TB?单条256GB还不成熟的情况下,联想走了另一条路...
-
英特尔携手行业伙伴,以创新方法实现标准DRAM模块内存带宽翻倍,该即插即用的解决方案可释放至强6性能核处理器潜力。 一直以来, 英特尔深耕处理器市场——这些处理器被看作是保障计算机出色运行的“大脑”,但不能忽略的是,系统内存(DRAM)在提升整体性能方面也扮演着重要角色。 特别是在服务器领域,由于处理器核心数量的增长速度超过了内存带宽的提升,这就意味着每个核心实际可...
-
11 月 14 日消息,据韩媒 ETNews 报道,三星电子、SK 海力士、美光均对在下代 HBM4 内存中采用无助焊剂键合(Fluxless Bonding)技术抱有兴趣,正在进行技术准备。 SK 海力士此前已宣布了 16 层堆叠 HBM3E,而从整体来看 HBM 内存将于 HBM4 开始正式转向 16 层堆叠。由于无凸块的混合键合技术尚不成熟,传统有凸块方案预计仍将是 HB...
-
史上最贵游戏机PS5 Pro即将发售,有海外博主提前搞到一台,二话不说就给拆了,发现了一些意想不到的变化。 处理器果然还是基于古老的Zen2架构,别说是最新的Zen5,甚至都没升级到Zen4,依然8核心16线程。 GPU变化非常大,不但升级了架构,融合了RDNA3基础渲染、RDNA4光线追踪,还扩大了规模,CU单元猛增到60个,号称渲染速度提升45%。 算力性能16....
-
2024 年 10 月, 研华科技宣布推出新一代SQRAM CXL 2.0 Type 3 内存模块。Compute Express Link (CXL) 2.0 是内存技术的下一代进化产品,可通过高速、低延迟的互连实现内存扩展和加速,满足大型 AI 训练和高性能计算集群的需求 。 CXL 2.0 建立在 CXL 规范的基础上,引入了内存共享和扩展等高级功能,使异构计算环境...
-
内存的分类: 内存由于具备访问速度快,访问方式简单等优点,成为了PC或者是嵌入式硬件平台上不可或缺的元件。在开始学习如何使用内存之前,非常有必要先了解一下内存的分类: DRAM:它的基本原件是小电容,电容可以在两个极板上保留电荷,电容就是通过电荷来保存信息的,为了保持数据不丢失,所以必须定期充电,也叫做刷新,否则数据会丢失。缺点:由于要定期刷新存储物质,存取速度较慢。 SR...
-
首先看2440的地址线:mini2440原理图.pdf 2440的芯片提供了27根地址线=128M。 S3c2440芯片对外提供的引脚上,只给出了27根地址线addr .这27根引脚地址线,只能访问128M的外设空间。 为了扩大外设的访问范围,S3c2440芯片又提供了8个片选信号nGCS0~nGCS7。当某个片选信号nGCSx有效时,则可以通过27根地址线去访问对应这...
-
6410的地址空间分布: S3C6410处理器拥32位地址总线,其寻址空间为。其中高为保留外设区,低2GB区域又可划分为两部分:主存储区和外设区。 外设主要是寄存器所在的地址。 主存储区分为:Boot镜像区、内部存储区、静态存储区、保留区、动态存储区: Boot镜像区:这个区域的作用正如它的名字所述,是用来启动ARM系统的。但是这个区域并没有固定的...
-
使用说明,根据MCU不同 用户只需修改4函数 //单总线复位函数 int OWReset(); 单线总线的复位函数,注意这个要做相应修改,如果期间存在要返回1,期间不存在返回0, 直接从总线上读取的是期间存在返回0,不存在返回1 //向总线发送一个字节 void OWWriteByte(unsigned char dat); //向总线发送一位 void OWWriteBi...
-
内存由于具备访问速度快,访问方式简单等优点,成为了PC或者是嵌入式硬件平台上不可或缺的元件。在开始学习如何使用内存之前,非常有必要先了解一下内存的分类: 1.1内存分类: 1.2 DRAM分类 2.内存内部结构: 包括:表结构,L-Bank,寻址信息(包括L-Bank选择信号和行地址)。 2.1表结构:...
-
1. 时钟初始化 1.1 时钟初始化分析 1)晶振频率 2)有几个PLL 3)PLL会产生那些时钟 4)产生的时钟是干什么的 eg: S3C2440: 1)晶振12MHz 2)有MPLL、UPLL 3)MPLL产生FCLK、HCLK、PCLK UPLL产生UCLK 4) S3C6410:...
-
10 月 21 日消息,据三星半导体韩国当地时间本月 17 日技术博客,三星电子同联想一道完成了业界首个 128GB CMM-D CXL 内存模块联合验证。 此次受测 CMM-D 模块搭载三星电子 12nm 级 32Gb DDR5 DRAM 颗粒与澜起科技的新一代 CXL 控制器,相较以往产品带宽提升 10%,延迟降低 20%,在支持 CXL 的联想服务器上成功进行了测试。...
-
10 月 10 日消息,据韩媒 ZDNET Korea 当地时间今日报道,行业消息称三星电子因向大客户英伟达供应 HBM3E 内存出现延迟,将 2025 年底的 HBM 产能预估下调至每月 17 万片晶圆。 IT之家获悉,三星电子今年二季度设下的目标是到今年底 HBM 内存月产能达 14 万~15 万片晶圆,到明年底进一步增至 20 万片,以回应主要对手 SK 海力士的增产计划...
-
1、2440地址空间 先去找PCB原理图,看CPU引出的内存地址线和数据线的宽度。 说明内存的其实地址是0x30000000为起始地址。 初始化内存其实是去初始化存储器控制器,只有初始化好这个存储器控制器之后才能访问相应的芯片。 2、内存芯片的硬件连接 3、存储控制器 打开芯片手册,找到存储器控制器章节, 该寄存器分成了8个组,用于设置总线宽度和等待状态的寄存...
-
1、6410地址空间 外设区:从0x70000000-0x7FFFFFFF有256MB 主存储区:从0x00000000-0x6FFFFFFF有1972MB 对于主存储区: 静态存储区可以接我们的NOR Flash以及One nand等等设备,它的6*128MB意思是有6个BANK,每个BANK有128MB. 动态存储区:它的起始地址为0x50000000,是内存的起始...
-
1.S3C6410 地址空间 For memory at the table details 2. SDRAM图解 3. SDRAM 芯片容量计算: L_BANK 数目 * 一个 L_BANK 中的单元数目 * 每个单元的位宽 4. 根据芯片手册分别完成 SDRAM 控制器初始化 ,以及 SDRAM 芯片初始化...
-
本代码适用于无操作系统的STM32单片机开发,功能强大。 可申请到地址空间连续的不同大小的内存空间,且用户接口简单,使用方便。 直接复制粘贴如下代码即可: memory.h: #ifndef __MEMORY_H__ #define __MEMORY_H__ #include stdio.h #include string.h #include incl...
-
长期以来,汽车功能安全主要由一级供应商和汽车主机厂商(OEM) 负责。如今,随着车辆系统复杂性的提升和车内电子元件的不断增加,功能安全正逐渐成为半导体厂商关注的焦点。凭借专门打造的符合 JEDEC 标准的车规级产品组合,美光推出了 SAFER 汽车功能安全解决方案,致力于满足汽车行业对功能安全的需求。美光 LPDDR5 内存基于 SAFER 框架打造,现已正式发布并已量产,旨在...
-
1、更改C:WINCE600PLATFORMSMDK6410SRCINCMemParam_mDDR.inc ; 31th register in P1MEMCFG shoud be set as '0' to support one cke control DMC1_MEM_CFG EQU ((1 30)+(0 21)+(0 18)+(2 15)+...
-
客户是一家主要以计算机(含嵌入式计算机)、存储设备、存储系统、软件及辅助设备、电子器件和元件销售;存储产品设计、车载计算机设计、加固计算机及周边设备设计计算机系统、存储设备及信息安全类设备、加固计算机及周边设备、车载计算机系统、互联网设备生产。其中计算机存储设备方面笔记本电脑内存条芯片用到汉思新材料的底部填充胶水。 客户产品是:笔记本电脑内存条 涉及部件:笔记本电脑内存条...
-
ROM、RAM、SRAM、DRAM、RRAM、FRAM、flash、种类如此多,如何去区分 ROM、RAM、SRAM、DRAM、RRAM、FRAM、flash、种类如此多,如何去区分 了解这些的目的想做什么...
作者:QWE4562009回复:7
-
ROM和RAM指的都是半导体存储器,ROM是Read Only Memory的缩写,RAM是Random Access Memory的缩写。...
作者:张无忌1987回复:1
-
图表4 言归正传,对于 cyclone v 里面的内存硬核配置,没有独立的设置参数的页面,用的仍然是原来 UniPHY 的设置界面,软件还没来得及更新,图表 5 图表5 而且,对于这个 ip...
作者:motormouth回复:1
-
上点后51ROM,RAM怎么工作的? ROM,RAM问题 ............. 还有这样的问题??????它们是静态的储存器....和别处的静态储存器一样........
作者:群星电子回复:14
-
几个关于嵌入式存储器的资料分享,涉及FLASH,ROM,RAM,NOR,NAND等概念!...
作者:eastman1986回复:6
-
在Data Memory里点write All提示No parameter matched address。...
作者:captainchain回复:4
-
输入命令 `lspci` 查看 PCI 设备列表,看是否有反射内存卡相关的设备信息显示。 查看系统日志: - Windows 系统: 1....
作者:tjthkj回复:1
-
反射内存卡的使用场景...
作者:tjthkj回复:0
-
在嵌入式开发中,内存管理是一项至关重要的任务,直接影响到系统的稳定性和性能。由于嵌入式设备通常资源有限,尤其是内存资源,因此内存管理与优化显得尤为重要。...
作者:huaqingyuanjian回复:7
-
JESD79-5C-2024 v1.30 最新DDR5内存技术标准规范 就42页少太多了 有没有完整版的 坑贴...
作者:李强980702回复:2
-
#### 程序从存储器执行的方式 常见的程序执行方式一般有两种: 1、在Flash里直接执行,这需要Flash支持XIP(Execute In Place),也就是允许程序代码直接从非易失性存储器(如ROM...
作者:walker2048回复:3
-
【2023 DigiKey大赛参与奖】开箱帖,晒照树莓派5 4G内存版本 从新上传一下图片吧,不要直接粘贴过来,图片一个都看不了...
作者:donatello1996回复:1
-
书中用一组图来解释这个现象: 程序运行时需要的内存,可以通过内存分配器向操作系统发请求,然后由操作系统分配内存,这样通过预先分配内存、减少请求次数,有可能大幅提升性能。...
作者:nemon回复:0
-
内存是个硬件的概念,但是对操作系统而言,要复杂一些。 对asm、c之类的偏向底层的语言来说,指针就是存储着指向某个地址的变量。...
作者:nemon回复:1
-
内存扫描器是一种工具,可以在内存中搜索特定的数据模式。本文将介绍如何使用Rust实现一个简单的内存扫描器。 实现内存扫描器 首先,我们定义一个内存扫描器结构,并实现基本的读写和扫描功能。...
作者:ccccccc@回复:1
-
先上图 我照着《那些年,我们拿下了FPGA》这本书操作,可是生成rom核时,clock引脚没引出来。 请问高手,如何解决?谢谢!...
作者:chenbingjy回复:1
-
上一集, 书友们互动问答,深入理解数据 ,这一集,我们将走入 内存 主题,看目录,指针、堆、栈、动态内存、虚拟内存,似乎都是熟悉的概念在召唤,是不是轻松的一集呢?期待大家交流。...
作者:nmg回复:13
-
写了一个rom,写入数据,为什么仿真的时候输出一直为x啊,有没有大佬帮我看看救命呜呜呜呜呜呜呜呜呜 module rom( rst,clk,o_sine); input clk; input rst...
作者:小孩彦旻旻回复:4
-
Compute Module 3 或 Compute Module 3+ 迁移到 Compute Module 4S 的工业客户设计了这款产品,他们希望保留相同的外形尺寸,但希望获得更强的计算能力和更大的内存...
作者:树莓派开发者回复:0
-
swappiness 的默认值是 60,这意味着内核在回收内存时,会相对积极地考虑将匿名页面写入交换分区。 内存水位(Watermarks) 内存水位是内核用来控制内存分配和回收的一组阈值。...
作者:meiyao回复:0
-
aignal access & probing -ease-of-use -bandwidth & signal integrity -BGA interprosers accurate read/write burst identification -visual trigger fun...
-
本视频教程讲解怎样准备基于DDR的下一代内存测试。了解这些新标准给电接口检验带来的变化,及怎样准备好正确地接入LPDDR3和DDR4内存系统的信号。...
-
本部门视频是最新Hybrid Memory Cube技术为在企业和桌面计算中实现更大的内存吞吐量提供了巨大潜力。...
-
本部门视频是最新Hybrid Memory Cube技术为在企业和桌面计算中实现更大的内存吞吐量提供了巨大潜力。...
-
Linux作为开源的开发环境受到越来越多的用户的青睐,在实际使用中引导Linux kernel的方式方法较多,且配置和修改的选项也很多,使用某种特定的方法来引导并启动Linux kernel需要这些参数和选项相配合才能完成;在本教程中,我们分别选取了常用的引导方式 RAMFS以及UB...
-
传统上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率 (DDR) 内存同时对时钟的前沿和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。...
-
Memory 6. Peripheral 7. Embedded Programming 8. SoC - Interconnect 9....
课时1:Course plan 课时2:HLS 课时3:Verilog 课时4:Lab3 Workbook Explained 课时5:Verilog Delay 课时6:Verilog FSM 课时7:Lab3 Instruction 课时8:SoC Introduction 课时9:Caravel SoC Introduction 课时10:Lab4-0 Introduction 课时11:Single Cycle Processor 课时12:Multi-Cycle Processor 课时13:Processor-SuperScalar 课时14:Lab4 Introduction 课时15:Lab3 Design Structure 课时16:Peripheral Interface Design 课时17:Peripheral Serial Bus 课时18:Timer, DMA 课时19:Design Interrupt 课时20:GPIO 课时21:Lab6 Explanation 课时22:LabD SDRAM Explanation 课时23:Lab4-2 Performance Optimization
显示更多 -
考研同学复习计算机组成原理 学完本课程能够收获: 对计算机体系结构有清晰的理解,能自己动手设计搭建计算机,理解CPU,内存,数据总线,汇编语言和编译器。...
课时1:课程介绍 课时2:学习步骤和参考用书 课时3:为什么要学习计算机体系结构 课时4:计算机的发展历史 课时5:位值计数法 课时6:二进制与8421码 课时7:二进制和十进制的对比 课时8:二进制的加法运算 课时9:计算机中常见的单位 课时10:32位和64位寻址空间 课时11:计算机如何存储二进制 课时12:计算机的码表 课时13:Unicode编码 课时14:二进制表示图片 课时15:二进制表示彩色和灰白图片 课时16:声音信号的存储 课时17:视频的二进制表示 课时18:逻辑门电路 课时19:digital软件配置 课时20:与门的搭建 课时21:-常见问题和软件小bug 课时22:或门的搭建 课时23:非门电路的搭建 课时24:异或门的电路搭建 课时25:常见的逻辑门电路符号 课时26:任意逻辑电路都可以通过与或非电路实现 课时27:4个基础门电路的原理图 课时28:基础门电路pcb的制作 课时29:ALU概念入门 课时30:半加器的电路搭建 课时31:全加器电路的搭建 课时32:8位的加法器电路搭建 课时33:8位加法器的实现 课时34:上拉电阻和下拉电阻 课时35:计算机的溢出 课时36:计算机的补码表示 课时37:减法电路通过补码加法来实现 课时38:乘除法电路的实现 课时39:Verilog和fpga 课时40:逻辑运算电路 课时41:计算器和计算机的区别 课时42:用电去存储电信号 课时43:锁存器 课时44:带边缘触发的锁存器 课时45:8位寄存器的抽象 课时46:输出使能开关 课时47:系统自带的驱动器 课时48:寄存器输入和输出线路的计算 课时49:并行转串行的原理 课时50:构建一个内存单元格 课时51:构建一个矩阵内存 课时52:实际内存的结构 课时53:计算机系统的核心组件 课时54:构建一个8位的寄存器 课时55:构建一个4位的寄存器 课时56:ALU加法器 课时57:CPU内部原理图ALU部分 课时58:内部数据总线的绘制 课时59:CPU内部结构的完成 课时60:计算机概念梳理 课时61:汇编语言和指令集 课时62:内存模块的使用 课时63:CPU与内存的连接 课时64:手动版本CPU的搭建完成 课时65:手动执行第一条机器指令load-A 课时66:手动完成3加5的流程 课时67:c代码执行的解释 课时68:显存工作原理 课时69:把控制引脚接线接出 课时70:控制器的实现原理 课时71:CPU控制单元的绘制 课时72:LOAD-A指令的自动执行 课时73:load-B指令的自动执行 课时74:ADD指令的自动执行 课时75:完整的计算机系统 课时76:后门和漏洞 课时77:光刻工艺 课时78:流水线技术 课时79:高级CPU技术 课时80:软硬件生态系统 课时81:编程语言发展
显示更多 -
典型电路设计 192 6.2.1 加法器树乘法器 192 6.2.2 Wallace树乘法器 196 6.2.3 复数乘法器 198 6.2.4 FIR滤波器的设计 199 6.2.5 片内存储器的设计...
课时1:电路设计方法概述 课时2:语言要素 数据类型 课时3:运算符和表达式 课时4:数据流建模 课时5:行为级建模1 课时6:行为级建模2 课时7:结构化建模 课时8:语言设计思想和可综合特性、组合电路设计 课时9:组合电路设计 时序电路设计 课时10:时序电路设计 课时11:有限同步状态机 课时12:电路仿真和验证概述 测试程序设计基础 课时13:测试程序设计基础及仿真相关的系统任务 信号时间赋值语句 课时14:信号时间赋值语句 课时15:任务和函数 课时16:典型测试向量的设计 课时17:用户自定义原件模型UDP 基本门级原件和模块的延时建模 课时18:编译预处理语句 数字电路系统设计的层次化描述方法 课时19:典型电路设计1 课时20:典型电路设计2 课时21:可编程器件技术基础1 课时22:可编程器件技术基础2 课时23:可编程器件技术基础3 课时24:可编程器件技术基础4 课时25:设计方法与设计流程1 课时26:设计方法与设计流程2 课时27:设计方法与设计流程3 课时28:设计方法与设计流程4 课时29:设计约束及时序分析1 课时30:设计约束及时序分析2
显示更多 -
第10讲 LED灯闪烁实验 第11讲 按键控制LED灯实验 第12讲 按键控制蜂鸣器实验 第13讲 触摸按键控制LED灯实验 第14讲 呼吸灯实验 第15讲 时钟IP核实验 第16讲 RAM...
课时2:ZYNQ简介(第一讲) 课时3:ZYNQ简介(第二讲) 课时5:ZYNQ核心板V2资源介绍 课时6:领航者V2开发板资源介绍 课时7:启明星V2开发板资源介绍 课时9:Vivado软件的安装 课时11:Vivado软件的使用(第一讲) 课时12:Vivado软件的使用(第二讲) 课时13:Vivado软件的使用(第三讲) 课时15:硬件调试简介 课时16:ILA的使用(第一讲) 课时17:ILA的使用(第二讲) 课时19:Vivado Simulator仿真软件的使用(第一讲) 课时20:Vivado Simulator仿真软件的使用(第二讲) 课时22:时序约束简介 课时23:实操:创建时序约束文件 课时25:ModelSim软件的安装pro 课时27:ModelSim软件介绍 课时28:ModelSim软件的使用手把手教写tb文件 课时29:Modelsim软件使用篇之手动仿真 课时31:LED灯闪烁实验 课时32:LED灯闪烁实验程序设计 课时33:LED灯闪烁实验仿真验证 课时34:LED灯闪烁实验下载验证 课时36:按键控制LED灯实验原理讲解 课时37:按键控制LED灯实验程序设计 课时38:按键控制LED灯实验Modelsim仿真 课时39:按键控制LED灯实验下载验证 课时41:按键控制蜂鸣器实验原理讲解 课时42:按键控制蜂鸣器实验程序设计 课时43:按键控制蜂鸣器实验程序设计 课时44:按键控制蜂鸣器实验下载验证 课时46:触摸按键控制LED灯实验原理讲解 课时47:触摸按键控制LED灯实验程序设计 课时49:呼吸灯实验PWM波讲解 课时50:呼吸灯实验程序设计 课时51:呼吸灯实验仿真及下板验证 课时53:时钟ip核实验ip核简介 课时54:时钟ip核实验ip核创建 课时56:RAM IP 核实验IP核介绍 课时57:RAM IP 核实验程序设计 课时58:RAM IP 核实验下载验证 课时60:FIFO IP 核实验IP核介绍 课时61:FIFO IP 核实验程序设计 课时62:FIFO IP 核实验程序设计 课时64:UART串口通信原理讲解 课时65:UART串口通信原理讲解 课时66:UART串口通信程序设计 课时67:UART串口通信程序设计 课时68:UART串口通信程序设计 课时69:UART串口通信程序设计 课时70:UART串口通信下载验证 课时72:RS485通信实验原理讲解 课时73:RS485通信实验下载验证 课时75:RGB LCD彩条显示实验原理讲解 课时76:RGB LCD彩条显示实验程序设计 课时77:RGB LCD彩条显示实验程序设计 课时79:LCD字符和图片显示实验显示原理 课时80:LCD字符和图片显示实验程序设计 课时82:HDMI彩条显示实验HDMI简介 课时83:HDMI彩条显示实验HDMI显示原理 课时84:HDMI彩条显示实验硬件设计 课时85:HDMI彩条显示实验程序设计 课时86:HDMI彩条显示实验程序设计 课时87:HDMI彩条显示实验程序设计 课时88:HDMI彩条显示实验下载验证 课时90:HDMI方块移动显示实验 课时92:EEPROM简介 课时93:IIC时序介绍(第一讲) 课时94:IIC时序介绍(第二讲) 课时95:EEPROM读写测试_程序设计(第一讲) 课时96:EEPROM读写测试_程序设计(第二讲) 课时97:EEPROM读写测试_程序设计(第三讲) 课时98:EEPROM读写测试_程序设计(第四讲) 课时99:EEPROM读写测试_程序设计(第五讲) 课时101:RTC时钟实验PCF8563简介 课时102:RTC时钟实验程序设计 课时103:RTC时钟实验下载验证 课时105:频率计实验频率测量原理 课时106:频率计实验程序设计 课时108:ADDA实验ADDA原理 课时109:ADDA实验程序设计 课时111: IO扩展板实验原理讲解 课时112:IO扩展板实验原理讲解 课时113:IO扩展板实验程序设计 课时114:IO扩展板实验程序设计 课时115:IO扩展板实验程序设计 课时117:以太网简介 课时118:以太网PHY芯片简介(第一讲) 课时119:以太网PHY芯片简介(第二讲) 课时120:MDIO接口时序 课时121:MDIO接口读写测试实验_程序设计(第一讲) 课时122:MDIO接口读写测试实验_程序设计(第二讲) 课时123:MDIO接口读写测试实验_程序设计(第三讲) 课时124:MDIO接口读写测试实验_程序设计(第四讲) 课时126:ARP协议简介 课时127:以太网帧格式简介 课时128:RGMII接口简介与时序 课时129:Xilinx原语的使用(第一讲) 课时130:Xilinx原语的使用(第二讲)
显示更多 -
billions of transistors, millions of logic gates deployed for computation and control, big blocks of memory...
课时1:Welcome and Introduction 课时2:Two Tools Tutorial 课时3:Basics 课时4:Wirelength Estimation 课时5:Simple Iterative Improvement Placement 课时6:Iterative Improvement with Hill Climbing 课时7:Simulated Annealing Placement 课时8:Analytical Placement_ Quadratic Wirelength Model 课时9:Analytical Placement_ Quadratic Placement 课时10:Analytical Placement_ Recursive Partitioning 课时11:Analytical Placement_ Recursive Partitioning Example 课时12:Technology Mapping Basics 课时13:Technology Mapping as Tree Covering 课时14:Technology Mapping—Tree-ifying the Netlist 课时15:Technology Mapping—Recursive Matching 课时16:Technology Mapping—Minimum Cost Covering 课时17:Technology Mapping—Detailed Covering Example 课时18:Routing Basics 课时19:Maze Routing_ 2-Point Nets in 1 Layer 课时20:Maze Routing_ Multi-Point Nets 课时21:Maze Routing_ Multi-Layer Routin 课时22:Maze Routing_ Non-Uniform Grid Costs 课时23:Implementation Mechanics_ How Expansion Works 课时24:Implementation Mechanics_ Data Structures & Constraints 课时25:Implementation Mechanics_ Depth First Search 课时26:From Detailed Routing to Global Routing 课时27:Basics 课时28:Logic-Level Timing_ Basic Assumptions & Models 课时29:Logic-Level Timing_ STA Delay Graph, ATs, RATs, and Slacks 课时30:Logic-Level Timing_ A Detailed Example and the Role of Slack 课时31:Logic-Level Timing_ Computing ATs, RATs, Slacks, and Worst Paths 课时32:Interconnect Timing_ Electrical Models of Wire Delay 课时33:Interconnect Timing_ The Elmore Delay Model 课时34:Interconnect Timing_ Elmore Delay Examples
显示更多 -
A modern VLSI chip has a zillion parts -- logic, control, memory, interconnect, etc. ...
课时1:Welcome and Introduction 课时2:Computational Boolean Algebra_ Basics 课时3:Computational Boolean Algebra_ Boolean Difference 课时4:Computational Boolean Algebra_ Quantification Operators 课时5:Computational Boolean Algebra_ Application to Logic Network Repair 课时6:Computational Boolean Algebra_ Recursive Tautology 课时7:Computational Boolean Algebra_ Recursive Tautology—URP Implementation 课时8:BDD Basics, Part 1 课时9:BDD Basics, Part 2 课时10:BDD Sharing 课时11:BDD Ordering 课时12:Satisfiability (SAT), Part 1 课时13:Boolean Constraint Propagation (BCP) for SAT 课时14:Using SAT for Logic 课时15:Level Logic_ Basics 课时16:Level Logic_ The Reduce-Expand-Irredundant Optimization Loop 课时17:Level Logic_ Details for One Step_ Expand 课时18:Multilevel Logic and the Boolean Network Model 课时19:Multilevel Logic_ Algebraic Model for Factoring 课时20:Multilevel Logic_ Algebraic Division 课时21:Multilevel Logic_ Role of Kernels and Co-Kernels in Factoring 课时22:Multilevel Logic_ Finding the Kernels 课时23:Mulitlevel Logic and Divisor Extraction—Single Cube Case 课时24:Mulitlevel Logic and Divisor Extraction—Multiple Cube Case 课时25:Multilevel Logic and Divisor Extraction—Finding Prime Rectangles & Summary 课时26:Multilevel Logic—Implicit Don’t Cares, Part 1 课时27:Multilevel Logic—Implicit Don’t Cares, Part 2 课时28:Multilevel Logic—Satisfiability Don’t Cares 课时29:Multilevel Logic—Controllability Don’t Cares 课时30:Multilevel Logic—Observability Don’t Cares
显示更多 -
《操作系统原理》主要内容包括:进程管理、内存管理、设备管理、文件系统等核心内容。...
课时2:操作系统初步认识 课时3:操作系统功能和定义 课时4:操作系统发展历史 课时5:分时技术与分时操作系统 课时6:典型操作系统类型 课时8:操作系统逻辑结构 课时9:CPU的态 课时10:中断机制 课时12:BIOS和主引导记录MBR 课时13:操作系统启动过程 课时14:操作系统生成 课时15:操作系统用户界面 课时16:Shell脚本编程 课时17:系统调用 课时19:进程概念 课时20:进程状态 课时21:进程控制块PCB 课时22:进程控制的概念 课时23:Windows进程控制 课时24:Linux进程控制 课时25:线程概念 课时26:线程典型应用场景 课时27:临界资源与临界区 课时28:锁机制 课时29:同步和互斥的概念 课时30:P-V操作概念 课时31:P-V操作解决互斥问题 课时32:P-V操作解决同步问题 课时33:经典同步问题 课时34:Windows同步机制 课时35:Linux父子进程同步 课时36:匿名管道通信 课时37:Linux信号通信 课时39:死锁概念 课时40:死锁起因 课时41:死锁预防策略 课时43:进程调度概念 课时44:典型调度算法 课时45:Linux进程调度 课时47:内存管理功能(一) 课时48:内存管理功能(二) 课时49:分区存储管理 课时50:分区放置策略 课时51:内存覆盖技术 课时52:内存交换技术 课时53:内存碎片 课时54:页式虚拟内存管理 课时55:页表和页式地址映射 课时56:快表技术和页面共享技术 课时57:缺页中断 课时58:页面淘汰 课时59:缺页因素与缺页系统缺点 课时60:段式和段页式虚拟存储 课时61:Intel CPU物理结构 课时62:Intel CPU段机制 课时63:Linux页面机制 课时64:Linux对段的支持 课时66:设备管理概念 课时67:Spooling系统 课时68:Linux模块机制 课时69:Linux驱动程序 课时70:Windows驱动程序 课时72:文件系统概念 课时73:文件物理结构 课时74:FAT文件系统 课时75:文件存储管理和目录
显示更多 -
非挥发性半导体内存(Non-Volatile Semiconductor Memory, NVSM)...
课时1:摘要 课时2:课程介绍 电子与半导体产业的演进 课时3:半导体原件基本架构与类型、半导体原件与电路技术发展 课时4:元件技术发展走势 课时5:半导体材料与晶体结构 课时6:价键与能带 课时7:本质载子浓度 课时8:施体与受体 课时9:载子漂移drift 1 课时10:载子漂移drift 2 课时11:载子扩散diffusion 课时12:载子产生与重合 课时13:连续方程式 课时14:热发射thermionic_emission与穿隧 课时15:空间电荷与高电场效应 课时16:基本半导体技术 课时17:热平衡状态 课时18:空乏区与空乏电容1 课时19:空乏区与空乏电容2 课时20:电流电压特性1 课时21:电流电压特性2 课时22:储存电荷 课时23:接面崩溃 课时24:理想MOS电容器1 课时25:理想MOS电容器2 课时26:SiO2Si MOS电容器 课时27:绝缘层中的载子传输与崩溃 课时28:MOSFET简介 课时29:基本操作特性1 课时30:基本操作特性2 课时31:元件类型与启始电压阈值电压 课时32:短通道效应 课时33:元件结构与设计 课时34:CMOS逆变器及新型MOSFET简介 课时35:MSRAMDRAM与半导体简介 课时36:非易失性半导体存储器NVSM简介 课时37:浮栅概念 课时38:浮栅NVSM的历史发展 课时39:NVSM的应用 课时40:扩展挑战 课时41:替代设备结构 课时42:专访一 对大三学生的期勉 课时43:专访二 不用手机的发明家 课时44:专访三 那一年我们一起待的bell lab 课时45:专访四发明NVSM 课时46:专访五 对未来科技业的预言
显示更多 -
iTOP-4412开发板搭载三星Exynos四核处理器,配备1GB内存,4GB固态硬盘EMMC存储,兼具快速读取与超大容量,纵使海量思考也能及时处理。配备三星S5M8767电源管理。...
课时1:Linux驱动专题一 课时2:Linux驱动专题二 课时3:Linux驱动专题三 课时4:内核开发基础 课时5:DriverModule_01_01 课时6:DriverModule_01_02 课时7:Vim编辑器显示中文字符 课时8:无法卸载模块的解决办法 课时9:Menuconfig_Kconfig 课时10:Makefile编译 课时11:总线_设备_驱动注册流程详解 课时12:设备注册 课时13:驱动注册 课时14:生成设备节点 课时15:编写简单应用调用驱动 课时16:驱动工程师硬件知识_基础概念 课时17:驱动工程师硬件知识_原理图的使用 课时18:物理地址虚拟地址 课时19:GPIO初始化 课时20:LEDS驱动一 课时21:LEDS驱动二 课时22:驱动模块传参数 课时23:静态申请字符类设备号 课时24:动态申请字符类设备号 课时25:注册字符类设备 课时26:生成字符类设备节点 课时27:字符驱动 课时28:字符类GPIOS 课时29:proc文件系统 课时30:中断的基础知识 课时31:中断之xx按键 课时32:实战一TP触摸屏1 课时33:实战一TP触摸屏2 课时34:屏幕分辨率以及开机画面修改
显示更多 -
LittlevGL是一个免费的开源图形库,提供了创建嵌入式GUI所需的一切,具有易于使用的图形元素、漂亮的视觉效果和低内存占用。...
课时1:环境搭建 课时2:显示触摸驱动移植和例程演示 课时3:使用外部sram来增加流畅度 课时4:littleVGL堆的内存分配 课时5:lv_conf配置文件详解上篇 课时6:lv_conf配置文件详解下篇 课时7:PC模拟器的使用 课时8:如何添加自己的GUI测试代码 课时9:Task任务系统上篇 课时10:Task任务系统下篇 课时11:lv_obj基础对象介绍 课时12:lv_obj基础对象API接口 课时13:lv_obj基础对象例程演示 课时14:lv_label标签控件介绍 课时15:lv_label标签控件API接口 课时16:lv_label标签控件例程演示 课时17:lv_style样式介绍 课时18:lv_style样式API接口 课时19:lv_style样式例程演示 课时20:lv_font字体介绍与使用 课时21:字体离线转换工具的使用 课时22:创建自己的字体 课时23:lv_cont容器介绍 课时24:lv_cont容器的API接口和例程演示 课时25:lv_btn按钮介绍 课时26:lv_btn按钮的API接口和例程演示 课时27:Events事件介绍 课时28:Events事件的API接口和例程演示 课时29:lv_led指示灯 课时30:lv_arc弧形 课时31:lv_bar进度条 课时32:lv_cb复选框 课时33:lv_line线条 课时34:lv_slider滑块 课时35:lv_sw开关 课时36:lv_btnm矩阵按钮介绍 课时37:lv_btnm矩阵按钮的API接口 课时38:lv_btnm矩阵按钮的API接口和例程演示 课时39:lv_lmeter刻度指示器 课时40:lv_gauge仪表盘 课时41:lv_calendar日历 课时42:lv_mbox消息对话框介绍 课时43:lv_mbox消息对话框的API接口和例程演示 课时44:lv_page页面介绍 课时45:lv_page页面的API接口和例程演示 课时46:lv_chart图表介绍 课时47:lv_chart图表的API接口 课时48:lv_chart图表的API接口和例程演示 课时49:lv_table表格介绍 课时50:lv_table表格的API接口和例程演示 课时51:lv_preload预加载 课时52:lv_tabview选项卡介绍 课时53:lv_tabview选项卡的API接口和例程演示 课时54:lv_ta文本域介绍 课时55:lv_ta文本域的API接口 课时56:lv_ta文本域的API接口和例程演示 课时57:lv_kb键盘介绍 课时58:lv_kb键盘的API接口和例程演示 课时59:lv_spinbox递增递减 课时60:lv_img图片介绍 课时61:lv_img图片的API接口和例程演示 课时62:lv_imgbtn图片按钮 课时63:lv_win窗体 课时64:lv_list列表介绍 课时65:lv_list列表的API接口和例程演示 课时66:lv_ddlist下拉列表框介绍 课时67:lv_ddlist下拉列表框的API接口和例程演示 课时68:lv_roller滚轮 课时69:lv_canvas画布介绍 课时70:lv_canvas画布的API接口和例程演示 课时71:lv_theme主题 课时72:综合例程
显示更多 -
课程内容如下: at&t汇编语法格式 保护模式 linux内核体系结构 引导启动程序 内核代码kernel 块设备驱动程序 字符设备驱动 文件系统 内存管理...
课时1:at&t汇编语法格式 课时2:保护模式(第一节) 课时3:linux内核体系结构(第一节) 课时4:linux内核体系结构(第二节) 课时5:linux内核体系结构(第三节) 课时6:引导启动程序 (第一节) 课时7:引导启动程序 (第二节) 课时8:引导启动程序 (第三节) 课时9:引导启动程序 (第四节) 课时10:引导启动程序 (第五节) 课时11:引导启动程序 (第六节) 课时12:引导启动程序 (第七节)1 课时13:引导启动程序 (第七节)2 课时14:引导启动程序 (第八节) 课时15:内核代码kernel第一节 课时16:内核代码kernel第二节 课时17:内核代码kernel第三节1 课时18:内核代码kernel第三节2 课时19:内核代码kernel第四节 课时20:内核代码kernel第五节 课时21:内核代码kernel第六节 课时22:内核代码kernel第七节 课时23:内核代码kernel第八节 课时24:块设备驱动程序第一节 课时25:块设备驱动程序第二节 课时26:块设备驱动程序第三节 课时27:块设备驱动程序第四节 课时28:块设备驱动程序第五节 课时29:块设备驱动程序第六节 课时30:字符设备驱动(第一节) 课时31:字符设备驱动(第二节)1 课时32:字符设备驱动(第二节)2 课时33:字符设备驱动(第三节) 课时34:字符设备驱动(第四节) 课时35:字符设备驱动(第五节) 课时36:字符设备驱动(第六节) 课时37:文件系统第一节 课时38:文件系统第二节 课时39:文件系统第三节 课时40:文件系统第四节 课时41:文件系统第五节 课时42:文件系统第六节 课时43:文件系统第七节 课时44:文件系统第八节 课时45:文件系统第九节 课时46:内存管理
显示更多 -
其内存资源占用极小,功能包括任务处理、软件定时器、信号量、邮箱和实时调度等相对完整的实时操作系统特性。...
课时1:RT-Thread Nano-添加源码 课时2:RT-Thread Nano-启动运行流程分析 课时3:RT-Thread Nano-rt_kprintf支持 课时4:RT-Thread Nano-Finsh组件支持 课时5:RT-Thread Nano-线程创建1 课时6:RT-Thread Nano-线程讲解2 课时7:RT-Thread Nano-自动初始化及MSH-EXPORT-1 课时8:RT-Thread Nano-自动初始化及MSH-EXPORT-2 课时9:RT-Thread Nano-串口接收(信号量使用)编写1 课时10:RT-Thread Nano-串口接收(信号量使用)调试2 课时11:RT-Thread Nano-外部中断(消息队列使用)1 课时12:RT-Thread Nano-外部中断(消息队列使用)2 课时13:RT-Thread Nano-动态创建线程代码修整 课时14:RT-Thread Nano-通用定时器(按键消抖)-消息队列 课时15:RT-Thread Nano-ADC(时钟管理之软件定时器)-1软件定时器创建 课时16:RT-Thread Nano-ADC(时钟管理之软件定时器)-2软件定时器控制 课时17:RT-Thread Nano-ADC(时钟管理之软件定时器)-3软件定时器内核代码分析 课时18:RT-Thread Nano-DS18B20-高精度微秒延时 课时19:RT-Thread Nano-ESP82266 WIFI-0 硬件模块测试 课时20:RT-Thread Nano-ESP82266 WIFI-1 代码添加 课时21:RT-Thread Nano-ESP82266 WIFI-2 代码测试 课时22:RT-Thread Nano-ESP8266 WIFI-温度上传至本地服务器 课时23:RT-Thread Nano-NTP-获取网络时间 课时24:RT-Thread Nano-CJSON-心知天气获取 课时25:RT-Thread Nano-RTC-设备驱动框架入门 课时26:RT-Thread Nano-IWDT-设备驱动框架入门
显示更多 -
performance of the Arm® Cortex®-M7 core, whether the code is executed from embedded Flash or external memory...
课时1:Introduction - Welcome session 课时2:Introduction - Product serie 课时3:System - ARM Cortex M7 课时4:System - Interconnect Matrix 课时5:System - System Configuration Controller 课时6:System - Nested Vectored Interrupt Control 课时7:System - DMA 课时8:System - Extended Interrupt Controler 课时9:System - Debug interface 课时10:System - Reset an clock control 课时11:System - Power control 课时12:System - General purpose IO interface 课时13:System - Device Electronic Signature 课时14:Memory - Flash 课时15:Peripheral - QuadSPI interface QUADSPI 课时16:Memory - Flexible Memory Controler 课时17:Security - Cyclic Redundancy Check 课时18:Security - Random Number Generator 课时19:Security - Cryptographic processor 课时20:Peripheral - HASH 课时21:Security - AES 课时22:Security - Safety 课时23:Security - Memories Protections 课时24:Analog - ADC ZIP 课时25:Analog - DAC 课时26:Peripheral - USART 课时27:Peripheral - Serial Peripheral interface 课时28:Peripheral - USB OTG 课时29:Peripheral - Inter Integrated Circuit 课时30:Peripheral - Controller Area Network bx can 课时31:Peripheral - SDMMC interface 课时32:Peripheral - Digital Filter for SD Modulators interface 课时33:Peripheral - Serial Audio Interface 课时34:Peripheral - HDMI CEC 课时35:Peripheral - Ethernet 课时36:Peripheral - Management data Input Output slave interface 课时37:Peripheral - SPDIFRX 课时38:Peripheral - Digital Camera Interface 课时39:Peripheral - LCD TFT Controller 课时40:Peripheral - DSI HOST interface 课时41:Peripheral - JPEG 课时42:System - ChromART DMA2D 课时43:WDG TIMERS - Independent Watchdog 课时44:WDG TIMERS - System Window Watchdog 课时45:WDG TIMERS - Low Power Timer 课时46:WDG TIMERS - General Purpose Timer 课时47:WDG TIMERS - Real Time Clock 课时48:Ecosystem - CubeMX Tool 课时49:Ecosystem - boards 课时50:Ecosystem - Firmware drivers 课时51:closing session
显示更多 -
The TPS65086100 is the first in its class to offer customer programming of non-volatile memory, which...