高速PCB中电源完整性的设计

最新更新时间:2011-08-16来源: chinaaet关键字:电源完整性  ΔI噪声  去耦电容  射频回路 手机看文章 扫描二维码
随时随地手机看文章
引言

随着PCB设计复杂度的逐步提高,对于信号完整性的分析除了反射,串扰以及EMI之外,稳定可靠的电源供应也成为设计者们重点研究的方向之一。尤其当开关器件数目不断增加,核心电压不断减小的时候,电源的波动往往会给系统带来致命的影响,于是人们提出了新的名词:电源完整性,简称PI(powerintegrity)。当今国际市场上,IC设计比较发达,但电源完整性设计还是一个薄弱的环节。因此本文提出了PCB板中电源完整性问题的产生,分析了影响电源完整性的因素并提出了解决PCB板中电源完整性问题的优化方法与经验设计,具有较强的理论分析与实际工程应用价值。

电源噪声的起因及分析

图1(a)中的电路图为一个三输入与非门的结构图,因为与非门属于数字器件,它是通过“1”和“0”电平的切换来工作的。随着IC技术的不断提高,数字器件的切换速度也越来越快,这就引进了更多的高频分量,同时回路中的电感在高频下就很容易引起电源波动。如在图1(a)中,当与非门输入全为高电平时,电路中的三极管导通,电路瞬间短路,电源向电容充电,同时流入地线。此时由于电源线和地线上存在寄生电感,由公式V=LdI/dt可知,这将在电源线和地线上产生电压波动,如图1(b)中所示的电平上升沿所引入的ΔI噪声。当与非门输入为低电平时,此时电容放电,将在地线上产生较大的ΔI噪声;而电源此时只有电路的瞬间短路所引起的电流突变,由于不存在向电容充电而使电流突变相对于上升沿来说要小。从对与非门的电路进行分析可以知道,造成电源不稳定的根源主要在于两个方面:一是器件高速开关状态下,瞬态的交变电流过大;二是电流回路上存在的电感。所谓地电源完整性问题是指在高速PCB中,当大量的芯片同时开启或关闭时,在电路中就会产生较大的瞬态电流,同时由于电源线和地线上电感电阻的存在,就会在两者之上产生电压波动。了解到电源完整性问题的本质,要解决电源完整性问题,对于高速器件来说,通过加去耦电容来去掉它的高频噪声分量,这样就减少信号的瞬变时间;对于回路中所存在的电感来说,则要从电源的分层设计来考虑。

 

去耦电容的应用

在高速PCB设计中,去耦电容起着重要的作用,它的放置位置也很重要。这是因为在电源向负载短时间供电中,电容中的存储电荷可防止电压下降,如电容放置位置不恰当可使线阻抗过大,影响供电。同时电容在器件的高速切换时可滤除高频噪声。我们在高速PCB设计中,一般在电源的输出端和芯片的电源输入端各加一个去耦电容,其中靠近电源端的电容值一般较大(如10μF),这是因为PCB中一般用的是直流电源,为了滤除电源噪声电容的谐振频率可以相对较低;同时大电容可以确保电源输出的稳定性。对于芯片接电源的引脚处所加的去耦电容来说,其电容值一般较小(如0.1μF),这是因为在高速芯片中,噪声频率一般都比较高,这就要求所加去耦电容的谐振频率要高,即去耦电容的容值要小。

对于去耦电容的放置,如果位置不当的话会增大线路阻抗,降低其谐振频率同时影响供电。去耦电容和芯片或电源中的电感可以通过公式:求出,在公式中,l:电容与芯片间的线长;r:线半径;d:电源线与地之间的距离。由此可以得出,要减少电感L,则必须减少I和d,即减少去耦电容和芯片所形成的环路面积,也就是要求电容与芯片尽可能靠近芯片器件。

电源回路的设计

要保证电源完整性,良好的电源分配网络是必不可少的。首先对电源线和地线的设计,要保证线宽加粗(如宽为40mil,而普通信号线为10mil),这样才能尽可能地减少其阻抗值。随着芯片的速度越来越高,根据5/5规则,越来越多地使用多层板,通过专用的电源层进行供电和专用的地层构成回路,这样就减少了线路的电感。

图3中所示的是一个四层板的信号回路图,高频信号将从地层返回,在地层理想的情况下(没有分隔和过多的过孔),高频信号线将在地层上形成射频的镜像回路,返回电流将主要从高频信号在地层上的镜像路径返回,而在PCB中,信号线与地层之间的距离非常小(大约是0.3mm),这样就形成了小环路,不仅可以减少电源完整性的问题,也能够减少环路的射频辐射,避免引起其它的电磁兼容性问题。但在当今高集成度的PCB设计中,由于芯片集成度过高,过孔过密,多电源供电及数字器件及模拟器件共存所引起的电源层和地层的分隔等因素,要保证电源回路的畅通无阻则是很难的。

如图4所示,在数字器件和模拟器件共存的高速PCB中,为了防止数字器件所带来的高频噪声对模拟器件造成影响,把数字地和模拟地进行分隔,分立的数字地和模拟地用0欧电阻通过一点接地,最后与电源地相连形成回路。这样就把数模两部分噪声进行了隔离,但同时也引进了问题,由于地层的分隔破坏了地层的连续性,阻碍了信号的小环路回路,这就使信号回路阻抗增大,增加了出现电源完整性问题的可能,同时大回路的返回路径也增大了回路的射频辐射和板间的电磁兼容性。为了避免以上的问题,在数字器件和模拟器件混合布局中,我们提倡采用统一地,就是将数字器件和模拟器件分区布局,而地则不进行分隔。合理地对数模器件进行布局,通过基尔霍夫定律我们知,高频下电路地返回路径将沿着最小阻抗,即最小的环路面积返回,数字器件和模拟器件的返回路径也将分别在数字器件和模拟器件所对应的镜像路径返回,它们之间不会引起干扰。

对于高集成度的PCB设计中,由于信号线的走线可能比较复杂,形成的回路面积可能比较大。如图5,在四层板中,某信号源的信线在顶层经过地层和电源层后从地层传输,最后返回。在这个传输路径中,高频信号线所形成的信号回路非常大。为了解决这个问题,我们在靠近信号线的附近,在电源层和地层之间加了一个电容。这样,对于高频信号来说,顶层的信号线在地层上将会产生一个镜像回路,而地层的信号线将在电源层上产生一条镜像回路,这两条镜像回路将与电源层和地层之间的电容构成回路,这样我们就尽可能地利用电源层和地层作为回路,减少了返回环路面积,从而减少了产生电源完整性及板间电磁兼容问题地可能性。

结束语

现今高速数字电路的设计趋向于复杂,多电源的应用、电源电平的降低、芯片的高反应速度和高敏感度以及PCB的高集成度所带来的设计影响,板内的电源完整性问题也越来越严重且受到广泛的重视。因此本文通过对电源完整性问题的分析提出了其产生因素,并就电源完整性提出了一些设计方法,这对于优化PCB的EMC设计具有一定的价值。

关键字:电源完整性  ΔI噪声  去耦电容  射频回路 编辑:探路者 引用地址:高速PCB中电源完整性的设计

上一篇:高清数字电视视音频及电源技术
下一篇:DC/DC电源中的纹波抑制设计

推荐阅读最新更新时间:2023-10-18 15:35

谈谈旁路和去耦合电容-原理部分
      看了很多关于旁路电容和去藕电容的文章,有代表性的如下:       退耦电容的选择和应用       十说电容       关于旁路电容和耦合电容       关于旁路电容的深度对话       对于以上的文章,我是很佩服的,我按照它们的思路把问题推演和考证了一下,参考了一些数据,自己推导一下电容模型的阻抗曲线,试图做的就是让问题更明显一些。打算把这个问题分成两个部分,第一个就是原理上去验证,第二个就是从实际的例子去推演。各位看完有任何意见请留言。       先看看此类电容的应用场合:       根据以上电路来说,由一个电源驱动多个负载,如果没有加任何电容,每个负载的电流波动会直接
[电源管理]
谈谈旁路和去耦合电容-原理部分
罗德与施瓦茨公司发布R&S RT-ZPR40 4GHz电源完整性探头
罗德与施瓦茨公司发布全新RT-ZPR40电源完整性探头,将电源完整性测试带宽提高至4GHz。针对嵌入式移动和IoT设备应用,RT-ZPR40探头可以帮助用户发现在2.4GHz ISM、3GHz LTE和更高RF频带应用中的电源完整性问题。 慕尼黑,2018年1月16日——器件供电电源的质量是敏感电路功能和性能的重要影响因素。带有射频模块的嵌入式系统设计经常会面临射频干扰耦合进入敏感电路器件供电支路的额外风险,如微处理器、高速内存和敏感模拟电路器件等,影响设备的正常工作。 全新R&S RT-ZPR40电源完整性探头提供4GHz模拟带宽并支持SMA直连、同轴电缆焊接和通用探接来发现电源完整性问题。这一探头与4
[测试测量]
罗德与施瓦茨公司发布R&S RT-ZPR40 4GHz<font color='red'>电源完整性</font>探头
如何利用示波器精确测量电源完整性
在测试测量工作中我们会遇到这样的问题,电源轨电压(rail voltage)和容差越来越小,对电源完整性进行精确测量也变得越来越困难。过去,任何示波器都能够测量5V电源轨上10%容差的涟波(ripple),因为500mV要求远高于示波器的噪声位准(noise level);但现在,无论使用何种示波器都难以测量1V电源轨上2%容差的涟波电压。这种情况下我们该怎么测量呢,安泰告诉你一些小技巧让你利用示波器精确测量电源完整性。 图1:电源轨直流电压及其容差。 技巧1:调整显示特性波形强度(waveform intensity) 测量电源轨直流电压容差需要测出最坏情况下的电压峰-峰值(Vpp),这可透过自动化测量完美实现;有时目测判定
[测试测量]
如何利用示波器精确测量<font color='red'>电源完整性</font>?
电源噪声测量的挑战及解决之道
当今的计算机、 PAD 、手机、通信系统设备等电子产品,处理速度越来越快,运算能力越来越强,其电源的设计也越来越复杂。进入21世纪后,芯片的制作工艺由0.18um逐步升级到了95nm、65nm、45nm,晶体管的集成度更高、主频更高、供电电压更低,这给产品的电路设计与调试带来了更大的挑战。在90年代,芯片的供电通常是5V和3.3V,使用CMOS或TTL电平,而现在,很多数字电路芯片的核心电压以及IO电平都小于3.3V,以最常用的内存芯片为例,最古老的SDR SDRAM供电电压为3.3V,DDR SDRAM为2.5V,DDR2为1.8V,DDR3为1.5V,而最新的DDR4的供电电压为1.2V,其VREF只有0.6V。这些电路的供电电
[测试测量]
电源<font color='red'>噪声</font>测量的挑战及解决之道
怎样把RF和数字电路同时安装在一块PCB版上
单片射频器件大大方便了一定范围内无线通信领域的应用,采用合适的微控制器和天线并结合此收发器件即可构成完整的无线通信链路。它们可以集成在一块很小的电路板上,应用于无线数字音频、数字视频数据传输系统,无线遥控和遥测系统,无线数据采集系统,无线网络以及无线安全防范系统等众多领域。 1 数字电路与模拟电路的潜在矛盾 如果模拟电路(射频) 和数字电路(微控制器) 单独工作可能各自工作良好,但是一旦将两者放在同一块电路板上,使用同一个电源供电一起工作,整个系统很可能就会不稳定。这主要是因为数字信号频繁的在地和正电源(大小3 V) 之间摆动,而且周期特别短,常常是ns 级的。由于较大的振幅和较小的切换时间,使得这些数字信号包含大量的且独立于
[电源管理]
Cadence推出Voltus IC 电源完整性解决方案
为解决电子开发人员所面临的重要的功耗挑战,Cadence设计系统公司(纳斯达克:CDNS)今天推出Voltus™ IC电源完整性解决方案(Voltus™ IC Power Integrity Solution),提供卓越性能的电源分析以满足下一代芯片设计的需要。Voltus™ IC电源完整性解决方案利用独特的新技术并结合Cadence® IC、Package、PCB和系统工具使设计团队在整个产品开发周期更好地管理芯片设计的电源问题,以取得更快的设计收敛。 飞思卡尔半导体(Freescale Semiconductor)首席技术官Ken Hansen表示:“我们在早期就与Cadence合作,以验证Voltus技术,对其在不影
[电源管理]
Altium和Nimbic宣布合作,展示新型电源完整性产品
中国,上海,2014年2月20日- Altium公司宣布与Nimbic公司达成新的开发合作伙伴关系。 Altium 公司是智能的系统设计自动化、3D PCB设计(Altium Designer)和嵌入式软件开发 (TASKING)方面的全球领导者。Nimbic公司则是为信号完整性、电源完整性和电磁干扰分析提供电磁仿真解决方案的领先供应商,它将作为最新开发合作伙伴加入到Altium公司新近建立的Altium联合开发计划中来。这次合作将包括两家公司间的战略联盟关系,以及推出新电源完整性解决方案( Altium PI-DC)。 现在,Altium的用户在样机制造和投入生产前,可以使用Altium PI-DC来验证设计中的直流电
[电源管理]
小广播
最新电源管理文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved