基于SOC技术的LED灯序电路设计

最新更新时间:2011-11-03来源: 互联网关键字:SOC技术  LED灯序电路 手机看文章 扫描二维码
随时随地手机看文章

本文介绍了一种基于最新SOC技术的简单的8 LED灯序电路设计。在这个设计中最精彩的部分就是微处理器无需进行干预。不是采用传统的由单片机处理器干预的被动的数字外设,此设计完全是基于SOC数字系统的智能分布式处理功能。这使中央处理器从管理灯序电路的工作中解脱出来,节省CPU资源从而设计效率更高。

  该设计方法可以很容易的扩展到LED以外的需要用指定顺序开启或关闭的其他设备,比如不同长度、不同模式的序列定时器等等。该设计示例中还有额外的功能:

  · 7位计数器(TC)终端计数

  · 指示设备开启关闭的输出

  · 为序列器件提供的8位输出

  · 给Verilog状态机的时钟输入

  · 给8位ALU(bit-slice)处理器的总线时钟

  这篇文章中用到的开发工具是赛普拉斯半导体可编程片上系统(PSoC)的集成开发环境PSoC Creator。

  原理图设计

  设计的第一步是在创建一个Verilog符号来定义输入、输出和与之相关的位宽度(见图1)。一旦上层Verilog模型(原理图)已经建立,它就可以用来产生包含所有模块中引脚定义的Verilog源文件。这一步不需要开发功能Verilog代码。

  

 

  图1:Verilog 符号。

  刚才创建的Verilog符号现在可以放置到高层原理图设计。在这里,每一个输入及输出都能连接到时钟源、I / O引脚、状态和控制寄存器等等。8-LED灯序电路高层原理设计见图2。

  

图2:高层原理设计示例。

 

  到现在为止,Verilog符号已经建立,放置到了高层原理设计里,并且连接到了设备的I/ O和时钟。现在可以生成Verilog代码来履行某些功能,在这个案例中可使发光二极管闪烁。为了管理序列的逻辑能力,可以在设计里引入一个简单的数据路径。

  这个数据路径包含一个8位ALU,其具备精简指令集,两个数据寄存器、两个累积器、位移和比较逻辑、一个4 deep的 8位FIFO。为了保持设计简单,只用到了两个ALU,用来将累加器设置为0,每次开启或关闭序列执行的时候累加器就递增。对于较复杂的定序设计,开发人员可以联合多个ALU形成一个16位或24位处理器。这样的处理器类似于bit-slice处理器,其在70年代和80年代早期比较流行,它可以为次序的子系统提供足够的处理能力,。

  数据路径配置工具示图如下。请注意CFGRAM(配置RAM)的前二行注释:“A0 <- 0”,这是给累加器0清零,“A0 <- A0+1”,实现在A0累加值。

  

图3:数据路径配置工具。
  片上系统(SOC)技术以可编程的方式重新利用了bit-slice技术,用来把处理任务智能地分配到其他可编程硬件,从而减少主CPU的负荷。使用这种方法,可以研制出一种标准状态机。不同的是,通常算法功能要消耗大量的逻辑门。而在新的方式中这已无需再关注,因为这些功能在标准标准ALU即可实现,它包含由基于PLD的状态机控制的数据路径与/或逻辑。
  这个设计独立运行于主CPU。主应用程序可以通过API(可以修改执行参数)控制灯序电路,灯序电路初始化之后,就不再需要CPU。此外,这种实现方式同使用CPU方式相比,本身即可提高效率、可以使用更少的晶体管,从而更好的降低整体系统功耗,给其他特性预留出更多资源。
  本文讨论了LED灯序电路设计,同样的设计方法也可用到类似设计,可以通过功能强大的SOC集成结构来执行各种各样的需要频繁处理的任务,降低主CPU负荷。现在,工程师不断面临很多压力:提高性能、降低功耗、减少成本…拥有一种像这样的系统设计工具可以帮助工程师不断地创造奇迹,达到公众对他们的期望。
关键字:SOC技术  LED灯序电路 编辑:冰封 引用地址:基于SOC技术的LED灯序电路设计

上一篇:PWM控制的原理与方法
下一篇:低功耗模拟前端电路设计

推荐阅读最新更新时间:2023-10-18 16:00

未来SoC技术发展的几个特点
  半导体工业的主导已经从过去的面向商务和政府应用转移到面向个人的消费电子意义上来,美国半导体产业协会(SIA)的资料显示传统的IT产品更新换代的周期是24个月,但是消费电子产品则是少于12个月。生产和研发的成本在持续的上涨,价格还在不断创造新低,一个方面我们要用最高精尖的技术去做市场化的消费电子产品,另外一个方面我们要面对更短的产品周期、更高的成本,挑战是巨大的(图略)。   展望未来的面向消费电子的SoC设计,我们将面临着一个日益复杂的电子系统,就像今天我们打开笔记本电脑,不管我们用什么东西,反正我们要把操作系统安装上,然后在上面运行应用软件。我们面临这样的系统就是在微软、英特尔之间不断把资源堆积起来,这是一个资源高度浪
[嵌入式]
4G无线技术SoC架构在演进还是转折?
下一步无线技术可能证明是多核嵌入式处理的转折点。   要 点   第四代无线业务(或 4G)对不同的人群有不同的意义。   设计者可以用当前的芯片架构实现部分功能。   成本约束与功耗约束最终将被迫催生出一些架构创新。   应用开发人员梦想的那种 4G 可能需要使用全新的架构。   几乎神话般的第四代无线业务 4G 可能是考虑全新 SoC(单片系统)架构的起源。或者,它只是会推动今天基带无线 IC 的一次简单演化。它可能导致对消费客户的全新类型移动服务,也可能仅仅能更好地处理你的电子邮件。4G 的庞大工程挑战可能在 2015 年前成为现实,也可能发生在今后数年内。   要理解 4G 可能对 SoC
[应用]
基于SOC技术LED灯电路设计
本文介绍了一种基于最新SOC技术的简单的8 LED灯序电路设计。在这个设计中最精彩的部分就是微处理器无需进行干预。不是采用传统的由单片机处理器干预的被动的数字外设,此设计完全是基于SOC数字系统的智能分布式处理功能。这使中央处理器从管理灯序电路的工作中解脱出来,节省CPU资源从而设计效率更高。   该设计方法可以很容易的扩展到LED以外的需要用指定顺序开启或关闭的其他设备,比如不同长度、不同模式的序列定时器等等。该设计示例中还有额外的功能:   · 7位计数器(TC)终端计数   · 指示设备开启关闭的输出   · 为序列器件提供的8位输出   · 给Verilog状态机的时钟输入   · 给8位ALU(b
[电源管理]
基于<font color='red'>SOC</font><font color='red'>技术</font>的<font color='red'>LED灯</font><font color='red'>序</font><font color='red'>电路</font>设计
两种设计技术大融合,Sequence、Synfora抱团共谋SoC功率结构
Sequence Design公司和 Synfora 公司日前宣布,双方已创建了一个合成流程,该流程结合了Sequence的PowerTheater RTL功率分析工具和Synfora的PICO Express Application Engine Synthesis( AES )。为了促进双方的合作,Synfora加入了 InSequence 的技术伙伴计划,以便推广 EDA 互用性和先进设计方法。 Synfora公司总裁兼CEO Simon Napper表示:“加入InSequence计划后,我们可以结合两种设计技术,使彼此的客户能够在结构级别上实现功率优化。这种结合让用户可
[焦点新闻]
AMD通过SoC设计,将ARM TrustZone技术集成到未来APU
AMD公司宣布将在其未来产品上集成新型安全解决方案,以满足消费者和企业对安全内容访问和无忧网上交易不断增长的需求。通过与ARM达成战略性技术合作伙伴关系,AMD将通过一种“系统单芯片”(SoC)的设计方法,将成熟的ARM TrustZone 技术集成到未来的APU(加速处理器)中。这项开行业先河的合作,通过将x86硬件与世界上应用最广泛的移动安全生态系统相融合,有助于加速更广泛的生态系统支持。 通过由TrustZone 技术实现的行业标准安全方式,无论是采用ARM 处理器还是采用AMD 的x86 架构APU, AMD和ARM都能为数十亿的移动设备、平板电脑、个人电脑和服务器提供全面适用的安全保障。AMD计划于2013年在选定的
[单片机]
基于SoC的AC'97技术硬件设计
引言 符合Audio Codec\'97协议(简称AC\'97,是由Intel公司提出的数字音频处理协议)的音频控制器不但广泛应用于个人电脑声卡,并且为个人信息终端设备的SOC(如Intel的PXA250)提供音频解决方案。本文设计的音频控制器可为DSP内核提供数字音频接口。全文在介绍音频控制器结构的同时,着重强调其与内核之间数据的协调传输,并给出基于FPGA实现SoC内核仿真环境对音频控制器进行功能测试的方法。 音频控制器的结构和原理  AC\'97系统由音频编解码器(Codec)和音频控制器(Controller)两个部分组成。其中音频编解码器实现A/D、D/A转换、音效处理等功能,而音频控制器则是SoC内核与音频编解码器
[嵌入式]
SoC技术支持及嵌入式系统设计
摘 要: 与ASIC设计的其他技术一样,SoC的出现是以许多技术支撑为条件的。这些技术包括深亚微米工艺技术、IP核的优化及重用技术、EDA技术、软/硬件协同设计技术。文中讨论了SoC支撑技术和SoC阶段嵌入式系统设计的作用。 关键词: 嵌入式系统 高级语言 基本性能  编程特点 引 言   SoC(System on Chip)可以译为"系统集成芯片",意指它是一个产品,是一个有专用目标的集成电路,其中包含完整系统并有嵌入软件的全部内容;SoC也可以译为"系统芯片集成",意指它是一种技术,用以实现从确定系统功能开始,到软/硬件划分,并完成设计的整个过程。   作为ASIC(Application Sp
[嵌入式]
基于复用的SOC测试技术
1 引言 90年代国际上出现的SOC概念,以系统为中心、基于IP模块多层次、高度复用的设计思想受到普遍重视和广泛应用。SOC的高集成度和复杂度使得SOC测试面临挑战,传统的基于整个电路的测试方法不再适用。对于IP模块和SOC而言,在电路设计向可复用这一目标发展的同时,测试中的复用也变得愈加重要,成为解决SOC测试的关键,也成为目前该领域研究的焦点。本文在分析SOC与SOB(system on board)本质区别的基础上,阐明复用对于SOC测试的重要性,对现有主要几类基于复用思想的SOC测试进行分析。 2 SOC的测试 SOC使集成电路设计者分为两个部分:IP模块的设计者和SOC集成者(IP模块的使用者) 。IP
[工业控制]
基于复用的<font color='red'>SOC</font>测试<font color='red'>技术</font>
小广播
热门活动
换一批
更多
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved