EMI/EMC讲座:多层通孔和分离平面的概念

最新更新时间:2012-03-26来源: 电子发烧友关键字:EMI  多层通孔  分离平面 手机看文章 扫描二维码
随时随地手机看文章

  在走线路径上使用通孔(via),是任何高速传输技术极关切的课题,因为它会产生电磁干扰和串音。此外,在分离的平面之间,绝不能发生互相重迭(overlay),这是PCB电路设计者最关心的问题之一。本文将介绍多层通孔、跳接、接地走线的概念及其之间关系,与各种分离平面的布线技巧,并说明可隔离电源和接电平面的铁粉芯(ferrite)材质之效能特性。
 
  多层通孔

  当要将频率(clock)讯号或高威胁性讯号由来源端绕线(routing)至负载端时,通常会经过走线(trace)到达一个绕线平面(routing plane),例如:X轴,然后经过相同的走线到达另一个平面----例如:Y轴。而且假设每一个走线是与一个射频回传路径(RF return path)紧邻,则沿着全部的走线路径,就可以与共模射频电流(common-mode RF current)紧密耦合。不过,在实务上,这种假设只有一部份是正确的。

  当一个讯号走线从一电路层跳至另一电路层时,射频回传电流应该沿着走线路径流动。当一个走线在两个平面结

 

构之间,穿过一个PCB时,通常会将它们视为电源平面和接地平面,或者说这两个平面具有相同的电位,而回传电流在这两个平面之间共享。回传电流唯一可以在这两个平面之间跳接(jump),是在去耦合电容的位置上。如果这两个平面具有相同的电位,例如:0V(参考电压),则射频回传电流将会在连接两平面的通孔处发生跳接,而此通孔是供给一个组件使用。

 

  当从一个水平层跳接至一个垂直层,射频回传电流是无法完全如此跳接的。这是因为在走线路径上,有一个「不连续(discontinuity)」,那就是通孔。回传电流现在必须寻找一个替代的低电感(阻抗)路径,如此才能完成它的回路。这个替代路径可能不在通孔旁边,结果,在讯号走在线的射频电流可能会耦合至其它电路中,并产生串音(crosstalk)和电磁干扰的问题。下列的设计技巧,能够有效地减少因为电路层之间的跳接所产生的串音和电磁干扰问题:

  1. 首先,只在一个绕线层对所有的频率讯号和高威胁性讯号做绕线,也就是说:X轴和Y轴回路都是在相同的平面上。PCB电路设计者可能会放弃这个技巧,因为它几乎无法支持「自动绕线(autorouting)」。

  2. 一个固定的射频回传路径必须紧邻绕线层。而且,不因为使用通孔或走线跳接到另一个绕线平面,而造成回路不连续。

  如果必须在水平和垂直的绕线平面之间,使用一个通孔来绕线,设计者必须在每一个通孔位置使用接地通孔(率先将接地通孔应用到PCB的人是W. Michael King),讯号轴是在这些位置上跳接的。接地通孔的电位永远是0V。

  接地通孔是直接与每个讯号回路通孔相邻,从水平平面绕至垂直平面。只有当PCB内部具有一个以上的0V参考平面时,才能使用接地通孔。这个通孔和所有的接地平面(0V 参考电压)连接,成为讯号跳接电流的射频回传路径。本质上,这个通孔和0V参考平面结合在一起,并和讯号走线的位置相邻并行。当每一个讯号走线的通孔使用两个接地通孔时,将会有一个连续的射频回传路径存在,射频回传电流会在它上面流动。这个接地通孔将维持一个固定的射频回传路径(经由映像平面),与讯号回路完全相邻。

  当只存在一个0V参考(接地)平面,而且替代平面的电压是一般PCB四层板常使用的值时,会发生什么事呢?为了维持一个固定的射频回传路径,此时,0V参考平面必须充当为主要的回传路径。讯号走线必须穿过这个0V参考平面。当走线必须穿过电源平面时,就必须使用接地走线;在接地走线的两端使用通孔,与讯号走线平行,穿过电源平面,与0V参考平面连接。使用这种方法,就可以维持一个固定的射频回传路径。如附图一所示。

  

  
       图一:PCB四层板的接地走线之绕线

  当必须在电路层之间跳接时,要如何才能减少使用接地通孔呢?在正确的PCB电路设计中,最优先的是频率讯号的绕线,它是属于「人工绕线」。在对这些优先的少数走线(例如:所有的频率讯号和高威胁性讯号)做绕线时,PCB电路设计者的选择是比较多的,他们可以使用最短的走线距离(shortest Manhattan length)来绕线,使跳接位置紧邻组件的接地通孔。此跳接将共享该组件的接地脚位之通孔。对这组件而言,此接地通孔将提供0V参考电压,并允许射频回传电流产生一个跳接。如附图二所示。

  

   
       图二:优先的少数走线之人工绕线范例
 
       分离平面

  当使用多层板的PCB时,位于同一平面上的电源平面和接地平面有时会被分开。例如:将模拟电路和数字逻辑分开、I/O互连电路的隔离、不同参考电压的分割(例如:将+5V区域和-48V区域分割)、组件的隔离,但这些都需要射频回传路径。经定义好的射频回传路径可以被比喻为一个道路路线图,射频回传电流只在已经定义好的路径上流动。

  如果在一个平面上发生重迭,则必须在重迭的区域之间使用电容(大小是有限值)。如附图三所示,C1允许射频能量(是一个交流波形),穿过一个噪声平面,到达一个分开的、隔离的、安静的平面,这是很糟糕的设计。这些平面的直流电压是不变的,因为在这些平面之间,有使用滤波器来传递直流电压。

  如果需要隔离特定的高频电路,可以使用「铁粉芯导线(ferrite bead-on-lead)」,而不是电感,来隔离电源平面,或将电源平面和接地平面隔离。不过,使用这种方法时,必须很小心。如果两平面都包含了高频的射频噪声,则通常要将电源平面和接地平面隔离。如果数字区域和模拟区域都需要一个共同的接地平面,而且需要模拟电源,则只能使用铁粉芯导线来衔接分割的电源平面。

  当PCB内出现分离平面(split plane)时,共同的接地平面必须直接位于离散滤波组件下方。所有讯号走线必须紧邻此接地平面;而此滤波组件正是所谓的「桥接器(bridge)」。如此设计的优点是:可以维持0V参考(映像)平面的完整性。这是控制高频EMI所必需的,还可以提供一个最佳的射频回传路径。

  为什么不能使用电感呢?这从附图四中,可以得到答案。在直流电压或低频讯号的范围内,铁粉芯的阻抗趋近于0,这对直流电压和低频讯号而言,可以忽略不计,亦即,铁粉芯导线好像不存在一样。但当达到高频的范围时,在供电线路中会产生射频电流,此时,铁粉芯的电阻会持续增加,阻抗也因此直线上升。直到某个特定的频率值,铁磁材质停止作用,阻抗也维持在最高值,不再变化。这是像铁粉芯这种铁磁材料所特有的物理特性。

  本质上,铁粉芯具有一个大的射频电阻,可以阻绝射频能量在两个分离区域之间传输。而电感具有一个大的电感值(L),它的感抗(inductive reactance)值是jωL。但在传输路径上,感抗是最不被欢迎的。在电感两端会存在寄生电容,而且,在电感线圈和0V参考平面之间也会有电容存在。由于L和C的作用,于是一个谐振(resonant)电路就这样产生了。藉此,在达到某个特定频率时,射频电流可以在两个隔离区域之间流动,而这些射频电流会影响电路的正常功能。因此,供电线路或高频电路必须经过铁粉芯过滤。

  

  图三:各种不同的分离平面

  如果一个分离平面只包含低频电路(模拟),而另一个分离平面具有高频的交换电路(数字),这时通常需要使用铁粉芯将它们之间的电源平面和接地平面隔离。不过,这得依照产品的功能和厂商对电源和平面隔离的需要而定。当不允许高频能量在两区域之间传输时,才需要使用这种技术。如果两区域都仅包含低频组件,而且不会受到高频的射频能量之威胁(例如:因高速切换所产生的噪声),则不需要使用铁粉芯组件,只要使用「单点接地(single-point ground)」(单点共同接地)即可。

  

   
       图四:铁粉芯的效能特性

关键字:EMI  多层通孔  分离平面 编辑:探路者 引用地址:EMI/EMC讲座:多层通孔和分离平面的概念

上一篇:EMI/EMC设计讲座:印刷电路板的映像平面
下一篇:降压式DC/DC转换器的MOSFET选择

推荐阅读最新更新时间:2023-10-18 16:34

一种EMI电流探头的校准方法
1 引 言 EMI电流探头是一种卡式电流传感器,专门用于测量线(单/多根电缆束、接地线/带状线束、屏蔽线外导体及同轴电缆)上的干扰电流。测试时只需 将它夹在被测线上而不需要与被测源导线导电接触,也不用改变其电路。这样复杂的导电系统/电子线路等的干扰测量就可以在不打乱其正常工作或正 常布置的状态下进行。探头夹到被测线上进行测量时,被测导线充当变压器的初级,次级则包含在电流探头中。电流探头(次级)设计为可直接连接到50 Q系统的测试仪器,如接收机/频谱仪等。电流探头附加的屏蔽结构可以测量非对称(共模)干扰电流或对称(差模)干扰电流。 电流探头根据其型号不同,其测试频率范围从25 Hz到1 000 MHz,连续波电流
[电源管理]
一种<font color='red'>EMI</font>电流探头的校准方法
在系统设备的PCB设计阶段处理好EMC/EMI问题
引言 随着IC 器件集成度的提高、设备的逐步小型化和器件的速度愈来愈高,电子产品中的EMI问题也更加严重。从系统设备EMC /EMI设计的观点来看,在设备的PCB设计阶段处理好 EMC /EMI问题,是使系统设备达到电磁兼容标准最有效、成本最低的手段。本文介绍数字电路PCB设计中的EMI控制技术。 1 EMI的产生及抑制原理 EMI的产生是由于电磁干扰源通过耦合路径将能量传递给敏感系统造成的。它包括经由导线或公共地线的传导、通过空间辐射或通过近场耦合三种基本形式。 EMI 的危害表现为降低传输信号质量,对电路或设备造成干扰甚至破坏,使设备不能满足电磁兼容标准所规定的技术指标要求。 为抑制EMI,数字电路的EMI设计应按下列原
[电源管理]
EMI/EMC原理与应对详解
一、电磁干扰无处不在 1、一个让人胆战心惊的星球 电磁干扰对人类危害最大的,实际上还是我们居住的地球,其中雷电干扰对人类的生活危害最大。雷电不但对人类的生存造成很大的威胁,对树木、森林、房屋、建筑,以及电器设备都会造成很大的损害和破坏。 根据统计,地球每一秒钟就有100多次闪电,每次闪电产生的能量可供一个100瓦的灯泡点亮3个月;在雨季,平均每6分钟就有一个人被雷电击中;每年有成千上万的人因雷电击中而丧伤,还有大片的森林因雷电击中而起火烧毁,雷电还经常使高压电网、以及通信出现故障,使城市供电和通信中断,引起城市交通失控出现混乱;连英国的白金汉宫也曾遭受过雷电严重破坏,上个世纪50年代,白金汉宫就是因
[模拟电子]
<font color='red'>EMI</font>/EMC原理与应对详解
EMI 如何通过介质干扰电路
电磁干扰 (EMI) 是我们生活的一部分。随着时间的推移,有意和无意的 EMI 辐射源的大量产生会对电路造成严重的破坏。这些辐射源的信号并非一定会污染电路,但我们的目的就是要让低噪声系统远离这些危害。 我们可以设想,一名医生使用一台心电图诊断设备,想要准确地对心脏进行诊断。在知道这是一台高精密的测量设备后,我们便不会担心讨厌的噪声会出现在诊断结果中。这是一种低频测量,电子设备不会超过 1MHz。但是,如果使用的是一台 EMI 设计糟糕的 ECG 设备,而这时医生又在检查期间使用手机接电话,那么就有理由担心诊断结果了。请参见图 1。 图 1 1.5 英尺以外的发射器(f = 470 MHz, P= 0.5W)
[模拟电子]
<font color='red'>EMI</font> 如何通过介质干扰电路
面向LCD的电磁干扰滤波器设计
只要有电子信号的存在,在其附近使用的电子产品就有可能存在着电磁干扰(EMI)的问题。电磁干扰是一个常见于日常生活中的问题,例如:电视噪声、收音机杂音,以及飞机起降时容易受到电子产品所发出电磁波讯号影响而导致电子仪表不正常的情形等。随着科技的日益进步,电子产品的普及和多样化也愈来愈广,日常生活周围所存在的电磁噪声随之愈来愈多,电磁干扰的问题也更加复杂。因此,电子产品在电路板及系统设计时,就应考虑电磁干扰的问题,以免产品出售后无法正常使用,或因严重影响其它电子产品的操作而遭到顾客退货。 随着电子产品集成度愈来愈高,所包含的功能愈来愈多,且售价愈来愈低,电子产品所遇到电磁干扰的问题自然也就更加严重。电子产品为实现重量轻
[家用电子]
面向LCD的电磁干扰滤波器设计
世强代理EMI屏蔽材料第一品牌Parker Chomerics
Parker Chomerics(派克固美丽),隶属于美国财富250强派克汉尼汾集团(Parker Hannifin),在全球导热材料和电磁干扰(EMI)屏蔽材料领域占据领导地位,排名第一。固美丽凭借50多年在材料科学领域的研发生产,掌握了热界面与EMI屏蔽材料的核心技术,拥有强大的产品组合。 此前,固美丽授权世强为一级代理商,其全线电磁屏蔽材料、热界面材料均已上线至世强元件电商平台。 在飞机机体解决方案中,固美丽导电胶和密封胶,由耐腐蚀性极高的EMI电磁屏蔽材料制成,可以耐200℃高温,具备良好的耐EMP特性,适用于机身、驾驶舱结构组件和外部天线,这些能保持机体电气性能,防止雷击事故。此外,其热界面材料及EMI屏蔽材料已
[网络通信]
EMI及无Y电容手机充电器的设计
在开关电源中,功率器件高频导通/关断的操作导致的电流和电压的快速变化而产生较高的电压及电流尖峰是产生EMI的主要原因。加缓冲吸收电路有利于降低EMI,但会产生过多的功耗,增加元件数量、PCB尺寸及系统成本。 通常情况下,系统前端要加滤除器和Y电容,Y电容的存在会使输入和输出线间产生漏电流,具有Y电容的金属壳手机充电器会让使用者有触电的危险,因此,一些手机制造商开始采用无Y电容的充电器,然而,去除Y电容会给EMI的设计带来困难,本文将介绍无Y电容的充电器变压器补偿设计方法。 变压器补偿设计 减小电压和电流变化率及增加耦合通道阻抗是提高EMI性能的常用办法,变压器是另外一个噪声源,而初级/次级的漏感及层间电容、初级和
[电源管理]
满足复杂DC-DC功率转换要求的解决方案
引言 在测试测量设备或嵌入式计算等工业应用中,嵌入式DC-DC转换器的系统架构可能相当复杂,在输出电压和电流、纹波、EMI及上电顺序等许多不同方面都有相关要求。本文主要探讨了DC-DC应用中转换器功率级选择的影响。 先进嵌入式DC-DC转换器的要求 许多工业系统,如测试测量设备,都需要嵌入式DC-DC转换器,是因为这些应用所需的计算能力日益增加。这种计算能力由DSP、FPGA、数字ASIC和微控制器提供,而得益于工艺几何尺寸的日益缩小,该类器件在不断的进步。另一方面,这也带来了三大要求:第一,电源电压越来越低 (当然,还有容许的电压纹波和负载变化);其次,电源电流逐渐变大;第三,这些IC通常需要为内核和I
[电源管理]
小广播
最新电源管理文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved