锁相环的组成和工作原理

最新更新时间:2013-07-26来源: 电源网关键字:输出信号  电子设备  锁相环 手机看文章 扫描二维码
随时随地手机看文章

1.锁相环的基本组成

许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。


锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。


因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。

锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图8-4-1所示。锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。

 

 


2.锁相环的工作原理


锁相环中的鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图8-4-2所示。

鉴相器的工作原理是:设外界输入的信号电压和压控振荡器输出的信号电压分别为:

 


式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。则模拟乘法器的输出电压uD为:


用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压uC(t)。即uC(t)为:


 

式中的ωi为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:

 

 


上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,uc(t)为恒定值。当上式不等于零时,说明锁相环的相位还未锁定,输入信号和输出信号的频率不等,uc(t)随时间而变。

 

因压控振荡器的压控特性如图8-4-3所示,该特性说明压控振荡器的振荡频率ωu以ω0为中心,随输入信号电压uc(t)的变化而变化。该特性的表达式

上式说明当uc(t)随时间而变时,压控振荡器的振荡频率ωu也随时间而变,锁相环进入“频率牵引”,自动跟踪捕捉输入信号的频率,使锁相环进入锁定的状态,并保持ω0=ωi的状态不变。


8.4.2锁相环的应用


1.锁相环在调制和解调中的应用


(1)调制和解调的概念


为了实现信息的远距离传输,在发信端通常采用调制的方法对信号进行调制,收信端接收到信号后必须进行解调才能恢复原信号。
所谓的调制就是用携带信息的输入信号ui来控制载波信号uC的参数,使载波信号的某一个参数随输入信号的变化而变化。载波信号的参数有幅度、频率和位相,所以,调制有调幅(AM)、调频(FM)和调相(PM)三种。

调幅波的特点是频率与载波信号的频率相等,幅度随输入信号幅度的变化而变化;调频波的特点是幅度与载波信号的幅度相等,频率随输入信号幅度的变化而变化;调相波的特点是幅度与载波信号的幅度相等,相位随输入信号幅度的变化而变化。调幅波和调频波的示意图如图8-4-4所示。

 

 

 

 

上图的(a)是输入信号,又称为调制信号;图(b)是载波信号,图(c)是调幅波和调频波信号。

解调是调制的逆过程,它可将调制波uO还原成原信号ui。

 


2.锁相环在调频和解调电路中的应用


调频波的特点是频率随调制信号幅度的变化而变化。由8-4-6式可知,压控振荡器的振荡频率取决于输入电压的幅度。当载波信号的频率与锁相环的固有振荡频率ω0相等时,压控振荡器输出信号的频率将保持ω0不变。若压控振荡器的输入信号除了有锁相环低通滤波器输出的信号uc外,还有调制信号ui,则压控振荡器输出信号的频率就是以ω0为中心,随调制信号幅度的变化而变化的调频波信号。由此可得调频电路可利用锁相环来组成,由锁相环组成的调频电路组成框图如图8-4-5所示。

 


根据锁相环的工作原理和调频波的特点可得解调电路组成框图如图8-4-6所示。3.锁相环在频率合成电路中的应用

 

 


在现代电子技术中,为了得到高精度的振荡频率,通常采用石英晶体振荡器。但石英晶体振荡器的频率不容易改变,利用锁相环、倍频、分频等频率合成技术,可以获得多频率、高稳定的振荡信号输出。

 


输出信号频率比晶振信号频率大的称为锁相倍频器电路;输出信号频率比晶振信号频率小的称为锁相分频器电路。锁相倍频和锁相分频电路的组成框图如图8-4-7所示。

关键字:输出信号  电子设备  锁相环 编辑:探路者 引用地址:锁相环的组成和工作原理

上一篇:如何对浅放电应用中TI阻抗跟踪电池电量计进行微调
下一篇:基于ARM7和DSP的逆变电源设计

推荐阅读最新更新时间:2023-10-12 22:23

日媒:“家电霸主”松下这样走向没落
《日经中文网》报道称,日本经济在昭和时代(1926年~1989年)实现了前所未有的高速增长,但进入平成时代(1989年至今)后却一直停滞不前。最能鲜明体现出两个时代落差的就是一度席卷全球的日本家电产业的衰落,以及曾经的“家电霸主”松下迷茫的30年。   “现在给您插管,请忍耐一下”,听到主治医生的话,极度衰弱的老人用细若游丝的声音费力地说道:“不不,应该是我拜托您才是”。这是他留在世上的最后一句话。   这位老人就是仅凭一代的努力就建立起家电帝国松下集团、被赞誉为“经营之神”的松下幸之助。几天之后,他走完了94年的生命历程。   松下幸之助逝世于1989年4月27日,距离年初昭和天皇逝世、日本年号改为平成刚刚过去没有多久。在5月举
[家用电子]
安森美半导体新PureEdge PLL时钟产生器带来优于竞争产品50%的相位抖动表现
同类最佳的新器件产生抖动少于皮秒的高质量时钟信号输出, 改善高性能电信、网络和消费性应用的时钟精确度,提高设计灵活度并降低成本 2007年3月13日 -全球领先的高能效电源管理解决方案供应商安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ONNN)今天宣布扩充高性能时钟产生器产品系列,推出采用锁相环(PLL)技术的新系列PureEdge产品,带来优于竞争产品50%的相位抖动表现。 安森美半导体先进逻辑标准产品部总经理何焘(Dan Huettl)说:“拓展定时应用产品的业务是我们标准产品部的主要目标。我们已有领先业界的EClinPS专业设计经验和高速低抖动差动信号技术,现在我们进一步发挥专长,推出
[新品]
如何实现大信号输出的硅应变计与模数转换器的接口
     电桥是精密测量电阻或其他模拟量的一种有效的方法。本文介绍了如何实现具有较大信号输出的硅应变计与模数转换器(ADC)的接口,特别是Σ-Δ ADC,当使用硅应变计时,它是一种实现压力变送器的低成本方案   硅应变计   硅应变计的优点在于高灵敏度,它通过感应由应力引发的硅材料体电阻变化来检测压力。相比于金属箔或粘贴丝式应变计,其输出通常要大一个数量级。这种 硅应变计的输出信号较大,可以与较廉价的电子器件配套使用。但是,这些小而脆器件的安装和连线非常困难,因而增加了成本,限制了它们在粘贴式应变计应用中 的使用。   不过,用MEMS工艺制作的硅压力传感器却克服了这些弊病。这种MEMS压力传感器采用了标准的半导体工艺
[嵌入式]
半导体、电子设备:IPHONEX上两颗窄带滤光片
  事件   临近iPhoneX预售,苹果3Dsensing供应链核心厂商迎来大涨,其中AMS昨日大涨21.8%,Lumentum近两日大涨12.8%。   点评:   1、3Dsensing供应链再解析,Floodilluminator模组新增窄带滤光片AMS通过收购的Heptagon给苹果的3D成像发射端供应WLO准直镜头,以及提供环境光传感器(AmbientLightsensor);Lumentum给3D成像发射端供应LowPowerVCSEL激光器。   除了发射端和接收端外,我们了解到新的模组Floodilluminator主要包括HighPowerVCSEL激光器、镜头,镜头下有窄带滤光片,HighPowerVCSEL
[手机便携]
抑制电子设备中电磁干扰的产生来源
  电磁干扰广泛存在于各类电子电气设备中,各种电子电气设备在工作时或多或少都会向外发射电磁波,这种电磁波会对整个设备正常工作造成干扰。在电子产品设计中由于对电磁兼容性的考虑不足,致使一些电气和电子产品不合格,因此作者就该问题总结了一些应注意的要点。   地线连接   模拟和数字电路拥有独立的电源和地线通路,尽量加宽这两部分电路的电源与地线,或采用分开的电源层与接地层,以便减小电源与地线回路的阻抗,减小任何可能在电源与地线回路中的干扰电压。   单独工作的PCB的模拟地和数字地可在系统接地点附近单点汇接,如电源电压一致,模拟和数字电路的电源在电源入口单点汇接,如电源电压不一致,在两电源较近处并-1~2μf的电容,给两电源问的信号返回
[电源管理]
基于DDS的高速定时同步方法
0 引言     在数字通信系统中,定时同步是接收机必须完成的一个重要工作,定时同步的好坏直接影响到数字接收机的性能。高速数据传输对定时同步提出了新要求,同步算法结构必须简单有效以降低器件速度限制。     定时同步通常采用3种基本方式实现:模拟方式、数字方式和混合方式。鉴于模拟电路所固有的稳定性差、一致性差等问题,模拟方式目前已经很少使用。数字方式采用一个独立于发送端的时钟对接收信号进行直接采样,然后通过插值运算得到信号在最佳判决时刻的近似值。数字方式对采样率要求较高,通常要求采样率是符号速率4倍以上,对ADC有较高的要求。混合方式通过提取接收信号中的时钟误差信息来调整ADC采样时钟,实现定时同步时钟恢复。混合方式具备数字方式结构
[嵌入式]
ESiP取得汽车、工业和通信电子设备微电子系统微型化成功
2013年8月21日,德国纽必堡讯——研究和开发高度集成的系统级封装解决方案的欧洲最大研究项目已圆满完成。ESiP(高效硅多芯片系统级封装集成)项目合作伙伴已研制出更紧凑、更可靠的未来系统级封装解决方案。项目组还开发出简化分析和试验的方法。 在英飞凌的带领下,来自9个欧洲国家的40家合作伙伴——包括微电子企业和研究机构——参与了该合作研究。ESiP项目由9个国家的公共机构和ENIAC(欧洲纳米计划顾问委员会)联合企业共同出资。为了通过推动欧洲合作巩固德国作为微电子基地的地位,德国教育和研究部(BMBF)作为各国最大的部级出资方之一,对这个被列入德国政府高科技战略的项目给予了大力支持。 所谓系统级封装(SiP)是指,采用
[半导体设计/制造]
锁相环CD4046应用
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,如图1所示。 图1 压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小VCO输出频率和输入频率
[单片机]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved