自举电路增大输入阻抗的方法

最新更新时间:2013-10-09来源: 电子发烧友 关键字:输入阻抗  自举电路 手机看文章 扫描二维码
随时随地手机看文章


  在电路设计过程中,常常可以利用自举电容构成的自举电路来改善电路的一些性能指标,比如增大电路的输入阻抗、提高电路的增益以及扩大电路的动态范围等等,在这里,我举一个自举电路的例子来详细说明它是如何增大电路的输入阻抗的。

  一个很普通的原理图如下,

  

  在上图中,为了使得运放在静态时能够正常工作,必须得在同相输入端与地之间加上一定阻值的电阻。经过简单分析可知这里引入的是一个电压串联负反馈,熟悉运放工作原理的人一眼就可以看出这个电路的输入电阻为:

  

  很显然,这样的输入电阻相对而言实在过小,图中放大电路因此从信号源索取的电流就会相应很大,信号源内阻的压降随之增大,信号电压损失自然也就越大。所以,我们得想办法把它的输入电阻给提高一下,这时,我们可以设置一个自举电路的形式来有效的解决这个问题,解决办法如下图所示:

  

  仅仅多加入了一个电容器,这个电路的输入电阻就“今非昔比”了。利用瞬时极性法可以判断出,电路中除了通过R4接反向输入端引入一个负反馈外,还通过R1接同相输入端而引入了一个正反馈,此时,R2和R3两个电阻并联在一起了。需要说明的是,这里电容(C1、C2)的选取值是比较大的,它们相对于交流信号来说相当于短路。正反馈的结果使得输入端的动态电位随之升高,也就是这种通过反馈使得输入端的动态电位升高的电路,称之为“自举电路”。

  由于电容器C2很好的“通交隔直”特性,使得R1两端的压降即为(uP-uN),此时通过电阻R1的电流为:

  

  我们再来看看这个电路的输入电阻情况,可得出如下方程式:

  

  显而易见,对于该运放来说,由于电路中引入了深度负反馈,因此uP、uN几乎是相等的,那么Ri就会趋于极大值了,输入电阻也就得到了大幅度地提高,该电路的性能指标也因此得到了良好的改善。

  本文结论:由此分析可知,在阻容耦合放大电路中,常常可以在引入负反馈的同时,引入合适的正反馈,以此提高电路的输入阻抗,来有效改善电路的性能指标。

关键字:输入阻抗  自举电路 编辑:探路者 引用地址:自举电路增大输入阻抗的方法

上一篇:DC-DC降压/升压调节器设计方案
下一篇:基于FSDM0565R的反激式开关电源设计

推荐阅读最新更新时间:2023-10-12 22:28

示波器输入阻抗匹配问题-经验分享
  Pico示波器测试输出阻抗为50Ω的信号时,需要配套一个50Ω转1MΩ的直通端子。   最近在一个客户那里进行现场测试,发现波形的振荡比较严重,如图1 红框所示,从而导致无法进行正确的数据分析。      图1 波形振荡严重   经过分析之后,发现信号输出阻抗是50Ω,而示波器的输入阻抗是1MΩ,由于阻抗不匹配引起的波形振荡。之后加了一个50Ω转1MΩ的直通端子,测出来的波形就没有振荡了,如图2 所示      同时了解到:当输入阻抗为50Ω时,最大测量电压为5VRMS,即示波器的测量范围只能低于±5V,否则就会烧坏阻抗匹配电路。
[测试测量]
示波器<font color='red'>输入阻抗</font>匹配问题-经验分享
转换器输入阻抗计算方法及测量技巧
  表面上,这似乎非常棘手,但其实有多种方法可以测量转换器的阻抗。技巧在于利用网络分析仪来完成大部分琐碎工作,不过这种设备可能价格不菲。其优点是,当今的网络分析仪能够实现许多功能,像迹线计算和去嵌入等;对于阻抗转换等任务,它可以直接给出答案,而不需要使用外部软件。   测量转换器的阻抗需要两块电路板、一台网络分析仪和一点 入侵 知识。第一块板焊接有ADC/DUT(待测器件),还焊接了其它元件以提供偏置和时钟(图3a)。第二块高速ADC评估板去除了前端电路,仅留连至转换器模拟输入引脚的走线(图3b)。      图3: ADC的阻抗测量需要一块ADC评估板(a)且要将(a)中的前端去掉以用于测量(b)。   第
[测试测量]
转换器<font color='red'>输入阻抗</font>计算方法及测量技巧
示波器输入阻抗,1MΩ还是50Ω?
熟悉示波器的朋友可能都会有过这样的困惑:输入阻抗有1MΩ和50Ω两种,我们到底该如何选择呢? 示波器测量与50Ω相关的注意事项 示波器接入后等效电路 1MΩ阻抗和50Ω阻抗档位的设计出发点是不同的,1MΩ档位的出发点是为了让示波器拥有较小的负载效应,可以“安安静静的”做个旁观者。而50Ω档位则是为了消除传输线上的信号反射,将传输线影响降到最低。选择何种阻抗档位,需要根据实际测量情况而定: 1、当被测信号是一个无负载信号(如信号发生器),且采用50Ω特性阻抗同轴电缆与示波器相连接时,则需要使用50Ω阻抗档位。 2、当被测信号是一个板载信号,有自己完整的终端接收系统时,则需要使用1MΩ阻抗档位直接测量或者使用探头测量。 3、配
[测试测量]
示波器<font color='red'>输入阻抗</font>,1MΩ还是50Ω?
驱动半桥自举电路
驱动半桥自举电路 自举元件设计 自举二极管(VD1)和电容(C1)是IR2110在PWM应用时需要严格挑选和设计的元器件,应根据一定的规则对其进行调整,使电路工作在最佳状态。 在工程应用中,取自举电容C1 2Qg/(VCC-10-1.5)。式中,Qg为IGBT门极提供的栅电荷。假定自举电容充电路径上有1.5V的压降(包括VD1的正向压降),则在器件开 通后,自举电容两端电压比器件充分导通所需要的电压(10V)要高。 同时,在选择自举电容大小时,应综合考虑悬浮驱动的最宽导通时间ton(max)和最窄导通时间ton(min)。导通时间既不能太大影响窄脉冲的驱动性能,也不能太小而影响宽脉冲的驱动要求。根据功率器件
[电源管理]
驱动半桥<font color='red'>自举电路</font>
小广播
最新电源管理文章
换一换 更多 相关热搜器件
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved