分析开关模式电源的谐振坐标方法 轻松设计RCD缓冲器

最新更新时间:2013-12-27来源: 电源网关键字:开关模式电源  谐振坐标  缓冲器 手机看文章 扫描二维码
随时随地手机看文章

设计开关模式电源时,最麻烦的部件是RCD缓冲器。设计RCD缓冲器的传统方法没有主开关的关断瞬态期间的详细说明。因此,传统方式设计中的设计等式也不完全正确。本文将介绍设计和分析反激式转换器的RCD缓冲器的新方法。谐振坐标提供了一个了解主开关关断瞬态期间的简单方式,并有助于轻松设计和分析RCD缓冲器。

1. 引言

从商业上讲,反激式转换器因结构简单、尺寸紧凑、重量轻和成本低而得到广泛使用。但是它的主开关执行硬开关操作,导致主开关上有较高的电压尖峰和振荡。主开关的电压应力视电压尖峰大小而增加。为减少电压尖峰以便使用更低成本的低额定电压的MOSFET,最广泛的方法是RCD缓冲器网络。即使缓冲器电压随缓冲器电阻降低而降低,但缓冲器网络上的功耗增加,导致总系统效率降低。因此,RCD缓冲器网络应优化以同时符合主开关电压应力和总系统效率两个要求。

本文将先介绍由主变压器的漏电感而产生的电压尖峰的传统分析。将介绍描述关断瞬态期间的简单方式用于进一步分析。缓冲器电流将在缓冲器坐标中分析,以便提供更详细的设计等式。

2. RCD缓冲器设计和分析

2.1 RCD缓冲器设计的一般方法

图1显示具有RCD缓冲器的传统反激式转换器。


图1:传统反激式转换器

RCD缓冲器电路用于箝位由漏电感Llk和主开关漏极至源极的电容CDS之间的谐振导致的电压尖峰。有多种假定来描述工作原理以设计RCD缓冲器,如下所示:

(1) Vsn>nVout和Vsn由于较大的Csn而几乎恒定:

(2) CDS=COSS+CTRANS,无论vDS(t)如何都恒定:

(3)当主开关Q1关闭时,无次级端漏电感,因此iDS(t)可瞬时传输至次级端二极管电流iD1(t),其中Csn是缓冲器电容,CDS是主开关漏极和源极之间的有效电容,COSS是MOSFET的输出电容,CTRANS是变压器一次电路端子之间的有效电容,vDS(t)是主开关间的电压,iDS(t)是流过主开关的电流,而Q1是主开关。图2显示缓冲器二极管传导时的等效电路。


图2:缓冲器二极管接通期间的等效电路

当开关Q1关闭时,主电流对Q1的COSS充电(同时对变压器的CTRANS放电)。当COSS被充电至Vin+nVout时,次级端二极管接通,能量传输至次级端,并且对COSS持续充电,因为漏电感Llk仍有一些剩余能量。当Q1的vDS(t)增加至Vin+Vsn,缓冲器二极管Dsn接通,vDS(t)箝位在Vin+Vsn。当Dsn传导时,Llk上的电压为Vsn-nVout,这样Dsn(ts)的导通时间可获取如下:

(1)


其中Ipeak是关闭开关Q1之前的峰值漏极电流。有两种方式计算缓冲器网络中的功耗(Psn);通过Dsn提供的电源和Rsn中的功耗,如下所示:

(2)


其中fsw是反激式转换器的开关频率。因此,缓冲器电阻Rsn可由下列等式获得:

(3)


这是查找缓冲器电阻Rsn的传统方式。但是,L-C谐振几步后,峰值漏极电流Ipeak被降低了一些。因此,等式(3)可能误导被过度设计的系统。

让我们使用谐振坐标得出实际峰值漏极电流,以避免在下一节过度设计RCD缓冲器。2.2 谐振坐标中的RCD缓冲器设计和分析

本节将使用谐振坐标设计RCD缓冲器。仅设计缓冲器时,无需分析整个反激式操作模式。图3显示每个模式的等效电路,图4显示反激式转换器中的开关MOSFET的vDS(t)。



图3:关闭主开关后显示的每个模式的等效电路(按顺序依次为模式1至4)


图4:关闭开关后的vDS(t)

在模式1中,电感(Llk和Lm)中的电流对CDS充电,直至其电压达到Vin+nVout,其中Lm是变压器的磁化电导。在t1,次级二极管接通,并且磁化电导的两端箝位在反映的输出电压nVout上。在模式2中,通过CDS和Llk之间的谐振,CDS上的电压增加到Vin+Vsn,从而接通缓冲器二极管。因此,漏极电压箝位在Vin+Vsn(在模式3期间)。CDS和Llk之间的谐振由于减幅如模式2一样在模式4中恢复。当电感和电容与DC电压源(Vdc)串联谐振时,电容上的电压和通过电感的电流可绘制在一个平面中。在平面上,X轴是电压,Y轴是电流。如果将L-C回路的特性阻抗乘以Y轴而使两个轴的单位相同,电压和电流的轨迹将显示一个圆,圆的原点在(Vdc, 0),半径为起点和原点之间的长度。使用这种图形方式来理解谐振,就很容易找到图4中t2的实际峰值漏极电流。在模式1~4期间,iDS(t)和vDS(t)绘制在谐振坐标中,如图5所示。


图5:谐振坐标中的模式分析

模式1中是圆,圆的原点在(Vin,0),起点在(0,ZmIpeak)。它一直持续到vDS(t)达到Vin+nVout,如图4中所示。根据图5的模式1,圆的等式如下:

(4)


其中Zm是Lm+Llk和CDS、√((Lm+Llk)/CDS)的特性阻抗。

模式2中是椭圆,椭圆的原点在(Vin+nVout,0),起点在(A, B)。通过坐标映射,圆变成椭圆,因为特性阻抗从√((Lm+Llk)/CDS)变为√(Llk/CDS)。根据图5的模式2,椭圆的等式如下:

(5)

缓冲器二极管在模式2的末端接通,即点(C,D)。因此,当缓冲器二极管接通时实际峰值电流为D/Zm,即D/√((Lm+Llk)/CDS)。根据等式(4)和(5),实际峰值电流Ipk,sn如下:

(6)

应在等式(3)中使用Ipk,sn而非Ipeak,以获得更精确的Rsn。

通常情况下,根据Ipeak近似值选择Rsn,相应地Rsn是一个过度设计的值,因为Psn被高估。使用Ipk,sn,我们可以得到一个更精确、更小的Psn估计值,因此Rsn也更大。3. 结论

我们可以使用谐振坐标找到精确的缓冲器峰值电流。根据等式(3)和(6),Llk、Ipk,sn和fsw应减小,而CDS应增加,以减少缓冲器损失。但这可能会带来一些副作用,如更高的开关损耗、更大尺寸的变压器等等。因此,在设计时必须考虑到所有因素。本文中提供的精确等式将帮助系统设计人员轻松设计RCD缓冲器。

标号

[1] 飞兆半导体应用指南“AN-4137,采用FPS的离线反激式转换器的设计准则”。

关键字:开关模式电源  谐振坐标  缓冲器 编辑:探路者 引用地址:分析开关模式电源的谐振坐标方法 轻松设计RCD缓冲器

上一篇:IGBT与IGCT、IEGT在轻型直流输电领域的应用对比
下一篇:电路常识性概念之VCC、VDD和VSS三种标号的区别

推荐阅读最新更新时间:2023-10-12 22:33

ML4869在开关模式电源中的应用
1.引言   ML4869是一种连续导通型升压控制器,主要用于多节电池供电系统中的DC-DC变换,其工作频率最高可以达到200KHz。ML4869内部集成了同步整流电路,能够有效提高变换器的转换效率。另外,ML4869外围电路简单,控制灵活,静态电流低,可以实现变频控制,在轻载条件下也能够保持较高的效率,是中、小电流升压变换器的理想选择。 2.工作原理 2.1 引脚功能   ML4869采用8脚SOIC封装,如图1所示,其引脚功能参见表1。 表1 2.2 特点   ML4869具有以下特点:     1.8V输入电压确保系统在满载条件下启动并正常工作;     采用连续导通工作模式,适于大电流输出;     采用脉冲频
[电源管理]
精准电压基准驱动高达200mA,实现0.1ppm/mA负载调整率和10ppm/ºC
加利福尼亚州米尔皮塔斯 (MILPITAS, CA) 2016 年 11 月 3 日 凌力尔特公司 (Linear Technology Corporation) 推出包含两个大电流输出缓冲器的精准电压基准 LT6658。基于一个 2.5V 带隙电压基准,每路输出可单独地配置为 2.5V 至 6V 之间的任何电压。两路输出都提供 0.05% 的初始准确度、10ppm/ C 温度漂移和仅为 1.5ppm 的低频噪声。这些输出可分别驱动高达 50mA 和 150mA,以及吸收高达 20mA。在负载电流高达 150mA 时,典型负载调整率仅为 0.1ppm/mA。在并联时,缓冲器输出可结合以提供甚至更大的电流。 LT6658 非常
[模拟电子]
精准电压基准驱动高达200mA,实现0.1ppm/mA负载调整率和10ppm/ºC
MAX410 为系统选择极佳的缓冲器与ADC组合
缓冲器,它分输入缓冲器和输出缓冲器两种。前者的作用是将外设送来的数据暂时存放,以便处理器将它取走;后者的作用是用来暂时存放处理器送往外设的数据。有了数控缓冲器,就可以使高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。由于缓冲器接在数据总线上,故必须具有三态输出功能。
[模拟电子]
技术文章—线性调节器和开关模式电源的基本概念
摘要 本文介绍线性稳压器和开关模式电源(SMPS)的基本概念。主要面向不太熟悉电源设计和选择的系统工程师。还介绍了线性稳压器和SMPS的基本工作原理并讨论了每个解决方案的优缺点。此外,以降压转换器为例进一步说明了开关稳压器的设计考虑因素。 简介 当今的电子系统设计需要越来越多的供电轨和供电解决方案,负载范围从备用电源的几mA到ASIC稳压器的100A以上不等。为目标应用选择合适的解决方案并满足指定的性能要求至关重要,如高效率、紧密印刷电路板(PCB)空间、准确的输出电压调节、快速瞬态响应、低解决方案成本等。对于许多可能没有强大电源技术背景的系统设计者来说,电源管理设计工作变得越来越频繁,越来越具有挑战性。 电源转换
[模拟电子]
技术文章—线性调节器和<font color='red'>开关</font><font color='red'>模式</font><font color='red'>电源</font>的基本概念
轨至轨DAC输出缓冲器LTC2655
LTC®2655 是一个 4 通道、I2C、16 位 / 12 位、轨至轨 DAC 系列,具有集成 10ppm/ºC 最大值基准。这些DAC 具有内置的高性能、轨至轨输出缓冲器,并保证具有单调特性。LTC2655-L 具有一个 2.5V 的全标度输出和集成基准,并采用 2.7V 至 5.5V 的单工作电源。LTC2655-H 具有一个 4.096V 的全标度输出和集成基准,并采用 4.5V 至 5.5V 的单工作电源。每个 DAC 也可以采用一个外部基准来运作,该外部基准负责将 DAC 全标度输出设定为外部基准电压的两倍。   这些器件采用二线式 I2C 兼容型串行接口。LTC2655 工作于标准模式 (最大时钟频率为
[模拟电子]
轨至轨DAC输出<font color='red'>缓冲器</font>LTC2655
高PF反激临界模式开关电源的环路设计
    由于中小功率开关电源的市场前景很好,单端反激式开关电源不仅可以实现低压输出而且可以实现高低压的电器隔离,进而提高了电源的安全性。文中主要对基于L6561的临界模式下高PF反激式开关电源的环路设计进行了论述,其中反馈回路由PC817A和TL431组成,文中对环路的补偿设计电路进行了定性分析和定量计算,通过选择合适的相位裕量保证系统的稳定性,电源通过负反馈环路来控制在不同的负载下得到稳定的电流。 1 反馈环路概述     开关电源的控制方式有两种:电流控制模式和电压控制模式,两种控制模式的传递函数有很大的不同,文中论述的是电流模式中峰值电流模式控制的环路设计。 1.1 反馈环路稳定的标准     环路稳定的标准:只要在增益为1时
[电源管理]
高PF反激临界<font color='red'>模式</font><font color='red'>开关</font><font color='red'>电源</font>的环路设计
ARM基础学习-Cache和写缓冲器
Cache介绍 CPU的主频可以达到200MHZ,而一般性能的主存储器操用DRAM。其存储周期仅为100ns-200ns,主存储的性能将会影响整个系统的性能,Cache和写缓冲区位于主存储区和CPU之间,主要用来提高存储系统性能; 而cache经常与写缓冲器(write buffer)一起使用,使用writer buffer的目的是,将处理器和cache从较慢的对主存的写操作中脱离出来。 在处理器和MMU之间的cache称为逻辑cache,逻辑cache在虚拟地址空间存储数据,处理器可以直接通过cache访问数据,而无需通过MMU。逻辑cache又称为虚拟cache。 在MMU与物理存储器之间的cache称为物理c
[单片机]
ARM基础学习-Cache和写<font color='red'>缓冲器</font>
德州仪器推出业界最小正弦至正弦波时钟缓冲器
日前,德州仪器 (TI) 宣布推出业界最小型 4 通道、低功耗、低抖动正弦至正弦波时钟缓冲器。作为正弦波时钟缓冲器系列产品中的首款产品,CDC3S04 可取代多达 3 颗具有相同频率的独立温度补偿晶体振荡器 (TCXO),从而可将板级空间与材料单 (BOM) 成本锐降近 50%。设计人员可将 CDC3S04 用于各种移动应用中,其中包括手机 (UMTS/WCDMA/GSM)、智能电话、移动因特网设备 (MID)、超移动 PC (UMPC)、导航设备以及全球定位系统 (GPS)。 CDC3S04 的主要特性与优势 • 1:4 低抖动、正弦至正弦时钟缓冲器可取代多个 TCXO,从而可显著节省板级空间与成本; •
[模拟电子]
德州仪器推出业界最小正弦至正弦波时钟<font color='red'>缓冲器</font>
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved