集成式电源管理单元简化基于FPGA的系统

最新更新时间:2014-04-17来源: 21IC关键字:集成式  电源管理  FPGA 手机看文章 扫描二维码
随时随地手机看文章

医疗和仪器设备(如便携式超声设备和手持式仪器)的趋势也是尺寸越来越小,要求在更小的面积上以更有效的方式为FPGA、处理器和存储器供电。典型的FPGA和存储器设计需要密度非常高的电源,它能以快速瞬变响应输送大电流以便为内核和I/O电源轨供电,同时通过低噪声轨为锁相环(PLL)等片内模拟电路供电。电源时序至关重要,应确保FPGA在存储器使能之前上电并运行。带精密使能输入和专用电源良好输出的稳压器支持电源时序控制和故障监控。电源设计师通常希望将同一电源IC用在不同应用中,因此,必须能够改变电流限值。这种设计重用可大幅缩短产品上市时间——任何新产品开发流程中的关键要素之一。

考虑具有1路12 V输入和5路输出的FPGA的多轨电源管理常见设计规格:

• 内核电轨: 1.2V (4 A)

• 辅助电轨: 1.8V (4 A)

• I/O电轨: 3.3V (1.2A)

• DDR存储器电轨: 1.5V (1.2A)

• 时钟电轨: 1.0V (200mA)

FPGA供电应用实例

 

 

典型的分立方案有4个开关稳压器连接到12 V输入轨。 一个开关稳压器的输出预调节LDO以降低功耗。 另一种方法是使用一个稳压器将12 V输入降压至5 V中间轨,然后再经调节以产生所需的各个电压。 该方案的成本较低,但由于采用两级电源转换,效率也较低。 在以上两种方案中,各稳压器都必须独立使能,因此,可能需要一个专用电源时序控制器来控制电源的时序。 噪声可能也是一个问题,除非所有开关稳压器都能同步以降低拍频。

将多个降压调节器和LDO集成到单个封装中,可显著缩小电源管理设计的总体尺寸。 此外,与传统分立方案相比,智能型集成解决方案具有许多优势。 减少分立元件数目可大幅降低设计的成本、复杂度和制造成本。 集成电源管理单元(PMU) ADP505x系列可在单个IC中实现所有这些电压和功能,所用PCB面积和元件大幅减少。

为了最大程度地提高效率,各降压调节器均可直接从12V电压供电,从而无需预调节器级。 降压调节器1和2具有可编程电流限值(4A、2.5A或1.2A),因此电源设计师可以快速轻松地为新设计改变电流,大大缩短开发时间。 LDO可由其中一个降压调节器供电,提供低噪声1 V电源轨用于噪声敏感的模拟电路。

某些设计中,两者都很重要: 对较高电流轨使用较低的开关频率以提供最高电源效率,对较低电流轨使用较高的开关频率以缩小电感尺寸和实现最小的PCB面积。 主开关频率提供一个2分频选项,允许ADP5050以两种频率工作。 降压调节器1和3的开关频率可通过I2C端口设置为主开关频率的一半。

关键字:集成式  电源管理  FPGA 编辑:探路者 引用地址:集成式电源管理单元简化基于FPGA的系统

上一篇:精度位置控制应用中运用NanoPWM驱动器代替线性驱动器
下一篇:一款关于宽带接收器的电路图

推荐阅读最新更新时间:2023-10-12 22:38

基于FPGA的CCD数据采集系统的设计
1引 言 随着数字技术的进步与发展,对于数据传输的高速率性和时实性提出了很高的要求,IEEE1394协议的出现,很好地解决了该问题。IEEE1394又名FIReWire,是一种高速串行总线,已经发展了IEEE1394b提供最高达3.2 Gb/s的速率,并将传输距离扩展到100 m。由此可以断定1394必然成为未来的“标准”串行总线。 IEEE1394支持2类事务:等时传输和异步传输。 异步传输(asynchrONous transactions)保证数据传输的正确性,但是不保证数据传输的时实性,主要用来传输控制信息和一些对数据的正确性要求很高的数据。一个异步传输由4部分组成:请求数据包、请求确认数据包、响
[嵌入式]
基于<font color='red'>FPGA</font>的CCD数据采集系统的设计
Altera发售业界首款65nm低成本FPGA
Cyclone III FPGA前所未有地同时实现了低功耗、低成本和高性能,适合无线通信、视频、显示等其他对成本敏感的应用 2007年3月20号,北京—— Altera公司今天宣布,开始发售业界的首款65nm低成本FPGA——Cyclone III系列。Cyclone III FPGA比竞争FPGA的功耗低75%,含有5K至120K逻辑单元(LE),288个数字信号处理(DSP)乘法器,存储器达到4Mbits。Cyclone III系列比前一代产品每逻辑单元成本降低20%,使设计人员能够更多地在成本敏感的应用中使用FPGA。 艾默生气象技术公司首席电子官Eric Wildi说:“我们收到了第一款Cyclone III器件,在高性
[新品]
高通芯片组又出小状况 电源管理设计疑为主因
高通的Snapdragon 835芯片组疑似又出现问题,导致三星电子(Samsung)的Galaxy S8、小米的小米6手机都出现自动重开机的情况。 由于重开机不是出现在为手机充电时,就是出现在插入MicroSD记忆卡时,因此业界推测,这次事件的根源可能与电源管理的设计有关。 所幸这个问题不大,业界认为应可透过更新软件来解决。 近来许多Galaxy S8及小米6手机用户都在网站上留言表示,自己的智能型手机经常会无故自动重开机。 其中,用户最常遇到的问题是手机会在充电时自动重开机。 但也有Galaxy S8用户发现,只要停用SD记忆卡,重开机的情况就能改善许多。 综合网络上用户所描述的情况,芯片设计业内人士认为,出问题的环节应该与
[半导体设计/制造]
利用数字控制技术改善功率密度和电源管理
在一个电源系统中有许多地方可以采用数字技术,一个是电源内部电路本身,还有就是在系统级实现功率管理和监控功能 .本文将针对第一种情况进行详细讨论。文中比较了板载电源(BMPS)的内部控制功能采用数字技术和更传统的模拟方法的系统级实现效果。对于比较中所提到的每一个方案,BMPS的最终用户都可以采用传统的方式来使用器件,而无需额外的系统级数字技术。比较依赖了实际的案例研究,利用了实际的产品单元作为参考基准。研究中使用了两种数字设计方案。一种是尺寸优化设计,它提供与模拟设计相近的输出功率,但具有较小的物理尺寸。另一种方案则是输出优化设计,即维持与模拟设计类似的外形尺寸,但使输出功率增加。在所有的三种设计方法中,基本的功率传递拓扑结构保持不
[电源管理]
利用数字控制技术改善功率密度和<font color='red'>电源管理</font>
关于JESD204B转换器与FPGA匹配的设计关键点
  随着更多的模数转换器(ADC)和数模转换器(DAC)支持最新的JESD204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。FPGA供应商多年来一直支持千兆串行/解串(SERDES)收发器。然而在过去,大多数ADC和DAC不能通过这些高速串行接口进行配置,就是说FPGA与转换器无法与任何常用标准接口,利用高串行-解串(SERDES)带宽。   JESD204B接口针对支持更高速转换器不断增长的带宽需求而开发,以填补该空白。作为第三代串行数据链路标准,JESD204B提供更高的最大通道速率(每通道高达12.5 Gbps),支持确定延迟和谐波帧时钟。该接口借助兼容开放市场FPGA解决方案且可扩展的高性能转换器,
[嵌入式]
专访飞兆半导体公司市场总监Claudia Innes
随着油价和半导体原材料价格的上涨,各种产品都对节能提出了更高的要求,也给电源管理芯片带来了机遇和挑战。电源管理IC产品的发展趋势将围绕节能降耗展开,我们且听听来自飞兆公司企业市场总监Claudia Innes对电源管理的整体把握。 电子工程世界: 目前,相关节能、环保政策的出台,对电源管理市场有什么样的影响? 飞兆半导体公司企业市场总监Claudia Innes: 节能和环保的相关政策将继续推动半导体设计的创新,带来更多的机会以减少能量的耗费,以及提供采用环保材料制成的IC。随着这些政策的要求越来越严格,半导体供应商必须找出新方法,推动效率提高,这又会加快提高能效的技术进步。 电子工程世界: 您认
[电源管理]
莱迪思推出业界首款集成USB的小型嵌入视觉FPGA
— 业界首款拥有硬核USB的人工智能&嵌入式视觉应用FPGA,拓展小型、低功耗FPGA产品系列 — 中国上海——2023年9月27日—— 莱迪思半导体公司,低功耗可编程器件的领先供应商,今日宣布推出莱迪思CrossLinkU™-NX FPGA产品系列,这是业界首款同级产品中集成USB器件功能的FPGA。 CrossLinkU-NX FPGA通过硬核USB控制器和物理层(PHY)、独特的低功耗待机模式和一整套参考设计,加速设计配备了USB的系统并简化散热管理。CrossLinkU-NX FPGA拓展了莱迪思在嵌入式视觉传感器与USB主机接口领域的领先地位,旨在满足不断增长的客户需求,简化计算、工业、汽车和消费电子市场应用中
[嵌入式]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved