PLL的电源管理设计

最新更新时间:2015-01-31来源: 互联网关键字:PLL  电源管理设计 手机看文章 扫描二维码
随时随地手机看文章
锁相环(PLL)是现代通信系统的基本构建模块PLLs通常用在无线电接收机或发射机中,主要提供“本振”(LO)功能;也可用于时钟信号分配和降噪,而且越来越多地用作高采样速率模数或 数模转换的时钟源。由于每一代PLL的噪声性能都在改善,因此电源噪声的影响变得越来越明显,某些情况下甚至可限制噪声性能。本文讨论图1所示的基本PLL方案,并考察每个构建模块的电源管理要求。

 

图1.显示各种电源管理要求的基本锁相环

PLL中,反馈控制环路驱动电压控制振荡器(VCO),使振荡器频率(或相位)精确跟踪所施加基准频率的倍数。许多优秀的参考文献 解释了PLL的数学分析;ADI的ADIsimPLL™等仿真工具则对了解环路传递函数和计算很有帮助。下面让我们依次考察一下PLL构建模块。

VCO和VCO推压

电压控制振荡器将来自鉴相器的误差电压转换成输出频率。器件“增益”定义为KVCO,通常以MHz/V表示。电压控制可变电容二极管(变容二极管) 常用于调节VCO内的频率。VCO的增益通常足以提供充分的频率覆盖范围,但仍不足以降低相位噪声,因为任何变容二极管噪声都会被放大KVCO倍,进而增加输出相位噪声。

多频段集成VCO的出现,例如用于频率合成器ADF4350的集成VCO,可避免在KVCO与频率覆盖范围间进行取舍,使PLL设计人员可以使用包含数个中等增益VCO的IC以及智能频段切换程序,根据已编程的输出频率选择适当的频段。这种频段分割提供了宽广的总体范围和较低噪声。

除了需要从输入电压变化转换至输出频率变化(KVCO)外,电源波动也会给输出频率变化带来干扰成分。VCO对电源波动的灵敏度定义为VCO 推压(Kpushing),通常是所需KVCO.的一小部分。例如,Kpushing通常是KVCO的5%至20%。因此,对于高增益VCO,推压效应增大,VCO电源的噪声贡献就更加举足轻重。

VCO推压的测量方法如下:向VTUNE引脚施加直流调谐电压,改变电源电压并测量频率变化。推压系数是频率变化与电压变化之比,如表1所示,使用的是ADF4350 PLL。

表1. ADF4350 VCO推压测

VCO 
频段 
(MHz)

Vtune
(V)

f1 (MHz) at VVCO= 3 V

f2 (MHz) at VVCO= 3.3 V

KpushingΔf/ΔV(MHz/V)

2200

2.5

2233.446

2233.061

1.28

3300

2.5

3331.112

3331.799

2.3

4400

2.5

4462.577

4464.242

5.55

 

参考文献2中提到了另一种方法:将低频方波直流耦合至电源内,同时观察VCO频谱任一侧上的频移键控 (FSK)调制峰值(图2)。峰值间频率偏差除以方波幅度,便得出VCO推压系数。该测量方法比静态直流测试更精确,因为消除了与直流输入电压变化相关的任何热效应。图2显示 ADF4350 VCO输出在3.3 GHz、对标称3.3 V电源施加10 kHz、0.6 V p-p方波时的频谱分析仪曲线图。对于1.62 MHz/0.6 V或2.7 MHz/V的推压系数,最终偏差为3326.51 MHz – 3324.89 MHz = 1.62 MHz。该结果可与表1中的静态测量 2.3 MHz/V比较。

 

图2.ADF4350 VCO通过10kHz、0.6v p-p方波响应

电源调制的频谱分析仪曲线图

在PLL系统中,较高的VCO推压意味着VCO电源噪声的增加倍数更大。为尽可能降低对VCO相位噪声的影响,需要低噪声电源。

参考文献3和参考文献4提供了不同低压差调节器(LDO)如何影响PLL相位噪声的示例。例如,文献中对ADP3334和ADP150 LDO为ADF4350供电时的性能进行了比较。ADP3334调节器的集成均方根噪声为27 μV(40多年来,从10 Hz至100 kHz)。该 结果可与ADF4350评估板上使用的LDO ADP150的9 μV比较。图3中可以看出已测量PLL相位噪声频谱密度的差异。测量使 用4.4 GHz VCO频率进行,其中VCO推压为最大值(表1),因此属于最差情况结果。ADP150调节器噪声足够低,因此对 VCO噪声的贡献可以忽略不计,使用两节(假定“无噪声”)AA电池重复测量可确认这一点。

 

图3.使用ADP3334和ADP150LDO对(AA电池)供电时ADF4350在4.4GHz下的相位噪声比较

图3强调了低噪声电源对于ADF4350的重要性,但对电源或 LDO的噪声该如何要求呢?

与VCO噪声类似,LDO的相位噪声贡献可以看成加性成分LDO(t), 如图4所示。再次使用VCO超额相位表达式得到:

 

或者在频域中为:

 

其中vLDO(f)是LDO的电压噪声频谱密度。

1 Hz带宽内的单边带电源频谱密度SΦ(f)由下式得出:

 

以dB表示时,用于计算电源噪声引起的相位噪声贡献的公式如下:

 

 

(1)

其中 L(LDO)是失调为f时,调节器对VCO相位噪声(以dBc/Hz表示)的噪声贡献; f; Kpushing是VCO推压系数,以Hz/V表示;vLDO(f)是给定频率偏移下的噪声频谱密度,以V/√Hz表示.

 

图4.小信号加性vco电源噪声模型

在自由模式VCO中,总噪声为 LLDO值加VCO噪声。以dB表示则为:

 

例如,试考虑推压系数为10 MHz/V、在100 kHz偏移下测得相位噪声为–116 dBc/Hz的VCO:要在100 kHz下不降低VCO噪声性能,所需的电源噪声频谱密度是多少?电源噪声和VCO噪声作为方和根添加,因此电源噪声应比VCO噪声至少低6 dB,以便将噪声贡献降至最低。所以LLDO应小于–122 dBc/Hz。使用公式1,

 

求解vLDO(f),

在100 kHz偏移下,vLDO(f) = 11.2 nV/√

给定偏移下的LDO噪声频谱密度通常可通过LDO数据手册的 典型性能曲线读取。

当VCO连接在负反馈PLL内时,LDO噪声以类似于VCO噪声的方式通过PLL环路滤波器进行高通滤波。因此,上述公式仅适用于大于PLL环路带宽的频率偏移。在PLL环路带宽内,PLL可成功跟踪并滤 LDO噪声,从而降低其噪声贡献。

LDO滤波

要改善LDO噪声,通常有两种选择:使用具有更少噪声的LDO,或者对LDO输出进行后置滤波。当无滤波器的噪声要求超过经济型LDO的能力时,滤波选项可能是不错的选择。简单的LC π 滤波器通常足以将带外LDO噪声降低20 dB(图5)。

 

图5.用于衰减LDO噪声的LCπ滤波器

选择器件时需要非常小心。典型电感为微亨利范围内(使用铁氧体磁芯),因此需要考虑电感数据手册中指定的饱和电流(ISAT), 作为电感下降10%时的直流电平。VCO消耗的电流应小于ISAT. 有效串联电阻(ESR) 也是一个问题,因为它会造成滤波器两端的IR压降。对于消耗300 mA直流电流的微波VCO,需要ESR小于0.33 ?的电感,以产生小于100 mV的IR压降。较低的非零ESR还可抑制滤波器响应并改善LDO稳定性。为此,选择具有极低寄生ESR的电容并添加专用串联电阻可能较为实际。上述方案可使用可下载的器件评估器如NI Multisim™在SPICE 中轻松实现仿真。 .

电荷泵和滤波器

电荷泵将鉴相器误差电压转换为电流脉冲,并通过PLL环路滤波器进行积分和平滑处理。电荷泵通常可在最多低于其电源电压(VP)0.5 V的电压下工作。例如,如果最大电荷泵电源为5.5 V,那么电荷泵只能在最高5 V输出电压下工作。如果VCO需要更高的调谐电压,则通常需要有源滤波器。有关实际PLL的有用信息和参考设计,请参见电路笔记CN-0174,5,处理高压的方式请参见利用高压VCO设计高性能锁相环,”6该文章发表于模拟对话第43卷第4期(2009)。有源滤波器的替代方案是使用PLL和针对更高电压设计的电荷泵,例如ADF4150HV ADF4150HV可使用高达30 V的电荷泵电压工作,从而在许多情况中省去了有源滤波器。

电荷泵的低功耗使其看似颇具吸引力,可使用升压转换器从较低的电源电压产生高电荷泵电压,然而与此类DC-DC转换器相关的开关频率纹波可能在VCO的输出端产生干扰杂散音。高PLL杂散可能造成发射机发射屏蔽测试失败,或者降低接收机系统内的灵敏度和带外阻塞性能。为帮助指导转换器纹波的规格,使用图6 的测量设置针对各种PLL环路带宽获得全面电源抑制曲线图与频率的关系。

 

图6.测量电荷泵电源抑制的设置

17.4 mV (–22 dBm)的纹波信号经交流耦合至电源电压,并在频率范围内进行扫描。在每一频率下测量杂散水平,并根据–22dBm输入与杂散输出电平间的差异(以dB表示)计算PSR。留在适当位置的0.1 μF和1 nF电荷泵电源去耦电容为耦合信号提供一定衰减,因此发生器处的信号电平增加,直至在各频率点下引脚上直接测得17.4 mV。结果如图7所示。

在PLL环路带宽内,随着频率增加,电源抑制最初变差。随着频率接近PLL环路带宽,纹波频率以类似于基准噪声的方式衰减,PSR改善。该曲线图显示,需要具有较高开关频率(理想情况下大于1 MHz)的升压转换器,以便尽可能降低开关杂散。另外,PLL环路带宽应尽可能降至最低。

1.3 MHz时, ADP1613就是一款合适的升压转换器。如果将PLL环路带宽设置为10 kHz,PSR可能达到大约90 dB;环路带宽为80 kHz时,PSR为50 dB。首先解决PLL杂散水平要求后,可以回头决定升压转换器输出所需的纹波电平。例如,如果PLL需要小于–80 dBm的杂散,且PSR为50 dB,则电荷泵电源输入端的纹波功率需小–30 dBm,即20 mV p-p。如果在电荷泵电源引脚附近放置足够的去耦电容,上述水平的纹波电压可使用纹波滤波器轻松实现。例如,100 nF去耦电容在1.3MHz时可提供20 dB以上的纹波衰减。应小心使用具有适当电压额定值的电容;例如,如果升压转换器产生18 V电源,应使用具有20V或更高额定值的电容。

 

图7.ADF4150HF电荷泵电源抑制曲线图

使用基于Excel的设计工具ADP161x.可以简化升压转换器和纹波滤波器的设计。图8显示用于5 V输入至20 V输出设计的用户 输入。为将转换器级输出端的电压纹波降至最低,该设计选择噪声滤波器选项,并将VOUT纹波场设定为最小值。高压电荷泵的功耗为2 mA(最大值),因此OUT 为10 mA以提供裕量。该设计使用20 kHz的PLL环路带宽,通过ADF4150HV评估板进行测试。根据图7,可能获得约70dB的PSR。由于PSR极佳,此设置未在VCO输出端呈现明显的开关杂散(< –110 dBm),即使是在省去噪声滤波器时。

 

图8.ADP1613升压转换器EXCEL设计工具

作为最终实验,将高压电荷泵的PSR与有源滤波器(目前用于产生高VCO调谐电压的最常见拓扑结构)进行比较。为执行测量,使用无源环路滤波器将幅度为1 V p-p的交流信号注入ADF4150HV的电荷泵电源(VP)与图6的测量设置相同。后以有源滤波器代替相等带宽的无源滤波器,重复相同的测量。所用的有源滤波器为CPA_PPFFBP1型,如ADIsimPLL所述(图9)。

 

图9.ADlsimPLL中CPA_PPFFBP1滤波器设计的屏幕视图.

为提供公平的比较,电荷泵和运算放大器电源引脚上的去耦相同,即10 μF、10 nF和10 pF电容并联。测量结果显示于图10中:与有源滤波器相比,高压电荷泵的开关杂散水平降低了40 dB至45 dB。利用高压电荷泵改善的杂散水平部分可解释为通过有源滤波器看到的环路滤波器衰减更小,其中注入的纹波在第 一极点之后,而在无源滤波器中注入的纹波位于输入端

 

图10.有源环路滤波器与高压无源滤波器的电源纹波电平

最后一点:图1所示的第三电源电轨(分压器电源,AVDD/DVDD—与VCO和电荷泵电源相比具有较宽松的电源要求,因为PLL(AVDD)的RF部分通常是具有稳定带隙参考偏置电压的双极性ECL逻辑级,所以相对不受电源影响。另外,数字CMOS模块本质上对电源噪声具有更强的抵抗力。因此,建议选择(DVDD)能够满足此电轨电压和电流要求的中等性能LDO,并在所有电源引脚附近充分去耦;通常100 nF和10 pF并联就够了。

结束语

以上已讨论主要PLL模块的电源管理要求,并针对VCO和电荷泵电源推算出规格。ADI公司为电源管理和PLL IC提供多种设计支持工具,包括参考电路和解决方案,还有各种仿真工具,如ADIsimPLL和 ADIsimPower. 了解电源噪声和纹波对PLL性能的影响后,设计人员可以回头推算电源管理模块的规格,进而实现性能最佳的PLL设计。

关键字:PLL  电源管理设计 编辑:探路者 引用地址:PLL的电源管理设计

上一篇:用于 48V 电源的完整单 IC 电源管理电池维护 / 后备系统
下一篇:一个小小的疏忽就会毁掉 EMI 性能

推荐阅读最新更新时间:2023-10-12 22:52

汽车信息娱乐系统设计借助多输出电源管理 IC 而简化
背景 随着产品外形的不断缩小,对于其功能和特性的要求持续提高。再者,用于为这些产品供电的精细数字 IC (例如:微处理器 和微控制器 或现场可编程门阵列 ) 的业界发展趋势是:继续降低其工作电压,同时增加其电流量。微处理器是导入设计时最常用的此类 IC 之一,而且诸如 Freescale、Intel、NVIDIA、Samsung 和 ARM 等供应商推出了越来越多的高效率型产品。这些产品设计用于为众多的无线、嵌入式和网络应用提供低功耗和高性能处理。 这些处理器的初衷是:帮助 OEM 制造商开发出体积较小、成本效益性更佳并具有长电池使用寿命的便携手持式设备,同时提供更高的计算性能以运行功能丰富的多媒体应用程序。然而,这种对于高
[电源管理]
汽车信息娱乐系统<font color='red'>设计</font>借助多输出<font color='red'>电源管理</font> IC 而简化
ARM的pll
确定PLL 过程: 1.确定 cpu频率 Fcclk 2.确定晶振频率 Fosc ,Fcclk 一定是Fosc的整数倍。 3.计算M值 M = Fcclk/Fosc,M的取值范围为1~32。实际写入MSEL位的值为M-1的整数倍。 4.计算P值 选择P值以配置PSEL位。通过设置P值,使Fcco在定义的频率限制范围内。P必须是1, 2, 4或8其中的一个。 PLL : Fcco为PLL电流控制振荡器的输出频率 Fcclk = M Fosc 相位频率检测:把两个输入的时钟相位差值
[单片机]
ARM的<font color='red'>pll</font>
一种准确地预测由泄漏电流引起的 PLL 基准杂散噪声之简单方法
本文给出了一种简单的模型,可用来在 PLL 系统中准确地预测由于充电泵和 / 或运算放大器泄漏电流引起的基准杂散噪声的大小。知道如何预测这类噪声有助于在 PLL 系统设计的早期明智地选择环路参数。 PLL快速回顾 锁相环 (PLL) 是一种负反馈系统,将一个相位和频率随温度和时间变化不够稳定之较高频电路 (通常是一个压控振荡器 VCO) 的相位和频率锁定到一个比较稳定和频率较低的电路 (通常是一个温度补偿或恒温晶体振荡器,即 TCXO 或 OCXO) 上。 作为一个黑盒子,PLL 可以看作是一个频率倍增器。 当需要高频本机振荡 (LO) 源时,会使用 PLL。应用实例有很多,包括无线通信、医疗设备和仪表。 图 1 显示了一个用
[电源管理]
一种准确地预测由泄漏电流引起的 <font color='red'>PLL</font> 基准杂散噪声之简单方法
DDS+PLL频率合成技术与应用
  在现代电子测量、雷达、通信系统、电子对抗等技术领域中,具有频率范围宽,分辨率高,转换快速的多种模式的信号源是重要和必不可少的。20世纪70~80年代大都采用锁相频率合成技术,实现频率范围为DC(MHz)~几十GHz,分辨率达到MHz的信号源。虽然转换速度不高(几十μs到ms量级),但已广泛应用到现代电子系统中;与此同时,各种规格的锁相频率合成技术的信号源产品也投入到国际市场。      随着电子技术和集成电路的飞速发展,进入20世纪90年代后,出现了频率分辨率高(MHz量级),频率转换快(μs到ns量级)的DDS大规模芯片,输出信号的频率上限基本止在HF或VHF频段内,比PLL合成技术以及直接模拟合成技术所得到的信号频率低。当
[单片机]
DDS+<font color='red'>PLL</font>频率合成技术与应用
上网本电源管理系统的设计挑战及解决方案
上网本的 电源管理 系统可分为以下几部分:1. 电池充电和管理;2. CPU 处理器供电;3.系统5V/3.3V供电;4. I/O和显卡供电;5. 显示背光供电;6. DDR存储器供电。 我们如果把上网本对电源的要求与笔记本电脑和MID、智能手机等相比较:与主流笔记本电脑相比,上网本电池一般是2到3节,CPU及I/O功耗较低,输入适配器 电压 是19V或者12V、16V。而笔记本电脑适配器输入电压一般是19V,电池一般是3节以上。从供电方式看两者比较相似。MID与智能手机功耗较上网本低,一般采用PMU(集成电源管理器件)供电,电池一般是1到2节。 与常见笔记本电脑相比,上网本的一个主要特别点是其处理器的工作电压更低,同时又需要很大
[嵌入式]
锁相环中YTO自校准技术的应用
1 引言 锁相环(PLL)是一个能够跟踪输入信号相位的闭环自动控制系统,它由鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)及反馈电路等四个基本部件组成。如图1所示。 鉴相器是一个相位比较器,用来监测输入信号相位θ1(t)与反馈信号相位θ2(t)之间的相位差,输出的误差信号Ud(t)再经过低通滤波器后,得到误差电压Uc(t),去调节被控振荡器,直至θ2(t)同步跟踪θ1(t)的变化,即锁定状态。这种相位负反馈控制系统在采用间接频率合成方式的频率合成器中得到广泛应用。 以YTO作为主振的现代微波信号发生器,基本都采用了复杂的锁相环实现整机频率合成。根据锁相环特性,如果主振输出信号频率与理论输出频率相差太大,超
[电源管理]
锁相环中YTO自校准技术的应用
PLL+VCO集成电压控制振荡器的锁相环技术应用
新兴的PLL + VCO (集成电压控制振荡器的锁相环)技术能够针对蜂窝/4G、微波无线电防务等应用快速开发低相位噪声频率合成器,ADI集成频综产品的频率覆盖为25 MHz到13.6 GHz。 蜂窝/4G、微波无线电、测试设备和防务子系统应用的无线电设计人员依赖高质量本振(LO)来实现低BER(误码率)、低杂散输出和低相位噪声的系统级目标。所有的RF和微波通信和传感器系统,无论是基于模拟还是数字调制,都需要干净的LO信号源;无线电的容量越高,对LO信号的要求就越高。 有许多不同架构可用,但产生稳定LO源的最常用方法之一是将低相位噪声电压控制振荡器(VCO)和稳定基准电压及锁相环(PLL)组合构成频率合成器。不过,寻求最佳L
[电源管理]
<font color='red'>PLL</font>+VCO集成电压控制振荡器的锁相环技术应用
TYPEC拓展坞电源管理芯片|IM2603设计方案
应用于Type-C拓展坞外围集成Buck变换器的电源管理芯片 IM2603 IM2603 概述 用于带有集成降压转换器的 Type-C 外围应用的电源管理 IC IM2603 是一款主要用于 Type-C 外围应用的电源管理 IC。 它集成了一个带有内置高侧 MOSFET 的同步降压转换器和一个用于可选低侧外部 MOSFET 的栅极驱动器。 如果输入电压 VIN 降低到接近 VOUT 的电压,则进入低压差操作,占空比为 100%。 它具有内部固定软启动功能并提供保护功能,包括输入 UVLO、逐周期电流限制、输出短路保护 (SCP) 或 OVP 和热关断。 IM2603 还控制两个 N-MOSFET 作为负载开关,有助于降低 BO
[嵌入式]
TYPEC拓展坞<font color='red'>电源管理</font>芯片|IM2603<font color='red'>设计</font>方案
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved