RF SOI(射频绝缘体上硅)的发明者及先进射频解决方案的先驱派更(Peregrine)半导体公司宣布推出单片100瓦功率限幅器UltraCMOS® PE45361。作为派更半导体公司功率限幅器系列产品的新一代成员,PE45361建立在备受好评的50瓦UltraCMOS功率限幅器取得极大成功的基础之上,并添加了更高的脉冲功率处理能力、更低的限幅阈值及正向阈值控制功能。UltraCMOS功率限幅器提供了一种取代砷化镓(GaAs)分立PIN结二极管功率限幅器的单片式方案,可保护设备不会受到过高RF功率、故意干扰及ESD事件的损害。PE45361能够为测试与测量设备及无线基础架构收发器中的敏感低噪声接收机提供可靠且可重复的功率保护。
派更半导体公司全球销售副总裁Colin Hunt表示:“派更半导体的单片功率限幅器为我们的客户提供了一种增强射频功率保护的新奇而强大的方案。我们推出的PE45361基于我们UltraCMOS限幅器的关键射频性能及物料清单(BOM)成本优势,并可提供100瓦功率处理能力,实现较低的限幅阈值,从而保护敏感的低噪声放大器(LNA)。”
与PIN结二极管功率限幅器相比,UltraCMOS功率限幅器的响应时间和恢复时间方面加快了10倍,线性度(IIP3 )改善了10~40 dB,静电放电(ESD)保护能力提高了20倍。此外,UltraCMOS功率限幅器占用的电路板空间通常也小于PIN结二极管功率限幅器。最后,UltraCMOS功率限幅器可通过低电流压控管脚(VCTRL)调节限幅阈值,无需配置隔直电容、射频扼流电感器及偏置电阻器等外接元件。
与其它UltraCMOS功率限幅器一样,PE45361也设有两种工作模式:功率限幅和功率反射,从而最大程度地提高性能与灵活性。用户可通过可编程管脚VCTRL选择模式。在功率限幅模式下,限幅器对负载不起作用。当输入射频信号功率超过VCTRL设定的限幅阈值时,限幅器将限制输入的射频功率。在极端环境中使用功率反射模式时,限幅器将把大部分入射功率反射回功率源。
产品特性、封装、价格与供货
PE45361功率限幅器覆盖10 MHz~6 GHz频段,可为高性能功率限幅应用提供卓越的功率保护功能。该限幅器可处理高达50 dBm或100瓦的大脉冲功率,可调限幅阈值为7 dBm~13 dBm,正向阈值控制为0伏至0.3伏。在6 GHz时,PE45361的低插入损耗为0.95 dB,高回波损耗为12 dB。PE45361的快速响应时间仅为0.6纳秒,迅捷恢复时间为1纳秒,线性度(IIP3)达37 dBm。PE45361静电放电功能极强,可达7 kV HBM。
量产零件与评估工具现已上市。PE45361采用紧凑型12引脚3x3 mm QFN封装,订购1万片的价格为每片4.30美元。
关键字:功率限幅器 派更半导体 RF
编辑:王磊 引用地址:派更半导体公司推出100瓦RF SOI功率限幅器
推荐阅读最新更新时间:2023-10-12 22:58
国产公司已量产5G射频芯片:可用于手机
在5G核心芯片方面,除了大家熟悉的5G处理器、基带之外,射频芯片也是非常关键的一环,美国Skyworks、Qorvo等四家公司垄断全球77%的市场份额,国内差距较大,现在富满微公司宣布已经量产5G射频芯片。 根据该公司在投资者互动平台的消息来看,富满微研发的5G射频芯片已经量产。 此外,对于在5G 射频芯片的规划,富满微董事长刘景裕此前表示,“我们5G系列射频前端芯片可以用在手机端,目前已与小米、传音等公司接洽,我们5G射频芯片产品是对标卓胜微高端射频产品线。” 据了解,射频芯片是指将无线电信号通信转换成一定的无线电信号波形,并通过天线谐振发送出去的一个电子元器件,它包括功率放大器(PA:Power Amplifi
[手机便携]
可满足高性能数字接收机动态性能要求的ADC和射频器件
许多数字接收机都对其选用的高性能ADC及模拟器件的动态性能具有较高要求。如蜂窝基站数字接收机就要求有足够的动态范围,以便处理较大的干扰信号,从而把电平较低的有用信号解调出来。通过Maxim公司的15位65Msps模数转换器MAX1418或12位65Msps模数转换器 MAX1211配以2GHz 的MAX9993或900MHz的MAX9982集成混频器,即可为接收机的两级关键电路提供出色的动态特性,此外,Maxim公司的中频(IF)数字可调增益放大器(DVGA)MAX2027 和MAX2055也能够在许多系统中提供较高的三阶输出截点(OIP3),以满足系统所需要的增益调节范围。
1 欠采样接收机的系统结构
蜂
[模拟电子]
飞利浦超薄无铅封装获得重大突破
全球最小逻辑封装-全新 MicroPakII 仅1.0mm 2
皇家飞利浦电子公司 ( NYSE: PHG, AEX: PHI ) 今天宣布在超薄无铅封装技术领域取得重大突破 ,推出针对 逻辑和 RF 应用的两款新封装 : MicroPak TM II 和 SOD882T 。MicroPakII是世界上最小的无铅逻辑封装,仅 1.0mm 2 , 管脚 间距 为0.35mm 。 而面向RF应用的飞利浦 SOD882T 封装则更小,仅为 0.6mm 2 。 飞利浦新的超薄无铅封装(UTLP)平台使得消费电子产品设计师能够灵活地在更小的空间内添加更多的功能。
通过开
[新品]
射频导纳原理
射频导纳原理:射频导纳物位控制技术是一种从电容式物位控制技术发展起来的,防挂料、更可靠、更准确、适用性更广的物位控制技术,“射频导纳”中“导纳”的含义为电学中阻抗的倒数,它由阻性成分、容性成分、感性成分综合而成,而“射频”即高频,所以射频导纳技术可以理解为用高频测量导纳。高频正弦振荡器输出一个稳定的测量信号源,利用电桥原理,以精确测量安装在待测容器中的 传感器 上的导纳,在直接作用模式下, 仪表 的输出随物位的升高而增加。
射频导纳技术与传统电容技术的区别在于测量参量的多样性、驱动三端屏蔽技术和增加的两个重要的电路,这些是根据在实践中的宝贵经验改进而成的。上述技术不但解决了连接电缆屏蔽和温漂问题,也解决了垂直安装的传感器
[测试测量]
当RF遇到模拟信号和数字信号–EMI测试
当前,对工程师们来说,EMI (电磁干扰)和EMC (电磁兼容性)即使不算灾难,也算是非常棘手的任务。这是因为如果没适当的工具,找到略微超出极限的、讨厌的EMI辐射的来源可能会非常麻烦,这种EMI辐射可能会横跨RF信号、模拟信号和数字信号。
当前的设计正变得越来越强大、越来越复杂、越来越小。越来越多的功能被塞进越来越小的封装中,即使本身没有无线功能,设计中仍存在着大量的组件,每个组件都会发出某类电磁能量(或RF噪声),可能会干扰设计中某些其它东西。正因如此,业内制订了EMC规则和法规,具体规定任何给定设计允许传播多少电磁能量、允许传播哪种电磁能量。但在满足这些目标之前,设计人员必需确认自己的设计“本身没有问题”。
[模拟电子]
抖动和相位噪声--数字工程师要掌握的射频知识连载(七)
抖动(Jitter)反映的是数字信号偏离其理想位置的时间偏差。高频数字信号的bit周期都非常短,一般在几百ps甚至几十ps,很小的抖动都会造成信号采样位置电平的变化,所以高频数字信号对于抖动都有严格的要求。
实际信号的很复杂,可能既有随机抖动成分(RJ),也有不同频率的确定性抖动成分(DJ)。确定性抖动可能由于码间干扰或一些周期性干扰引起,而随机抖动很大一部分来源于信号上的噪声。下图反映的是一个带噪声的数字信号及其判决阈值。一般我们把数字信号超过阈值的状态判决为“1”,把低于阈值的状态判决为“0”,由于信号的上升沿不是无限陡的,所以垂直的幅度噪声就会造成信号过阈值点时刻的左右变化,这就是由于噪声
[测试测量]
恩智浦推出射频电路在线库,以提供按需工程支持
为了加速功率放大器(PA)的开发,恩智浦半导体日前发布了参考电路和相关文档的在线库,该公司将其称为RF Circuit Collection。 恩智浦计划将RF Circuit Collection作为一个全面的在线图书馆,使RF开发人员能够浏览PA设计思想并找到现成的原型。通过进行初始开发并提供经过验证的设计概念,工程师可以快速启动项目,并花费更多时间设计最终产品的核心功能。恩智浦希望这些信息能够帮助工程师为5G无线基础设施,工业,航空,国防和RF能源开发产品。 RF电路系列包括针对1.8 MHz至3.8 GHz频段和10至63 dBm输出功率的评估板设计。 RF Circuit Collection现在可以在线,通过授权的分销
[网络通信]
是德科技、新思科技和Ansys携手为台积电的先进4nm射频FinFET制程打造全新参考流程
是德科技、新思科技和Ansys携手为台积电的先进4nm射频FinFET制程打造全新参考流程,助力RFIC半导体设计加速发展 • 新参考流程采用台积电 N4PRF 制程,提供了开放、高效的射频设计解决方案 • 强大的电磁仿真工具可提升 WiFi-7 系统的性能和功率效率 • 综合流程可提高设计效率,实现更准确的仿真,从而更快将产品推向市场 是德科技、新思科技公司和 Ansys 公司宣布携手推出面向台积电 N4PRF 制程的新参考流程。N4PRF 制程是半导体代工企业台积电所拥有的先进 4 纳米(nm)射频(RF)FinFET 制程技术。这个参考流程是以新思科技的定制设计产品系列为基础而构建,提供了完整的射频设计解决方案,以满
[半导体设计/制造]