倍捷连接器收购IP&E供应商Testco Inc.
加强全球新品开发及服务升级
(美国宾夕法尼亚州,费城——2022年11月30日):倍捷连接器(PEI-Genesis)总裁兼首席执行官Steven Fisher正式宣布收购有40年历史,总部位于加州的连接、被动、和机电元器件(IP&E)供应商Testco Inc.,。
Steven Fisher表示:“此次收购将为客户提供更广泛的IP&E产品方案。我们是行业值得信赖的互连专家,本次收购有助于提升我们解决互连问题的能力,更丰富的产品和服务,会进一步加强我们和客户的合作。”
40年以来,Testco Inc. 为全球科技公司提供连接、被动、和机电元器件(IP&E)产品和服务。依托卓越的技术专长和产品知识,为客户提供创新型供应链解决方案。包括灵活的排单出货、预留库存、合并发货和年度价格协议等等,Testco从容应对客户供货上的各种挑战。
两家公司拥有共同的核心价值观,将诚信、卓越、服务和恪守承诺融入到每一个决策中。今后,我们将继续为客户带来高品质的产品和专业的服务。
Testco总裁Jeff Meyer表示:“成为倍捷连接器大家庭的一员让我们获得更多的资源并提升我们的能力,更好地服务合作供应商和客户。我和我的团队对本次收购带来的发展机遇倍感振奋。”
收购后,Testco将独立运营,以授权供应商的角色与倍捷合作运营。Testco的业务从现在开始由倍捷北美销售副总裁Richard Watt执掌。Jeff Meyer将继续担任Testco总裁一职,助力Testco发展壮大及业务整合;倍捷将维持Testco现有的分销商和代理商合作模式。
关键字:倍捷连接器
引用地址:
倍捷连接器收购IP&E供应商Testco Inc. 加强全球新品开发及服务升级
推荐阅读最新更新时间:2024-10-29 10:20
嵌入式系统中IP协议用ASIC器件电路设计
摘 要: 设计并实现一个能完成IP协议功能的ASIC器件;讨论器件的稳定工作条件。任何数字化的工业设备都可以使用这个IP协议器件直接连接到基于IP的网络中。
关键词: 嵌入式系统 IP ASIC
引 言
为了实现网络信息处理,嵌入式系统中必须具有强大的网络连接功能。嵌入式系统的网络连接功能不仅需要传输信息,同时还必须具有相应的信息识别能力,以提高系统的网络安全性。
近年来在嵌入式系统和SOC(片上系统)技术发展的推动下,嵌入IP协议的微处理器或单片机系统已经出现 ,为嵌入式网络技术的应用奠定了基础。但对于工业设备
[嵌入式]
AVR AT90S1200 IP核设计及其复用技术
1 引言 随着芯片集成程度的飞速提高,一个电子系统或分系统可以完全集成在一个芯片上,IC产业中形成了以片上系统SOC(System-on-Chip)技术为主的设计方式。同时IC设计能力和EDA工具却相对落后于半导体工艺技术的发展,两者之间日益加剧的差距已经成为SOC技术发展过程中一个突出的障碍。采用基于IP复用技术进行设计是减小这一差距惟一有效的途径,IP复用技术包括两个方面的内容:IP核生成和IP核复用。文中采用IP核复用方法和SOC技术基于AVR 8位微处理器AT90S1200IP Core设计专用PLC微处理器FSPLCSOC模块。 2 IP核复用 IP核复用(IP Core Reuse)是指在集
[单片机]
IP与智能碰撞 实丰推出“会说话的智能猪小屁”
2018年初,一只会跳舞的"猪"在抖音上蹿红。这只名为"猪小屁"的"网红猪"通过呆萌的外形、与人互动的日常故事,成功圈了一大批粉丝,成为了今年非常火的IP形象。实丰文化发展股份有限公司(下称"实丰")非常看好"猪小屁"的前景,并2018年5月与震惊文化("猪小屁"出品方)达成合作,获得了该IP智能玩具研发的授权。 11月14日,智能产品"会说话的智能猪小屁"(下称"智能猪小屁")在全国各个渠道同步上市。作为一款融合了IP、智能元素的产品,智能猪小屁一经上市便取得了不俗的销售成绩。值此岁末年初,记者采访了实丰品牌经理陈永东,了解了该智能猪小屁的研发、推广情况。 IP与智能的碰撞 实丰研发智能玩具多年,以往的产品自主创新的形象居
[机器人]
提高IP整合效率SoC开发时程大幅缩减
矽智财(IP)整合逐渐被视为开发SoC的关键挑战,而诸多因素共同导致IP整合更加困难。有鉴于此,EDA产业计画以随插即用(Plug And Play)类型的标准化IP来因应,使其在IP整合的过程中,发挥如同「乐高积木」般的效用。
矽智财(IP)整合逐渐被视为开发SoC的关键挑战,而诸多因素共同导致IP整合更加困难。日益复杂的系统、IP的重复使用、IP可组态性和紧凑排程等诸多问题的共同影响之下,传统的流程与方法已不再管用。EDA产业已将IP整合视为下一波重大挑战,并计画以随插即用(Plug And Play)类型的标准化IP来做因应,使其在IP整合的过程中,发挥如同「乐高积木」般的效用。这种乐高概念的解决方案已问世多年
[手机便携]
在测控系统中用IP核实现D/A转换
摘要:采用数字化技术、在测控系统中用IP核实现D/A转换,并且在1片可编程逻辑器件中实现。它不受温度的影响,既可保持高分辨率,又可降低对电路精度和稳定度的要求,并减少元件的数量。
关键词:IP D/A VHDL 可编程逻辑器件
在各类电子系统中,数字电路所占比重越来越大。这主要是因为数字电路相对于模拟电路有一些突出的优点,例如:
*数字电路中的有源器件工作在饱和区与截止区,工作状态稳定;
*数字电路处理的是二值信号,易于存储和再生;
*数字电路是由大量相同的基本单元,如门、触发器等所组成,易于大规模集成,易于自动化设计工具的应用等。
由于数字电路的以上特点,再加上数字计算机和数字信号处理技术的迅速发展,使得数字电路从
[半导体设计/制造]
Tensilica授权富士通音频、基带DSP和数据处理器IP核
Tensilica 日前宣布,富士通与 Tensilica 签署了一项多年的合作协议,授权富士通使用音频、基带 DSP (数字信号处理器)和数据处理器(DPU) IP核 , Tensilica DPU IP核 结合了高性能 DSP 和嵌入式控制处理器的功能,在相同的功耗水平下,可以提供超乎普通 DSP 和嵌入式控制处理器数十倍的性能。该协议赋予富士通所有部门使用 Tensilica IP核 的权限。 富士通移动电话部门总裁Minoru Sakata表示:“在开发富士通下一代高性能移动终端的过程中,得益于 Tensilica 的技术,使得我们的移动终端具备高性能、低功耗,并且能够快速面市。这也是我们下定决心拓展富
[嵌入式]
完备IoT生态链 ARM无线通信IP/子系统上阵
ARM强力部署物联网(IoT)系统平台。瞄准智慧联网装置商机,ARM推出Cortex-M处理器专用物联网子系统(IoT Subsystem)和Cordio无线通讯矽智财(IP),前者采用台积电(TSMC)55奈米(nm)超低耗电制程技术,可缩小晶片体积、降低成本和功耗,且可在一伏以下(Sub-one Volt)的电压运作;后者具备低功耗讯号传送特性,且可降低电力使用,两者皆有助加速未来物联网晶片的开发时程。 ARM技术营运执行副总裁Dipesh Patel表示,装置与装置的相互连结越来越紧密,然目前没有单一的解决方案能满足物联网多元应用的特性;因此ARM推出全新的Cordio无线通信IP和物联网子系统,提供一个完善
[物联网]
全网IP化高带宽需求拉动光网络新一轮技术升级
伴随全业务运营的不断深入,国内三大运营商业务的竞争更加全面和空前激烈。同时,全网IP化也成为一个不争的事实,这一切将带来业务量的急剧增长和业务运营的新变化,运营商该如何应对全网IP化的增长趋势,如何承载大带宽需求成为当前重要的问题。40G、100G、OTN、PTN技术也正是在这种需求的驱动下,越来越受到人们的关注。
业务驱动100G大踏步走向未来
当大家的焦点还在40G的商用时,2010年6月100GE标准的通过给了100G华丽的出场,在业务的驱动下,100G正向前大步发展和完善,走向未来光网路的建设。
不可否认,100G的标准化做得比较完善。IEEE、ITU-T和OIF三个组织分别对100G相关的技术进行了定义。IE
[网络通信]