Plus CPU技术打造俄罗斯索契冬奥会公交票务系统

发布者:EE_fan最新更新时间:2010-09-09 来源: EEWORLD关键字:Plus  CPU  公交票务系统 手机看文章 扫描二维码
随时随地手机看文章


      恩智浦半导体NXP Semiconductors N.V.(Nasdaq: NXPI)今天宣布,Plus CPU非接触式微型控制器已中标俄罗斯索契市(2014年冬奥会主办城市)陆路交通网自动售检票(AFC)系统项目。这也是Plus CPU技术首次进入俄罗斯和独联体国家。恩智浦将携手解决方案供应商/设备制造商Strikh-M公司、嵌体制造商SMARTRAC公司以及智能卡生产商Novacard,为乘客和公交运营商带来非接触式AFC全面优势体验。该项目目前正处于试验阶段。

      Plus CPU最早由恩智浦于2009年推出,为非接触式智能卡系统安全和隐私保护确立了新标准。Plus CPU支持MIFARE Classic™等早期产品平滑升级,最新MIFARE非接触式芯片为系统集成商加强现有MIFARE™系统功能和安全提供了可能。

      索契目前人口约50万,年接待游客约100万,Plus CPU系统建成后将改善城市的整体交通状况,提高出行效率。乘客通过智能卡自动终端设备购买非接触式公交卡和季卡,无需现金交易,乘车速度更快。

      恩智浦安全交易系统总经理Henri Ardevol表示:“无论是对恩智浦、Strikh-M公司还是参与项目的其他合作伙伴而言,索契项目都具有重要意义,同时为该地区的类似项目树立了典范。我们相信索契所有市民都能从这套非接触式解决方案中得到实惠,该项目对于即将来临的冬奥会也有重要意义。
目前,俄罗斯和独联体国家的非接触式技术需求日益旺盛,恩智浦对此非常重视。莫斯科地铁公司等大型运营企业已经采用了我们的技术,MIFARE系列产品为系统集成商带来了更大的灵活性,不仅能根据客户个性化需求打造AFC系统,还能根据需要轻松提升系统安全级别。”该项目是索契筹备冬奥会、建立高度安全的AFC系统的重要组成部分。据目前预测,2014年2月冬奥会举办期间,索契的游客接待量有望增加40万人,基于Plus CPU技术的AFC系统可以帮助当地的公交运营商提升运力,满足大规模游客接待要求。

      “建立非接触式AFC系统好处很多。真正的非接触式系统可以直接从乘客智能卡上扣除车费,免去找零麻烦。另外,非接触式AFC还可以帮助市政部门更好地管理普通票和折扣票,避免潜在的暗箱操作和私自调价行为。该项目可以提高公交服务质量,缩短上车排队时间,改善乘客出行体验。”索契市运输和交通局局长Alexey Smaglyuk表示,“成功获得2014年冬奥会举办权,我们非常骄傲。AFC项目不仅有助于我们顺利承办奥运会,还能为所有来索契的游客提供高水平的公交服务。”

      Plus CPU是一种非接触式应用专用技术,可提供多重安全保护,应用范围包括公交票务系统、公路收费项目、会员卡、内部小额支付、门禁系统等众多公共和私营领域,该技术支持128位高级加密标准(AES)和现有MIFARE Classic系统升级。非接触式微控制器芯片为系统集成商和运营商提供了系统升级途径,为增强现有自动收费系统、门禁系统和小额支付系统安全创造了机会。此外,Plus CPU还获得了德国联邦信息安全办公室颁发的通用标准(CC)EAL4+认证,通过了德国波鸿鲁尔大学和比利时鲁汶大学的安全和隐私保护评估。

关键字:Plus  CPU  公交票务系统 引用地址:Plus CPU技术打造俄罗斯索契冬奥会公交票务系统

上一篇:赛普拉斯PSoC First Touch 入门工具采用Kionix加速度计
下一篇:爱特梅尔QTouch Studio 4.3工具简化触摸设计

推荐阅读最新更新时间:2024-03-16 12:30

OnePlus 8T定价泄露 基本款将要花费599欧元
我们都知道OnePlus 8T将在下个月推出,我们也看到了这款设备的外观。但到目前为止,我们还没有听到任何关于该设备价格的官方消息。好吧,今天这种情况发生了变化,因为OnePlus 8T已经上市了,而且价格令人惊讶。OnePlus 8T的基本款将花费599欧元,更高级的一款将花费693欧元。   现在,这款手机在Amazon.de上市,之后很快就被撤下了。然而,Ishan Agarwal设法抓住了一张截图,这让我们看到了很多关于该设备的价格。OnePlus 8T将配备6.55英寸FHD+显示屏,刷新率为120Hz,有8GB/128GB以及12GB/256GB版本。前者的价格将为599欧元,这将使它的价格也比前代便宜。   这
[手机便携]
戴尔宣布联手AMD 英特尔紧急调降CPU价格
  僵持数年之后,5月19日,全球第一大PC厂商戴尔向处理器市场抛出一记“重磅炸弹”。   当日,戴尔在其2006财年第一季度财报中明确表示,年内将在多核处理器服务器中   引入全新AMD Opteron皓龙处理器。此前英特尔一直是戴尔的独家处理器提供商。   另外,戴尔还在财报中隐晦表示,在客户端市场将专注于发展XPS品牌,收购Alienware使公司在台式机与笔记本电脑的产品设计和质量领域再现活力,而Alienware在被收购之前则一直是以采用AMD处理器的高端游戏PC著称。   “除了Opteron以外,相信戴尔还会对诸如高性能的AMD Athlon64 FX处理器、低功耗的AM2、Turion 64 X2等感兴趣。
[焦点新闻]
MSP430CPU介绍
总结 1. CPU介绍 MSP430的CPU具有诸如计算分支、表格处理、支持高级语言(C)等现代处理器特征,其特点包括: 1.RISC精简指令集 2.正交体系结构 3.包括程序计数器PC、堆栈寄存器SP、状态寄存器SR在内的全部寄存器可访问 3.单周期寄存器操作 4.更大的寄存器容量以减少内存访问 5.20位地址总线允许直接访问,在整个内存范围内进行分支,而不进行分页。 6.16位数据总线允许长字访问 7.提供常数发生器产生6个常用常数以减少代码大小 8.直接内存到内存传送不需要中间寄存器 9.字节、字、20位地址直接访问 2. 中断 中断向量为16位地址,可指向低64KB内存,这也意味着中断服务程序必须位于低64KB的内存空
[单片机]
MSP430<font color='red'>CPU</font>介绍
基于8086CPU微处理器的分秒电子钟设计
设计思路 利用视觉暂留循环显示,四位数码管分秒计数,并检测有无按键按下。对应按下不同按键,秒计数加1,分计数加1。循环达到1s,秒计数加1,秒计数到的60,秒计数减60,分计数加1,分计数到的60,分计数减60。设计思路如下所示: 主要元件介绍及使用 8086CPU介绍 Intel 8086拥有四个16位的通用寄存器,也能够当作八个8位寄存器来存取,以及四个16位索引寄存器(包含了堆栈指标)。资料寄存器通常由指令隐含地使用,针对暂存值需要复杂的寄存器配置。它提供64K 8位元的输出输入(或32K 16位元),以及固定的向量中断。大部分的指令只能够存取一个内存位址,所以其中一个操作数必须是一个寄存器。运算结果会储存在操作数中的一
[单片机]
基于8086<font color='red'>CPU</font>微处理器的分秒电子钟设计
国产CPU工艺再传喜讯 华虹14nm工艺良率已达25%
在先进半导体工艺上,国内最大的晶圆代工厂中芯国际SMIC的14nm工艺已经量产,改进版的 12nm工艺也在导入中,取得了优秀的成绩。考虑到国内半导体工艺上的落后,光指望中芯国际一家也是不行的,上海华虹集团日前透露其14nm FinFET工艺也全线贯通,SRAM良率已达25%。 1月12日下午,华虹集团在无锡新落成的华虹七厂研发大楼召开“开放、创新、合作—华虹集团2020年全球供应商迎新座谈会”,邀请了国内30多家、国外50多家供应商合作伙伴出席,华虹集团高管分享了该公司的最新进展。 华虹方面表示,2019年是华虹集团产能扩张、工艺提升的关键年,该公司多个项目都取得了重要进展: 作为华虹集团在上海市域以外的第一个制造项目
[半导体设计/制造]
最小化ARM Cortex-M CPU功耗的方法
1理解Thumb-2 首先,让我们从一个看起来并不明显的起点开始讨论节能技术—指令集。所有Cortex-MCPU都使用Thumb-2指令集,它融合了32位ARM指令集和16位Thumb指令集,并且为原始性能和整体代码大小提供了灵活的解决方案。在Cortex-M内核上一个典型的Thumb-2应用程序与完全采用ARM指令完成的相同功能应用程序相比,代码大小减小到25%之内,而执行效率达到90%(当针对运行时间进行优化后)。 Thumb-2中包含了许多功能强大的指令,能够有效减少基础运算所需的时钟周期数。减少时钟周期数意味着现在你能够以更少的CPU功耗完成手头的工作。例如,假设要完成一个16位乘法运算(如图1所示)。在一个8位805
[单片机]
最小化ARM Cortex-M <font color='red'>CPU</font>功耗的方法
我们为什么要设计CPU和IC
以前有篇文章有一句评论很能引起思考:(中国)已经有太多的公司试图拿出一个自己的CPU设计,但很少有足 够的理由,来说明为什么他们需要它。其实据我了解这是一个困扰中国IC设计20多年的老问题了,但很少有中国人自己讨论。 20多年前就有一家中国公司开始设计一种针对某计算机语言的CPU,还曾经轰轰烈烈,开了不少鉴定会和发布会,业绩斐然。 针对语言的CPU ,听起来怪怪的,那用什么指令集?用什么操作系统?反正好歹也算是个理由吧!虽然所针对的这种语言已经鲜被使用,这家公司也及时识实务地 转身 为设计运行某种指令结构的CPU。 至于国家支持的CPU设计项目,当然最常见的理由莫过于 填补空白 了。同是在20多年前,我就亲耳听到一位顶级权威领导
[单片机]
一款32位嵌入式CPU的定点加法器设计
  从CPU的指令执行频率上看,算术逻辑单元、程序计数器、协处理器是CPU中使用频率最多的模块,而加法器正是这些模块的核心部件,几乎所有的关键路径都与之有关,因而设计一种通用于这些模块的加法器是整个CPU设计中关键的一步。为此,笔者根据32位CPU的400MHz主频的要求,结合CPU流水线结构,借鉴各种算法成熟的加法器,提出一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案。 1 设计思路   对于高性能CPU中使用的加法器,速度显然是第一位的,所以考虑采用并行计算的方法,并且在电路的设计上采用少量的器件来获得速度上的巨大提升。从面积角度出发,链式进位加法器(Ripple-Carry Adder) 的器件
[单片机]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved