基于DDS芯片AD9956的LFM信号发生器

发布者:梦中的额吉最新更新时间:2011-09-05 关键字:DDS芯片  AD9956  LFM信号发生器 手机看文章 扫描二维码
随时随地手机看文章

  本文介绍的AD9956就是一种高集成度的高性能DDS芯片,它可产生高分辨率、高扫描率、可编程的信号,可广泛地应用于雷达信号源中。

  1 AD9956的主要特点参数

  AD9956可产生μHz频率分辨率、精微电流消耗的高分辨率、可编程信号源,并可根据需要配置成多种电路,因而可用于雷达和扫描系统中FM啁啾声信号的生成、汽车雷达、测试和测量设备以及声光设备驱动器之中。

  


  AD9956的主要性能指标如下:

  ●具有400MSPS内部DDS时钟速率;

  ●带14位DAC和48位频率调谐字;

  ●带有200MHz输入的相位检测器;

  ●可进行电荷泵电流的数字控制;

  ●可对650MHz PECL驱动器的转换速率进行编程控制;

  ●1kHz失调时的相位噪音小于135dBc/Hz;

  ●160MHz时的SFDR为80dB;

  ●可进行25MBps写速度串行I/O控制;

  ●带有可编程?1~16 相位检测器和50MHz预标定器(÷M,÷N);

  ●内含可编程的RF预标定器(÷R)(R=2,4,8);

  ●工作电压为1.8V;

  ●I/O和电荷泵电源电压为3.3V;

  ●可用软件控制功耗;

  ●采用48引脚MLF封装。

  2 管脚分布

  AD9956引脚排列如图1所示。该器件的主要引脚包括串口复位信号(SYNC_I/O)、I/O更新信号(I/O UPDATE)、RF预标定器和DDS参考时钟输入(RF_IN)、

 
ECL驱动器输出(DRV_OUT)、DRV输出电流设置(DRV_RSET)、鉴相器参考输入(REF)、鉴相器振荡器反馈输入(OSC)、电荷泵电流设置(CP_RSET)、电荷泵输出(CP_OUT)、DAC模拟信号输出(IOUT)、DAC输出电流设置(DAC_RSET)以及串行数据I/O端口(SDI/O)等。

  

  3 结构原理

  AD9956的功能框图如图2所示。AD9956内部由DDS核、RF分频DAC、鉴相器/电荷泵和一个差分时钟驱动器组成。其工作特性包括精确调谐的48-bit相位累加器、可提供匹配系统时延的14-bit相位偏移字以及可提供线性扫频的24-bit频率累加器。储存在相位累加器中的瞬时值可表示正弦频率的瞬时相位。在每个系统时钟周期,相位累加器的增量由储存在控制寄存器中的频率调谐字(FTW)决定,它一般通过FTW增加其值?直到溢出(超出最大值)。由于较大的FTW会引起频繁的溢出,因此可表示更高的频率。相反,较小的FTW会导致较慢的溢出以表示较低的频率。

  4 高线性度LFM信号发生器

  线性调频连续波雷达的距离分辨力一般可由线性调频信号的带宽和线性度决定。因此在雷达应用中,产生高线性度的宽带线性调频信号至关重要。由于AD9956的调谐分辨率达10μHz。所以利用AD9956可产生高线性度的宽带线性调频连续波(LFMCW)信号。其原理图如图3所示。

  传统的PLL电路会遇到两个基本限制:首先,反馈环路上的分频器是整数值,因此环路的分辨率受限。其次,简单的分频器用在环路上时,其环路增益是静态的,这一点限制了输出频率的扫描。而AD9956把DDS部分用在了PLL环路上,这样就克服了传统PLL的两个限制。

  图3中的DDS线性扫频输出的信号经DAC转变为模拟信号后,再通过低通滤波器输入鉴相器的OSC和OSC端,鉴相器输出CP_OUT通过低通滤波器后作为VCO输入,最后再将VCO输出经过R分频器后输入到DDS的输入端。

  

  该设计中的DDS扫频起始频率为24MHz,终止频率为25MHz,最高分辨率达10μHz。VCO扫频起始频率为2.6GHz,终止频率为2.7GHz分辨率达0.01μHz。

  通过编程可以改变扫频速率及分辨率,同时可以改变输出频率。AD9956控制字的改变可通过计算机串口实现。其主过程为:首先是主复位RESET ,主要任务是清除所有的累加器并使所有的寄存器恢复为默认值;其次是送串口数据?SDI/O ,其中3-线方式只做输入,2-线方式则既做输入也做输出;第三是更新串口(I/O UPDATE),即把所有I/O缓冲器里的数据送到各自对应的寄存器中,以实现对扫频速率、分辨率及输出频率的编程。

关键字:DDS芯片  AD9956  LFM信号发生器 引用地址:基于DDS芯片AD9956的LFM信号发生器

上一篇:基于SPCE061A控制的红外泵液器的改进设计
下一篇:低频时钟芯片 LTC6991

推荐阅读最新更新时间:2024-03-16 12:40

用PIC单片机控制DDS芯片AD9852实现雷达跳频系统
摘要:DDS具有分辨率高、转换速度快的优点。在一些需要高频分辨率、设置转换度的应用场合,尤其是雷达及通信系统中的跳频信号源中,DDS技术具有其它频率合成方法无法比拟的优势,是一种很有发展前途的技术。介绍了DDS的基本原理及DDS芯片功能特点以及DDS芯片AD9852的结构、特点,并采用PIC单片机控制AD9852,实现了跳频频率合成器。 关键词:DDS 频率分辨率 转换速度 频率合成 PIC单片机 在研制雷达系统时,常常需要应用频率合成技术来实现跳频信号源。频率合成是指从一个高稳定的参考频率,经过各种技术处理,生成一系列稳定的频率输出。现在应用最广的是锁相环(PLL)频率合成技术,它是通过变化PLL中的分频比N来实现输出频率的
[单片机]
基于DDS芯片AD9833的音源发生器设计
在2008年浙江省大学生 电子 设计竞赛中,有一个题目是“音乐演奏器设计”,要求用12个键盘演奏音乐,其中有一个关于音阶的技术指标要求频率误差小于±0.1%。本题目的关键在于产生一个高精度的音源。一般采用的 单片机 定时器中断产生信号的方法勉强能达到这个要求。本题目有一个音阶对应频率的附表,描述了各音阶对应频率的精确值,如音阶6频率为739.99 Hz,采用51系列 单片机 定时器中断方法无法达到该表数据所描述频率精度要求。而采用DDS技术,则能达到这一频率精度的要求。与采用51单片机定时器产生的信号相比,通过DDS产生的音阶信号除了频率精度高的优点外,产生的是正弦波,具有“纯”音的特点,听觉效果较好。基于上述原因,采用DDS+M
[模拟电子]
基于<font color='red'>DDS</font><font color='red'>芯片</font>AD9833的音源发生器设计
单片机控制DDS芯片设计可控数字频率源
引言 频率合成技术从20世纪30年代末开始建立,迄今为止,已有近70年的历史,频率合成器也已成为电子系统中不可缺少的标准部件。基本的频率合成技术有直接式频率合成(DS)和锁相式频率合成(PLL)等几种。锁相式频率合成又称为间接式频率合成,输出频带宽可达上千兆赫,频率分辨率到赫兹量级,但是由于非线性器件引入的杂波成分较多而且很复杂,所以需要大量的滤波器加以滤除。PLL结构简单、易于集成、输出频带宽、频谱纯度好,但锁相环本身是一个闭环的反馈系统,所以鉴相频率(频率分辨率)与频率转换时间的矛盾难以解决。目前,又出现了多环技术、自适应环路带宽法、小数分频技术和预调VCO法等多种改进技术。 DDS 是20世纪70年代发展起来
[单片机]
单片机控制<font color='red'>DDS</font><font color='red'>芯片</font>设计可控数字频率源
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved