硬件设计鸡毛蒜皮之一: 低功耗设计

发布者:博雅之士最新更新时间:2012-06-27 来源: 21ic 关键字:硬件设计  低功耗  热噪声 手机看文章 扫描二维码
随时随地手机看文章

低功耗设计

现象一:我们这系统是220V供电,就不用在乎功耗问题了
点评:低功耗设计并不仅仅是为了省电,更多的好处在于降低了电源模块及散热系统的成本、由于电流的减小也减少了电磁辐射和热噪声的干扰。随着设备温度的降低,器件寿命则相应延长(半导体器件的工作温度每提高10度,寿命则缩短一半)

现象二:这些总线信号都用电阻拉一下,感觉放心些
点评:信号需要上下拉的原因很多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的系统常常是地址数据各32位,可能还有244/245隔离后的总线及其它信号,都上拉的话,几瓦的功耗就耗在这些电阻上了(不要用8毛钱一度电的观念来对待这几瓦的功耗)。

现象三:CPU和FPGA的这些不用的I/O口怎么处理呢?先让它空着吧,以后再说
点评:不用的I/O口如果悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而MOS器件的功耗基本取决于门电路的翻转次数。如果把它上拉的话,每个引脚也会有微安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)

现象四:这款FPGA还剩这么多门用不完,可尽情发挥吧
点评:FGPA的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能相差100倍。尽量减少高速翻转的触发器数量是降低FPGA功耗的根本方法。

现象五:这些小芯片的功耗都很低,不用考虑
点评:对于内部不太复杂的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个
ABT16244,没有负载的话耗电大概不到1毫安,但它的指标是每个脚可驱动60毫安的负载
(如匹配几十欧姆的电阻),即满负荷的功耗最大可达60*16=960mA,当然只是电源电流这
么大,热量都落到负载身上了。

现象六:存储器有这么多控制信号,我这块板子只需要用OE和WE信号就可以了,片选就接地吧,这样读操作时数据出来得快多了。
点评:大部分存储器的功耗在片选有效时(不论OE和WE如何)将比片选无效时大100倍以上,所以应尽可能使用CS来控制芯片,并且在满足其它要求的情况下尽可能缩短片选脉冲的
宽度。

现象七:这些信号怎么都有过冲啊?只要匹配得好,就可消除了
点评:除了少数特定信号外(如100BASE-T、CML),都是有过冲的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。象TTL的输出阻抗不到50欧姆,有的甚至20欧姆,如果也用这么大的匹配电阻的话,那电流就非常大了,功耗是无法接受的,另外信号幅度也将小得不能用,再说一般信号在输出高电平和输出低电平时的输出阻抗并不相同,也没办法做到完全匹配。所以对TTL、LVDS、422等信号的匹配只要做到过冲可以接受即可。

现象八:降低功耗都是硬件人员的事,与软件没关系
点评:硬件只是搭个舞台,唱戏的却是软件,总线上几乎每一个芯片的访问、每一个信号的翻转差不多都由软件控制的,如果软件能减少外存的访问次数(多使用寄存器变量、多使用内部CACHE等)、及时响应中断(中断往往是低电平有效并带有上拉电阻)及其它争对具体单板的特定措施都将对降低功耗作出很大的贡献。

关键字:硬件设计  低功耗  热噪声 引用地址:硬件设计鸡毛蒜皮之一: 低功耗设计

上一篇:VC++用ActiveX控件与单片机串行通信
下一篇:硬件描述语言HDL的现状与发展

推荐阅读最新更新时间:2024-03-16 13:02

安森美展示超低功耗的物联网解决方案
推动高能效创新的安森美半导体(ON Semiconductor,美国纳斯达克上市代号: ON ),在Electronica 2018展会展示超低功耗的物联网(IoT)方案,采用新的物联网原型平台,基于 RSL10无线电系统单芯片(SoC) 。最新增加的两个IoT平台包括 蓝牙IoT开发套件(B-IDK) 和能量采集蓝牙低功耗开关。演示包括网状网络、免电池边缘节点,和推动边缘人工智能(AI)的最新的音频和视觉方案。 RSL10是业界最低功耗的蓝牙低功耗SoC,在睡眠模式下功耗仅62.5纳瓦(nW),接收功耗仅7毫瓦(mW)。它集成一个射频(RF)收发器和Arm® Cortex®-M3微控制器,为开发智能和联接的IoT边缘节
[物联网]
安森美展示超<font color='red'>低功耗</font>的物联网解决方案
低功耗ADC实现“绿色”采集
     很久以前,精确的电气测量是在原始实验室环境中进行的,在这类环境中具有充足的电力供应,时间分配也能确保极高的准确性。而今天,人们希望将仪表携带到现场,让其靠电池电源运行,甚至立即实现更高的准确性。模拟电路与数字电路不同,它不会从较小几何尺寸产生的尺度效应中受益。如果功率消耗较少,那么噪声(精确测量的大敌)实际上将会增加。可以理解,随着新低压工艺的出现,信噪比(SNR)将变得更差,因为信号幅度在减小。那么,在提高性能的同时,模拟信号链怎样才能"走向绿色"呢?   很多高速仪表的核心是一个高速模数转换器(ADC)。例如:金属物体的非破坏性测试就采用了一种类似于医疗超声的成像方法,采用这种方法时,数字图像传感器为高速ADC馈
[电源管理]
<font color='red'>低功耗</font>ADC实现“绿色”采集
智能脱扣器数据采集系统硬件设计
  从上世纪50 年代开始生产仿苏断路器,至今已发展为带有微处理器的智能型脱扣器。智能脱扣器不仅囊括了传统脱扣器所有保护功能,而且还能够显示、设定和修改被控电路中参数并扩充了测量、控制、报警、数据记忆及传输、上下微机的通信等功能,其性能大大优于传统的常规断路器产品。智能脱扣器要在电网发生故障的情况下快速分断整体电路,又要对电网信号的采集要准确、快速、无误,这样,智能脱扣器的核心———微控制单元才能准确分析采集到的信号,正确判断电网是否故障。本文所介绍智能脱扣器电网信号的采集系统的硬件主要分为3 个部分:① 信号调理单元,包括电流采样、电压采样、剩余电流采样;②锁相环频率跟踪;③ 多路转换开关。该3 部分相互连接形成一个整体,不可分
[单片机]
低功耗制造测试技术
    中心议题: 动态功耗与 测试 之间的关系 功率 管理的重要性 功率预算的表示     解决方案: 通过设计分割反映功率预算 通过时钟域反映功率预算     完全的数字电路测试方法通常能将动态功耗提高到远超出其规范定义的范围。如果功耗足够大,将导致晶圆检测或预老化(pre-burn-in)封装测试失效,而这需要花大量的时间和精力去调试。当在角落条件(corner conditions)下测试超大规模SoC时这个问题尤其突出,甚至会使生产线上出现不必要的良率损失,并最终减少制造商的毛利。避免测试功耗问题的最佳途径是在可测试性设计(DFT)过程中结合可感测功率的测试技术。
[电源管理]
<font color='red'>低功耗</font>制造测试技术
STM32开发笔记30:STM32L0低功耗设计-STOP_RTC模式下的休眠时间
单片机型号:STM32L053R8T6 本文介绍STOP_RTC模式下,设置进入低功耗休眠时间的方法。 低功耗的休眠时间的设置首先需要确定RTC的基准时间,我们一般将其设置为1秒,这在《STM32L0低功耗设计4: RTC模块1秒时钟的产生方法》中已经介绍过,大家看一下就好。 接下来,就需要对HAL_RTCEx_SetWakeUpTimer_IT函数的第2个参数进行设置了。 具体计算公式:数值 = 定时时间(秒)*(RTC时钟)/16,其中16为该参数的第2个参数,RTC时钟要看具体的时钟源,在我设计的项目中,使用的是LSI,则为37000。 进一步计算:数值 = 定时时间(秒) * 370
[单片机]
基于MSP430F449D的携带式电子血压计硬件设计方案
一、血压测量原理 血压的概念就是血液流经血管壁时的压力。由心脏出来的血液,需要有推力,才能绕行身体一周,心脏就是借着不停的收缩、放松,将血液推送前进。血压有两种,一是收缩压:是当心脏收缩将血液打到血管所测得的血压,另一是舒张压:是心脏在不收缩所测得的压力。当袖带的压力等于血压时,血液开始可以流通而产生所谓的袖带声,这时候表现为收缩压,从这一刻开始做记录,直到最后袖带声音消失的时候,记录此点即为舒张压。 二、电子血压计工作原理 系统框图如图1所示。系统由恒流源、压力传感器、放大电路、带通滤波、二次放大、血压脉冲触发、液晶驱动器、键盘语音电路和单片机组成。 图1 电子血压计原理图 单片机主要原理为:PWM输出控制气泵充气漏气调
[单片机]
基于MSP430F449D的携带式电子血压计<font color='red'>硬件设计</font>方案
基于ARM9的Web服务器Boa的软/硬件设计
1.ARM简介 广义地讲,凡是带有微处理器的专用软硬件系统都可以称为嵌入式系统。它是嵌入到对象体系中的专用计算机系统,以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗等严格要求的专用计算机系统。目前非常流行的ARM内核有ARM7TDM1、S t r o n g A R M 、A R M 7 2 0 T 、A R M 9 T D M 1 、ARM920T、ARM940T、ARM946T、ARM966T、ARM10TDM1等。本文所讨论的目标板的CPU为ARM920T内核的三星S3C2410芯片。 ARM9系列微处理器主要应用于无线设备、仪器仪表、安全系统、机顶盒、高端打印机、数字照相机和数
[电源管理]
基于ARM9的Web服务器Boa的软/<font color='red'>硬件设计</font>
新的LatticeECP4系列重新定义了低成本、低功耗FPGA,具有高性能的创新
莱迪思半导体公司(NASDAQ: LSCC)今天用宣布推出​​下一代LatticeECP4™FPGA系列,由其重新定义了低成本,低功耗的中档FPGA市场,具有6 Gbps的SERDES采用低成本wire-bond封装,功能强大的DSP块和具有基于硬IP的通信引擎,适用于成本和功耗敏感的无线、有线、视频,和计算市场。 LatticeECP4 FPGA系列以屡获殊荣的LatticeECP3™系列为基础,为主流客户提供高级功能,同时保持业界领先的低功耗和低成本。对于为各种应用开发主流平台, LatticeECP4器件是非常理想的,如远程无线射频头、分布式天线系统、蜂窝基站、以太网汇聚、交换、路由、工业网络、视频信号处理、视频传输和数据中心
[嵌入式]
新的LatticeECP4系列重新定义了低成本、<font color='red'>低功耗</font>FPGA,具有高性能的创新
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved