在CDMA通信系统中,用于基站信号转发的接收机是一个核心模块,一台接收机只是处理一路用户的解扩解调显然是不合理的,为了提高接收机的效率和降低成本,有必要设计一种多路CDMA信号通用解扩解调平台。而FPGA具有功能强大,开发工程投资小,周期短,可反复编程修改,保密性能好,开发工具智能化等优点,本项目决定采用FPGA作为设计平台;本文首先建立了CDMA信号的扩频调制与解扩解调系统模型,然后提出设计这样一个多路CDMA信号通用解扩解调平台。该平台将保证处理CDMA解扩解调的通用性,既可以将此平台用在CDMA信号蜂窝基站的建设上,也可以用在CDMA卫星地面的基站建设上。
图1 DS/CDMA解扩解调系统原理框图
1 DS/CDMA信号解扩解调的系统模型
根据国际上DS/CDMA信号发展的现状,我们希望设计一个可以对DS/CDMA信号进行解扩解调的通用平台,该平台的系统模型如图1所示:
分析该系统模型在不考虑噪声与干扰的情况下,该系统的输入信号=,经正交下变频到基带:
将上式中各相关运算项分别记作:
2 基于FPGA来设计CDMA解扩解调的过程无线SOC开发
平台499元 S3C4
设备实现基于第三代移动通信系统实现的关键技术基础,采用大规模FPGA作为设备实现的硬件平台,可作为直接序列扩频/码分多址信号接收的通用处理平台。拟定CDMA解扩解调模块的总体方案框图如图2.1所示。[page]
中频AGC单元控制70MHz中频输入信号的输入能量,经器件AD6640采样后送入FPGA信号处理模块进行数字下变频到I/Q路基带,再将I/Q路基带信号送入并行检测模块进行用户检测;并行检测模块采用大规模可编程逻辑器件ALTERA公司的EP2C70F672来实现,主要是通过并行匹配滤波器来完成搜索范围之内的PN码,被检测出来的PN码再反馈送入FPGA信号处理模块进行解扩解调处理。FPGA信号处理模块采用ALTERA公司的EP2S60F672来实现,该部分由16个模块组成,每一个模块都可以完成地址码捕获与跟踪、相关解扩、相位估计、基带解调等功能,输出维特比软判决数据信号;主控单元也在EP2S60F672中设计实现,该单元完成DDS控制、ADC采样频率配置、载频初始化配置、地址码配置、工作状态检测等功能,各种配置与检测信息通过网络接口用计算机控制输入。无线SOC开发平台499元 S3C44B0 ARM7开发板378元 S3C2410 ARM9开发板780元 AT91SAM7S64 ARM7
图2 CDMA信号接收设备总体方案框图
3 几个关键模块的实现过程
中频处理与ADC单元主要由中频自动增益控制、带通/低通滤波、DDS采样时钟发生器、中频ADC采样这几个模块组成,采用速率是码片时钟N倍的时钟作为采样时钟,然后将采样后的数据送入FPGA中。
基带接收处理单元由数字正交下变频、时钟基准DDS、可控地址码产生、多路并行地址码搜索捕获、数字内插码片跟踪、码分信道估计(幅度、相位估计、SIR估计)、多路数据相关解扩、差分相干解调数据接口(不含数据帧恢复)这些部分组成,主要完成信号的接收解扩解调功能。
主控单元主要由初始化配置(载频配置、地址码配置、工作状态配置)、工作状态检测(捕获指示、同步指示、接收状态等)、控制接口处理(网络接口)、RS-232接口等模块组成。MCU总线与基带处理单元相连,用于参数配置控制、工作状态信息采集与显示、外部通信等功能;网络接口主要完成硬件和计算机的数据交换;RS-232接口主要控制液晶的显示以及键盘输入。
结束语:基于DS/CDMA信号解扩解调的基本原理,结合大规模逻辑器件FPGA的优点,本文作者创新的提出设计一个通用的解扩解调平台,该平台既可以用于CDMA信号蜂窝基站接收机的核心模块,也可以用于卫星CDMA信号的解扩解调;该平台已经在基站接收机上得到了应用和验证,实践证明该模块搜索速度快,同时解扩解调的用户数达到了16个,解扩解调的效率极高。由于该模块采用ALTERA公司的大规模FPGA器件,所以很容易转换成用于ASIC电路,有很广阔的应用价值=
参考文献:
[1]. AD6640 datasheet http://www.dzsc.com/datasheet/AD6640_1055397.html.
[2]. RS-232 datasheet http://www.dzsc.com/datasheet/RS-232_584855.html.
关键字:FPGA CDMA 解扩解调模块 S3C2410
引用地址:
基于FPGA的DS/CDMA解扩解调模块设计与实现
推荐阅读最新更新时间:2024-03-16 13:21
基于Verilog HDL语言的CAN总线控制器设计及验证
0 引言 CAN(Controller Area Network)是由ISO定义的一种串行通信总线,它是一种能有效地支持高安全等级的分布实时控制的新一代网络通信协议,属于现场总线范畴。CAN最早被设计作为汽车环境中微控制器的通讯,在车载各电子控制装置与ECU之间交换信息,形成汽车电子控制网络,目前应用领域已经相当广泛。 近年来,支持CAN协议的芯片不断推出,给CAN总线用户带来了极大的方便。随着我国对现场总线技术需求的增加,CAN总线已经会成为我国最常用的现场总线之一。 基于CAN总线的ECU电子控制单元的开发,也是现在最热门的研究。现在对CAN总线芯片的研究已经不再局限于单一芯片的研究,而是把所有的功能芯
[嵌入式]
基于CDMA网络的远程自动抄表系统设计
0 引言 随着国民经济的飞速发展,人民生活水平的不断提高,一方面传统的由人工完成的电表抄表计费由于工作量大,费时等缺点迫切需要研制远程自动抄表系统;另一方面,现有的网络资源,技术水平也为远程自动抄表系统的实现提供了有力的支持。自动抄表系统已成为人们关注的热点 。常见的远程抄表系统有有线抄表系统,掌上抄表和无线抄表系统三大类。其中有线系统需要数据传输线,布线繁杂,且费用较高,不适合现代化的发展趋势;掌上抄表系统需抄表部门或用户用掌上抄表器抄取数据,因此费时费力 。无线系统采用无线收发设备传输数据,不需专门架线,系统结构简单,节省了人力物力。作者设计了一种基于无线收发模块Q2358C的远程自动抄表系统。此系统利用短信收发模块
[工业控制]
高通周三开董事会 预计将调低CDMA芯片价格
据外电报道,美国CDMA巨头高通公司将在本周三召开董事会会议,媒体认为这次在CEO印度之行后的会议将作出降低CDMA手机芯片组价格的决定,而不是像运营商要求的降低专利费。 不久前,高通公司首席执行官雅各布到访印度,和印度CDMA产业链人士展开接触。媒体分析认为,雅各布表示过在运营商CDMA专利费上已经没有下降的空间,但他倾向于降低CDMA手机芯片组的价格,从而降低CDMA手机价格。 据报道,印度两大CDMA运营商在雅各布此行中向高通公司建议,将手机芯片组的价格降低到GSM手机类似的水平。目前,在价格40美元左右的低端手机中,CDMA芯片组的成本占到了十美元,而在GSM手机中芯片组的成本只有五美元。这个五美元的差距将
[焦点新闻]
华为将推麒麟650:自研搞定CDMA基带
12月15日消息,前不久华为正式推出了采用台积电16nm工艺制造的旗舰级处理器——海思麒麟950,集成4个2.3GHz的A72核心+4个1.8GHz的A53核心,GPU为全新的MaliT880 mp4,整体表现可圈可点。 虽然近几年麒麟芯片的发展速度令国人欣慰,但的确也存在一些弱点,比如麒麟芯片的CDMA基带……其实在基带方面,华为的表现还是相当出色的,前不久推出的巴龙Balong 750更是全球第一个支持LTE Cat.12、Cat.13 UL网络标准,理论下载速率可飙至600Mbps。但是在CDMA基带上,还是高通说的算的。
说起CDMA基带,几乎可以称得上是高通的“印钞机”,高通在CDMA标准专利相较于其他厂商在
[手机便携]
DSP完成的实时信号模拟器
前言 在通信、雷达等数字信号处理系统的设计中,信号模拟器发挥着至关重要的作用。模拟器用来模拟实际工作过程中信号处理系统的各种输入信号,从而方便了系统调试。可以利用现有仪器模拟这些信号,也可以设计专门的模拟器。这两种方法各有特点:仪器模拟省去了模拟器的设计和调试过程,比较方便;但有时现有仪器并不能完全满足系统测试的要求,另外有些仪器的价格相当昂贵(专用的信道仿真设备一般在24000到500000美元之间 )。因此,在信号模拟的方法上应视实际情况而定:对于ADC这样输入信号比较简单的的系统,可以利用任意波形发生器这些测试仪器进行测试;而对需要多输入或输入信号种类比较多的系统一般需要设计专用的模拟器。一般来说,能用容易得到仪器完成
[嵌入式]
内容可导址存储器的FPGA设计与应用
摘要: 内容可寻址存储器(CAM)是一种快速匹配存储器件,在通信、雷达等许多领域有着广泛的应用。在介绍CAM基本原理的基础上,提出了以两类新型FPGA实现CAM的设计方法。例举了一种基于CAM实现关联比较器及其在雷达截获系统信号处理领域的重要作用。
关键词: FPGA 内容可寻址存储器(CAM) APEX系列 VIRTEX系列 关联比较器
内容可寻址存储器(CAM)是一种新型的存储器,它的高速、并行、易扩展和实现的灵活性使它一出现就得到人们的重视。CAM基于内容寻址,通过硬件电路实现快速匹配。CAM的并行处理特性使得它在数据分选领域倍受青睐,被广泛应用于以太网网址搜寻、数据压缩、模式识别
[应用]
基于ARM+FPGA的重构控制器设计
摘要:为满足可重配置系统的灵活性要求,介绍了一种“ARM处理器+FPGA”结构的重构控制器的设计,提出由ARM微处理器通过模拟JTAG接口的FPGA在系统配置目标可编程器件的方法。给出系统设计的硬件结构,并详细介绍了JTAG在系统配置FPGA的时序要求,以及在此结构中如何利用IEEE JTAG1149.1边界扫描测试技术和描述JTAG总线标准的XSVF格式配置文件来实现对目标可编程器件进行在系统配置。 关键词:JTAG接口;FPGA;重构;XSVF格式 可重构技术是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的设计方法。常规SRAM工艺的FPGA都可以实现重构,利用硬件复用原理,本文设计的可重构控制器
[工业控制]
基于FPGA的电网实时数据采集与控制
0 引言 随着科学技术和国民经济的快速发展,各种工业生产对电力系统对电能质量的要求越来越高,因此,对电网参数进行实时检测与分析具有重要的意义。要解决电能质量问题,首先要建立电能质量各项指标的监测和分析系统,对电网中的各种指标进行实时更新测量和数据采集。传统的电网数据采集系统往往采用单片机或数字信号处理器(DSP)作为控制器,来控制模/数转换器(ADC)、存储器和其他外围电路的工作。但是,由于单片机本身的指令周期以及处理速度的影响,其时钟频率较低,各种功能都要靠软件的运行来实现,而软件运行时间在整个采样时间中占有很大的比例,效率较低,很难满足系统对数据采集系统实时性和同步性的要求。由于对电网的谐波进行FFT分析时,电网频率不是
[工业控制]