【中国,2013年5月24日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布,台积电(TSMC)在20纳米制程对全新的Cadence® Tempus™时序签收解决方案提供了认证。该认证意味着通过台积电严格的EDA工具验证过的Cadence Tempus 时序签收解决方案能够确保客户实现先进制程节点的最高精确度标准。
“Tempus时序签收技术利用分布式处理和创新的增量式时序分析技术,使时序分析性能达到了新的高度,”Cadence公司芯片实现集团,芯片签收与验证部副总裁Anirudh Devgan表示。“我们与台积电密切合作,确保Tempus的结果满足他们严格的标准,从而实现成功的芯片和可靠的设计。”
台积电的精确性认证对Tempus时序收敛解决方案的要求包含了基础延时计,以及由信号完整性效应所引起的静态噪声分析(glitch)计算。这两种分析是必需的,以便有一个完整的时序和信号完整性分析解决方案 。
“认证是台积电整个设计生态系统中不可或缺的一环,” 台积电设计基础架构营销部资深总监Suk Lee表示。“Cadence Tempus时序签收工具能够应对台积电未来制程节点的设计挑战。我们和Cadence紧密合作,确保Tempus能通过我们的认证标准。我们期待与Cadence在未来更多技术上展开合作,共同帮助我们的客户应对复杂设计,生产出功能可靠芯片。”
Cadence Tempus签收技术提供:
• 高性能并行处理全流程时序分析
• 可扩展的体系架构,可处理具有数亿单元实例的设计;
• Tempus集成时序收敛环境,它通过多线程和分布式时序分析,提供多模多角MMMC(multi-mode, multi-corner) 以及考虑物理layout信息的时序收敛。
关于Cadence
Cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、IP、设计服务,设计和验证用于消费电子、网络和通讯设备以及计算机系统中的尖端半导体器件。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究机构,以服务于全球电子产业。关于公司、产品及服务的更多信息,敬请浏览公司网站www.cadence.com 。
关键字:台积电 Cadence Tempus 时序
引用地址:
台积电认可Cadence Tempus时序签收工具用于20纳米设计
推荐阅读最新更新时间:2024-03-16 13:25
台积电:3月份营收将迎来大反弹
据台湾电子时报报道,业内人士透露,由于NVIDIA和Bitmain的16nm和12nm芯片订单增加,台积电预计台积电3月营收将反弹至新台币1,000亿元(34.3亿美元)。 消息人士表示,台积电将在第二季度实现收入增长,主因为苹果及其无晶圆厂客户7nm芯片开始出货,据了解高通、海思和Xilinx都是台积电的无晶圆厂大客户。 整个2018年台积电全年收入将同比增长至少10%,这主要由智能手机SoC和加密电子货币采矿芯片的订单推动。 消息人士指出,台积电计划于6月份将其7nm FinFET技术推向量产,届时台积电将实现7nm芯片100%市场份额,这一项目的收益也将在第二季度开始体现。 此外,来自GPU供应商NVIDIA和中国专用采矿A
[半导体设计/制造]
14代酷睿无缘首版3nm 消息称Intel明年上台积电第二代3nm
Intel在3nm节点使用外包的台积电3nm工艺已经不是新闻,此前说是明年14代酷睿Meteor Lake的GPU核显就能首发3nm,然而现在不可能了,Intel取消了大部分3nm订单,只留下了少量测试用的。Intel此前也回应过延期的事,表示14代酷睿会在2023年推出,生产计划不变,但拒绝提供更多细节。 ntel不是不会再上3nm工艺,而是要晚一点,14代酷睿是无缘3nm工艺了,但是2024年的15代酷睿Arrow Lake应该会上3nm代工的tGPU核显,CPU部分则是Intel自己的20A工艺。 Intel再使用的3nm工艺也是不一样的,不是台积电初代的N3A工艺,而是第二代的N3B工艺,预计在2022年下半年为I
[家用电子]
台积电称2nm工艺客户热情高涨:计划2025年量产
台积电爆料称,3nm工艺将于下半年放量。此外,台积电还表示,客户对2nm工艺热情高涨,按计划会在2025年量产,不出意外,应该还是苹果首发。 近日,台积电发布了2023年Q1财报,营收5086.3亿新台币,同比增3.6%;净利润2069亿元新台币,同比增长2.1%,超市场预期,但是4年来最小增幅。 细节方面,先进工艺成台积电营收支柱,其中7nm营收占比20%,5nm工艺出货营收占比31%,二者合计超51%。台积电爆料称,3nm工艺将于下半年放量。此外,台积电还表示,客户对2nm工艺热情高涨,按计划会在2025年量产,不出意外,应该还是苹果首发。 据DigiTimes爆料,3nm工艺的主要客户是苹果,最先量产的将是苹
[半导体设计/制造]
spi协议时序图和四种模式实际应用详解
上个章节我们讲解了spi接口定义,今天我们更加深入讲解下spi协议时序图和spi四种模式的用法。 刚开始接触单片机开发时,最怕就是看时序图,对于我来说就是奇怪的知识。 特别是SPI和IIC的,以前写程序都直接复制别人程序,功能实现就行了也没去研究过数据传输的时候时序具体是怎么样的。 那个时候经验也不足,网上搜的资料说的都太学术化了,也看不懂。 后面项目做多了,发现最常用到的通信总线无非就是SPI、IIC、USART、CAN、单口通信。 理解也慢慢深刻了,现在去分析时序图也更加清晰了。 所以, 我经常和无际单片机编程的学员灌输一种理念,先学会用,用多了经验丰富了再深入就轻松了 。 不要在你没经验的时候去死磕,否则会付出很多不必要的时
[单片机]
基于Cadence的高速PCB设计方案
1 引言 人们对于通信的要去总是朝着“快”的方向发展,要求信号的传输和处理的速度越来越快,相应的,高速PCB的应用也越来越广。高速电路有两个方面的含义:一是频率高,通常认为数字电路的频率达到或是超过45MHz至50MHz,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速电路。另外从信号的上升与下降时间来考虑,当信号的上升时间小于6倍信号传输延时时即认为信号是高速信号,此时考虑的与信号的具体频率无关。 2 高速PCB设计的基本内容 高速电路设计在现代电路设计中所占的比例越来越大,设计难度也越来越高,它的解决不仅需要高速器件,更需要设计者的智慧和仔细的工作,必须认真研究分析具体情况,解决存
[电源管理]
三星英特尔中芯攻势汹汹 台积电能否稳坐晶圆代工头把交椅?
全球代工红火,增长率几乎是整个半导体业增长率的一倍。而代工业利润中至少80%以上被 台积电 拿走。在此情况下引发新一轮全球代工业大战几乎是必然的。下面就随半导体小编一起来了解一下相关内容吧。 近期三星高调抢走高通的订单,并宣布将代工部门从半导体事业部门中分离出来,成为一个独立部门,引起了业界的强烈反响。另一条重要消息是,展讯推出14纳米8核64位LTE芯片平台SC9861G-IA,除了颇为不俗的性能之外,这款芯片最大的亮点在于是由全球掌握最先进制造技术的英特尔为其代工,而且采用的是英特尔目前最先进的14nm制造工艺。此外,格罗方德在成都建设12英寸生产线,并扬言于2019年推出22纳米FDSOI工艺。这些消息都显示,新一
[半导体设计/制造]
台积电的“12nm”工艺有什么改进? NVIDIA成首家客户
虽然, 台积电 很早就说自己的的10nm工艺已进入量产,但是到目前为止,还没有一款基于 台积电 10nm工艺的终端产品正式发布。此前有消息称 台积电 在10nm良率上遇到了一些问题。所以,相应终端产品的面世可能还需要一段时间。下面就随单片机小编一起来了解一下相关内容吧。 根据最新的消息显示, NVIDIA 针对自动驾驶及AI运算市场所推出的Xavier SoC处理器当中的新一代Volta GPU,将使用台积电的“12nm”工艺,预计最快将在今年下半年量产。 台积电的“12nm”工艺有什么改进? NVIDIA成首家客户 不过需要注意的是,台积电的12nm工艺跟GlobalFoundries的12nm FD-SOI工
[单片机]
台积电48亿美金拉开“军备竞赛”:三星将是劲敌
金融危机之后,全球最大的独立半导体晶圆代工企业台积电(LSE:TMSD),在资本投资上越发“凶猛”,这家公司希望以规模优势拉大与竞争者的地位,今年资本开支预计达48亿美金,并加速在LED产业和光伏产业的投入。 台积电一贯享有规模优势,不过,今年,三星涉足芯片代工的迹象使台积电不容小觑。 “三星将是公司劲敌,有后来居上的潜质”,台积电研究发展资深副总、研发负责人蒋尚义告诉记者,三星的技术和资金将加速竞争格局。今年,三星将在系统LSI部门资本支出增加50%,约达17亿美元,致力于分羹芯片代工业。 在半导体市场复苏之际,各大厂商加紧扩产,业内资深人士莫大康称其为“军备竞赛”,并在工艺制程的比拼上也更加“凶猛”。
[半导体设计/制造]