ARM处理器工作模式及寄存器结构

发布者:Xiangsi最新更新时间:2018-11-19 来源: eefocus关键字:ARM  处理器  工作模式  寄存器结构 手机看文章 扫描二维码
随时随地手机看文章

 一、ARM的指令结构


1、ARM汇编程序组成:


汇编指令+伪操作+宏指令(instruction directive pseudo-instruction);


伪操作:定义符号、数据等使用


宏指令:使用宏定义指令方式


2、汇编指令的组成:


操作码、操作条件(根据CPSR中的N、Z、C、V等标志)、操作数(源、目的/地址或寄存器)、条件、地址变化等等;


3、ARM指令和简化的Thumb指令可以相互跳转


B、BL、BLX、BX带L表示考虑LR寄存器,而X实现不同指令模式的切换;


4、批量操作地址的方式分类


IA、IB、DA、DB


A:after B:before I:increment D:decrement


亦即:事后递增 事先递增 事后递减 事先递减 四种方式;


5、栈类型及寻址


FD ED FA EA


F:full E:empty D:descending A:Ascending


FULL/EMPTY栈:区别在于指向栈定的指针是否指向有效数据,是则为FULL栈,否则为EMPTY栈;


DESCENDING/ASCENDING: 数据栈按内存地址减小方式增长为DESCENDING栈,相反为ASCENDING栈;


二、ARM的存储系统及MMU和MPU的差别与联系


1、ARM的存储系统


CASHE及WRITE BUFFER技术用于缩小内存和处理器之间差距;


存储类型:ROM(FLASH/ROM)+RAM(SRAM、DRAM、SDRAM[ sychronization DRAM])


ARM采用协处理器CP15来进行存储器的管理;


2、存储器管理单元MMU


MMU可以实现对内存的精细控制:16域\段:1M\大页 64KB\小页 4KB\小页1KB


MMU主要实现的功能:


1、物理地址和虚拟地址的映射;


2、memory读写权限AP的设置;


3、B、C(buffer-ability 和 cachability)是否可以使用cache和写缓冲;


是否使用MMU功能:可以通过CP15的寄存器进行使能设置;


对于MMU实现需要引入页表(translate table)机制,页表存储在内存,系统通常提供一个寄存器来存储页表的基地址,为了解决内存访问速度问题,采用类似cache方式,引入快表TLB(translation lookaside buffer)机制,小的快速的存储期间来存储当前需要访问的地址变换页表。(相应块表可以存在无效、锁定等操作。)


页表中存储着虚拟地址对应的物理地址、访问权限、缓冲特性等。


页表根据设置空间使用情况分为:分为一、二级页表;粗粒度二级表和细粒度二级表;一级页表包含以段为单位的地址变换条目以及指向二级页表的指针。二级页表包含以大小页为单位的地址变换条目。


关于访问控制权限:需要C1寄存器的R、S控制位和页表中AP来共同控制;


关于域:最多支持16个域,设置每个域的访问控制特性,可以控制是否从页表得到访问权限...


3、MPU与MMU差别


MPU只是简单支持MMU一小部分功能:不支持虚拟地址和实地址的映射;不支持页表;(MMU需要更多硬件来支持相应的功能);


MPU最多可以分为8个域,对相应的域进行B、C、AP的设置;


同样CP15可以控制MPU的功能开关,对于域的设置可以存在地址的重叠,一般如果地址重叠,后面的域设置具有更高的优先级;


4、CACHE及WRITE BUFFER技术


cache和写缓冲用来解决CPU速度大于内存的问题,而cache得成本比内存高;


cache高速缓冲存储器,可以数据指令分开,也可以使用同一cache;


cache有写回法和写通法:写回法指CPU写数据写入cache,而写通法是指数据修改cache的同时,也写入内存。


cache内容和内存地址的映射:有全相联映射方式、直接映像方式、组组相联映像方式。


cache的存储空间小于内存,所以存在cache内容的替换问题,ARM中cache的替换算法:随机替换和轮转法


5、快速进程上下文切换(fast context switch extension,FCSE)


主要解决多个进程映射虚拟地址映射重叠问题,简单理解增加了进程ID PID来区分,解决这个引起的开销问题。


小贴士:


1、关于ASR LSR ROR RRX的差别:


--ASR 算数右移;


--LSR 逻辑右移 和ASR差别在符号位;


--ROR 循环右移;


--RRX 带扩展的循环右移 主要是用CPSR中的C填充移入,并且移出的位改写C(carry out)位;


2、使用cache应注意的问题


写入数据只写入cache的情况下,如果硬件如DMA资源直接从物理地址取数据,需要注意同步问题。可以在触发硬件资源之前操作cache内容同步到内存中。


3、子程序参数的传递规则


可变参数:R0~R3,多与4个参数,则用栈来进行传送;返回一个32整数用R0,64位R0-R1,浮点通过f0、D0、s0传送?


4、MMU和MPU差别参考:


ARM Architecture Reference Manual


关键字:ARM  处理器  工作模式  寄存器结构 引用地址:ARM处理器工作模式及寄存器结构

上一篇:LPC54608生成PDF文件
下一篇:带你梳理下ARM代码编译链接的工作流程

推荐阅读最新更新时间:2024-03-16 16:17

ARM寄存器详解
一共有37个寄存器 1. 31个通用寄存器 2. 6个状态寄存器 R13作为堆栈指针 R14链接寄存器 1.保存函数返回地址 2. 异常返回地址 R15程序计数器(PC指针) 程序状态寄存器 只有在异常时才有程序状态寄存器 为什么有两个CPSR SPSR当异常发生时保存CPSR的地址 当异常结束时SPSR将之前保存的地址给CPSR 程序状态寄存器的数据格式 N Is set to bit 31 of the result of the instruction. If this result is regarded as a two's complement signed integ
[单片机]
<font color='red'>ARM</font><font color='red'>寄存器</font>详解
ARM 汇编器对C的扩展
__swi void ledtest(); //:声明 edtest 是个软中断。 __asm 内嵌汇编 //:通常在C程序里面需要嵌入汇编代码,这是就可以用__asm关键字来指示编译器下面的代码是用汇编语言来写的, __inline 定义内联函数 //:就像在C语言中用define定义宏一样,用__inline关键字定义的函数在调用的地方被展开,这主要就是为了解决频繁的函数调用开销过大的问题,如果用__inline关键字定义的函数过大,每个调用函数的地方都会将其展开,这样的话在一定程度上也增加代码量,所以说一般用__inline 定义的函数代码量并不是很大。 由于在C语言中无法直接访问COSR, 因此需要通过嵌入
[单片机]
Teledyne e2v尖端多核处理器以应对航空航天领域新挑战
法国格勒诺布尔 - Media OutReach - 2021年4月12日 - 为满足航空电子和航天领域客户的需求,Teledyne e2v独家提供经过锡铅处理并完全通过认证的QorIQ®T4240处理器。 多核T4240单元能够处理计算量极大的应用场景。这些设备由多达12个双线程PowerArchitecture®内核(24个虚拟内核)组成,频率达到1.8GHz,更高的性能水平,同时只占用最小的主板空间。它们具有丰富的I/O选项,包括10Gbit以太网、1Gbit以太网、PCIe、USB、SATA、RapidIO等。由于在每个T4240中嵌入了数据路径加速逻辑,可以显著提高数据包分类和处理效率。此外,还能支持-55°C
[半导体设计/制造]
Teledyne e2v尖端多核<font color='red'>处理器</font>以应对航空航天领域新挑战
东方嘉科推出ARM9核心模块COM9263
东方嘉科的COM9263是一款基于ATMEL AT91SAM9263的核心模块。AT91SAM9263内置最新ARM926EJ-S arm 内核, 运行在200MHz时拥有220MIPS的运算性能,具有DSP扩展指令,JAVA硬件加速。 COM9263可以连接多种内存设备,大容量硬盘设备,内置网络、串口、USB、CAN、音频、红外,LCD、图像采集与显示等功能。具有丰富的软硬件资源,高集成度、高可靠性、低功耗,可在电力、铁路、通讯、医疗、能源、环保等各种工业控制领域应用。致力缩短用户产品研发周期,提高产品可靠性。 功能概述: 处理器 AT91SAM9263采用ARM926EJ-S ARM Thumb 处理器,具有
[单片机]
东方嘉科推出<font color='red'>ARM</font>9核心模块COM9263
基于双模式USB接口的多处理器数据采集系统
  现代军事、工业自动化设备功能不断完善、集成化程度越来越高,这就对配套的数据采集以及检测系统提出了更高要求。特别是条件恶劣、野外以及空间狭小封闭的测试环境中,不仅要求系统能够快速稳定地完成数据采集,同时更需要将采集的数据保存于大容量存储设备中,方便后续的分析处理 。目前,由于高速率、低成本、易扩展的优点,USB总线已成为计算机与外设之间数据交换的主流总线协议。采用USB接口的各种大容量移动存储设备具有高速、抗震、稳定的优点,特别适用于以上的数据采集场合。   本文采用USB总线接口芯片CH375设计了具有主/从双模式的多单片机数据采集系统,既能完成与上位机的实时通讯,也可在环境条件恶劣时作为便携式系统完成采集数据在USB移动存
[测试测量]
基于双<font color='red'>模式</font>USB接口的多<font color='red'>处理器</font>数据采集系统
GDB+GdbServer: ARM程序调试
内容摘要 远程调试环境由宿主机GDB和目标机调试stub共同构成,两者通过串口或TCP连接。使用 GDB标准程串行协议协同工作,实现对目标机上的系统内核和上层应用的监控和调试功能。调试stub是嵌入式系统中的一段代码,作为宿主机GDB和目标机调试程序间的一个媒介而存在。 就目前而言,嵌入式Linux系统中,主要有三种远程调试方法,分别适用于不同场合的调试工作:用ROM Monitor调试目标机程序、用KGDB调试系统内核和用gdbserver调试用户空间程序。这三种调试方法的区别主要在于,目标机远程调试stub 的存在形式的不同,而其设计思路和实现方法则是大致相同的。 而我们最常用的是调试应用程序。就是采用gdb+gdbserver
[单片机]
ARM伪指令之地址读取:ADR/ADRL/LDR
1、ADR伪指令--- 小范围的地址读取 ADR伪指令将基于PC相对偏移的地址值或基于寄存器相对偏移的地址值读取到寄存器中。 在汇编编译器编译源程序时,ADR伪指令被编译器替换成一条合适的指令。通常,编译器 用一条ADD指令或SUB指令来实现该ADR伪指令的功能,若不能用一条指令实现, 则产生错误,编译失败。 ADR伪指令格式 :ADR{cond} register, expr 地址表达式expr的取值范围: 当地址值是字节对齐时,其取指范围为: +255 ~ 255B; 当地址值是字对齐时,其取指范围为: -1020 ~ 1020B; 2、ADRL伪指令----中等范围的地址读取 A
[单片机]
基于ARM9内核和嵌入式Linux的网络投影机系统设计
投影机网络化正成为投影机发展过程中的一个重要趋势, 通过标配的有线及无线网络接口或选配的网络适配器, 用户可以通过计算机更方便地向投影机传送显示控制信号, 在投影机上显示输出内容, 可通过计算机来监控管理投影机。 设计开发了一套用于投影机的嵌入式远程监控系统,利用Internet,通过对底层设备驱动编程和上层软件系统的设计开发, 客户端可通过浏览器访问嵌入式系统内置的http 服务器, 将投影机的相关参数直观实时地在Web 页面上显示出来,并且可以实现对于投影机现场相关显示参数的设置。   1 嵌入式计算机系统的特点   嵌入式计算机系统同通用型计算机系统相比具有以下特点:   (1) 嵌入式系统通常面向特定应用。
[单片机]
基于<font color='red'>ARM</font>9内核和嵌入式Linux的网络投影机系统设计
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved