摘要:在对串行实时时钟芯片X1203内部结构和工作特性作基本介绍的基础上,设计出用单片机的通用I/O口线虚拟I2C总线来实现与时钟芯片的串行接口电路以及利用虚拟I2C总线软件包VIIC设计时钟芯片1203的应用程序。
关键词:单片机 实时时钟 虚拟I2C总线
实时时钟是微机测控系统中的一个重要组成部分。美国Xicor公司推出的串行接口实时时钟芯片X1203提供备用电源输入引脚,使器件能用非可重新充电电池任务用电源。该芯片以其体积小、功耗低、使用简单、接口容易、与单片机连线少为主要特点,同时具有较高的精度,能很好满足微机测控系统的求。下面具体介绍该芯片的内部结构、工作特性、与51系列单片机接口设计实例以及如何利用虚拟I2C总线软件包VIIC来设计实时时钟芯片X1203的应用程序。
1 X1203内部结构和工作特性
X1203是带时钟、日历和2个闹钟报警的实时时钟。双端口时钟和报警寄存器使时钟即使在读写操作期间也能精确地工作,时钟/日历提供了可通过一组寄存器进行控制和读出的功能;时钟使用32.768kHz晶体输入,以秒、分、时、日、星期、月和年为单位跟踪时间,具有闰年校正,并能对小于31天的月自动进行调整;2个闹钟(报警)即中断输出,输出脉冲重复率可以从1次/min~1次/年,支持I2C总线的2线接口,具有400kHz的数据传送速率和内部切换电路的辅助电源输入端,可靠性高,电源电压从2.5~6V实时时钟均能正常工作。
X1203的内部结构如图1所示,由电源控制、振荡器、分频器、时钟控制寄存器(CCR)、控制逻辑电路、移位寄存器等组成。
1.1 X1203的封装形式和引脚说明
X1203有8引脚SOIC和8引脚TSSOP 2种封装形式,引脚排列如图2所示。
SCL:串行时钟引脚,用于使所有数据随时钟同步输入器件和从器件输出。此引脚上的输入缓冲器总是激活的(不选通)。
SDA:串行数据引脚,用于把数据送入器件和从器件送出数据。它具有漏极开路的输出,可以与其它漏极开路或集电极开路输出端进行线“或”。输入缓冲器总是激活(不选通)。漏极开路输出要求使用上拉电阻。
VBACK:备用电源引脚,向器件提供备用电源电压,在VCC电源出现故障时向器件提供电源。
IRQ:中断信号输出引脚。引信号通知处理器,报警已发生并请求动作,是漏极开路的低电平有效输出端。
X1、X2:反向放大器的输入和输出端引脚,可以在X1端接受外部32.768kHz的方波基准或配置为片内振荡器。
电源控制电路由引脚Vcc和引脚VBACK输入,当Vcc
下面介绍的单个MCU系统,只用到I2C总线的主方式,即主发送与主接收。目前,带有I2C总线接口的MCU只有少数厂家的个别产品,运用单片机的通用I/O口来虚拟I2C总线接口,可以很好地解决与X01203的接口问题。图3为X1203与51系列单片机的接口。X1203的SCL为串行移位时钟输入,P3.6与SCL相连以产生模拟时钟信号;SDA为串行数据输入输出,P2.7与SDA相连以实现主器件51系列单片机与从器件X1203的数据通信。
51系列单片机对X1203有读写两种操作。写操作包括字节写和页写(1次写8字节连续地址单元),读操作包括当前地址读、随机地址读和顺序读。具体格式如图4所示。顺序读以当前地址读或随机地址读启动,但主器件接收到第1个数据字节后不是结束读周期,而是以应答做出响应。这时读操作的地址计数器自动增量,允许在1次操作期间内顺序读出整个存储的内容。
2 运用虚拟I2C总线软件包VIIC设计时钟芯片X1203的应用程序
由于I2C总线协议的复杂性和操作管理的特殊性,在扩展I2C外围器件时,如果还要在了解I2C总线协议、操作原理的基础上,采用直接方式进行I2C总线外围器件的应用程序设计,就会使得I2C总线应用程序的设计难度很大,也使I2C总线推广应用较慢。因此,迫切需要推出I2C总线的应用软件平台,使大家不必了解I2C总线就能设计I2C总线应用程序。下面介绍如何运用虚拟I2C总线软件包VIIC 1.0来设计时钟芯片X1203的应用程序。
软件包VIIC实现非介入性操作,接口界面是软件包应用时唯一的触及面。VIIC1.0的接口界面为数据读写子程序RDNBYT/WRNBYT,因此RDNBYT/WRNBYT的调用操作命令,以及满足调用操作的初始化操作3的条命令为VIIC的应用界面,即:
MOV SLA,#SLAR/SLAW ;总线上节点寻址并确定传送方向
MOV NUMBYT,#N ;确定传送字节数N
LCALL RDNBYT/WRNBYT; 读/写操作调用
2.1 设定时钟芯片当前值
将时钟芯片当前值设定为2002、3、20、星期三、18:28:38
①将VIIC1.0装入程序存储器中。
②根据硬件电路及资源分配,将VIIC1.0中的符号单元赋值如下:
VSDA EQU P3.7 ;用P3.7虚拟SDA
VSCL EQU P3.6 ;用P3.6虚拟SCL
SLA EQU 60H ;60H为寻址字节存放单元
NUMBYT EQU 61H ;61H为传送字节数据存放单元
MTD EQU 40H ;40H为发送缓冲区首地址
MRT EQU 50H ;50H为接收缓冲区首地址
③设定时钟芯片当前值子程序设计。设时钟芯片当前值设定子程序名为SJSD。SJSD的程序清单如下:
VSDA EQU P3.7
VSCL EQU P3.6
SLA EQU 60H
NUMBYT EQU 61H
MTD EQU 40H
SJSD:MOV 40H,#00H ;将状态寄存器的高位地址、
MOV 41H,#3FH ;低位地址以及要写入状态
MOV 42H,#02H ;寄存器的值依次装入发送缓冲区
MOV SLA,#0DEH ;寻址时钟芯片X1203并为发送状态
MOV NUMBYT,#03H ;确定发送字节数
LCALL WRNBYT ;调用VIIC1.0是N全字节写入子程序
MOV 40H,#00H ;将状态寄存器的高位地址、
MOV 41H,#3FH ;低位地址以及要写入状态
MOV 42H,#06H ;寄存器的值依次装入发送缓冲区
MOV SLA,#0DEH ;寻址时钟芯片X1203并为发送状态
MOV NUMBYT,#03H ;确定发送字节数
LCALL WRNBYT ;调用VIIC1.0中N个字节写入子程序
MOV 40H,#00H ;将RTC寄存器组的“秒”寄
MOV 41H,#30H :存器的高位地址、低位地址
MOV 42H,#38H ;以及待设定的时间参数依
MOV 43H,#28H ;次装入发送缓冲区
MOV 44H,#98H
MOV 45H,#20H
MOV 46H,#03H
MOV 47H,#02H
MOV 48H,#03H
MOV 49H,#20H
MOV SLA,#0DEH;寻址时钟芯片X1203并为发送状态
MOV NUMBYT,#0AH ;确定发送字节数
LCALL WRNBYT ;调用VIIC1.0中N个字节写入子程序
RET
2.2 读出时钟芯片当前值
①、②与设定时钟芯片当前值相同。
③读出时钟芯片当前值子程序设计。设时钟芯片当前值读出子程序名为SJDC。SJDC的程序清单如下:
VSDA EQU P3.7
VSCL EQU P3.6
SLA EQU 60H
NUMBYT EQU 61H
MTD EQU 40H
MRD EQU 50H
SJDC:MOV 40H,#00H;将RTC寄存器组的“秒”
MOV 41H,#30H ;寄存器的高位地址、低位地址依次装入发送缓冲区
MOV SLA,#0DEH;寻址时钟芯片X1203并为发送状态
MOV NUMBYT,#02H ;确定发送字节数
LCALL WRNBYT ;调用VIIC1.0中N个字节写入子程序
MOV SLA,#0DFH ;寻址时钟芯片X1203并为接收状态
MOV NUMBYT,#08H ;确定接收字节数
LCALL RDNBYT ;调用VIIC1.0中N个字节读出子程序
RET
设定时钟芯片的报警值同设定时钟芯片的当前值类似,只不过是把待设定的报警值写到相应的报警寄存器组。
通过上述应用可以看出,使用VIIC软件包后,编写I2C总线接口应用程序不必了解I2C总线原理、协议和时序,只要了解VIIC的应用操作即可。关于VIIC1.0软件包的详细内容,可参阅参考文献1和参考文献2。