一种基于CPLD的压电生物传感器检测电路的设计

发布者:SHow111time最新更新时间:2010-08-02 来源: 嵌入式公社关键字:CPLD  压电生物传感器  检测电路 手机看文章 扫描二维码
随时随地手机看文章

 

      本文介绍了一种基于复杂可编程逻辑器件(CPLD)的压电生物传感器检测电路.该检测电路以高性能CPLD(MAX7128)为核心,实现了对压电生物传感器10MHz高频信号的测量与采集,以及所采集的频率数据动态、实时显示以及频率数据串行通信等功能.该电路体积小、集成度高,具有可靠性高、实时性高的特点.此外该系统还可以通过RS-232串行接口与计算机连接进行数据传输和数据存储及分析.详细阐明了系统整体结构设计以及系统硬件部分的实现,并给出了CPLD内核仿真结果和数据采集软件实测频率曲线.

  国内外基于压电石英晶体微天平技术的检测仪器大多数使用自行设计的振荡电路盒,使用高分辨的频率计数器测量频率输出,然后进行定时人工记数,仪器复杂,自动化程度低.微型压电生物传感器检测电路采用当前最有发展前景的复杂可编程逻辑器件(CPLD)为核心器件设计而成.目前,CPLD集成度可达25万等效门,工作速度可达180MHz.它借助自动化程度高的内核程序开发工具,可以大大缩短系统的计周期,而且数据采集可以由一块CPLD芯片完成,整个系统的硬件规模明显减小.在系统的研制阶段,由于CPLD器件引脚比较灵活,又有可擦除可编程的能力,因此对原设计进行修改时,只需要修改原设计文件再对CPLD芯片重新编程即可,而不需要修改电路布局,更不需要重新加工印刷线路板,这就大大提高了系统的灵活性.结合压电生物传感器特性,研制一种微型化的压电传感器检测电路有十分重要的意义.

1 压电生物传感器原理

  压电石英晶体频移ΔF与在晶体表面均匀吸附的极薄层刚性物质量Δm之间存在正比关系,由Sauerbrey方程描述,并且对于AT切割的石英晶体,可得到Sauerbrey方程式:

公式

  式中,ΔF、Fq(晶体基频)、Δm、A单位分别为Hz、Hz、g.cm-2、cm2.石英晶片在气相中振荡时,Δf与Δm呈简单的线性关系,因此石英晶片可用来做非常敏感的质量检测器,其检测限可以达到ng级(10-9g.cm-2),甚至pg(10-12g.cm2)级水平.

  根据压电石英晶体传感器的原理设计了一种微型化的压电传感器检测电路,其检测原理为在传感器上预先固定与待测物能发生亲和反应的“探针”,检测待测物时,随着亲和反应的进行,检测电路实时跟踪反应过程,记录传感器上质量变化引起频率变化,再通过上述定量关系式计算待测物的量,其灵敏度可以达到纳克级水平,结合纳米金技术可将传感器的灵敏度提高3~5倍.

2 电路硬件设计

  微型压电传感器检测电路是经过前几代仪器的开发经验总结和改进基础上完成的。它摒弃以往TTL集成电路或MCS51单片机为核心电路波动大,稳定性差,电路板绘制复杂,不利于升级换代的缺点,选择使用ALTERA公司生产的复杂可编程逻辑器件(CPLD)MAX7128为核心,基于RS232通信方式的串行接口数据采集分析平台.该系统分为7个模块:电源供电模块,RS-232电平转换模块,振荡电路模块,时钟模块,数码显示模块,MAX7128内核模块.其电路线路板布局如图1所示.

硬件结构图

图1硬件结构图

  图1中,USB口为压电生物传感器与检测电路相连接的接口;RS-232口为与计算机相连接的接口,将数字化的传感器信号(频率值)上传到计算机,由计算机(PC机)实现传感器信号的实时采集和显示,采集数据程序由VC++6.0编写;OSC1为提供系统工作时钟振荡电路,由TTL芯片和12MHz标准晶振组成,产生1s脉冲信号,作为CPLD工作时钟输入、RS-232通信时序脉冲以及数码管动态显示时序脉冲,准确度高、且精确;OSC2为传感器振荡电路,经过几代反复改良,在气相、液相均能够正常振荡且波形正常,将传感器表面生物反应信号转化成脉冲信号,输入CPLD进行信号数据采集;数码显示采用共阴极8×8段数码管,动态扫描显示当前传感器信号值和简单数据分析判断结果;电源给系统提供直流5V工作电压,含有直流6~15V变成5V稳压电路;RS-232电平转换电路将从CPLD输出的CMOS电平转化为计算机所接受的TTL电平,而且可增加数据传输距离.

  [page]

      作为系统内核的CPLD,采用VerilogHDL硬件设计语言、MAX+plusII10.1编译系统编写基于Altera公司CPLD(MAX7128)器件的内核程序,设计实现了秒时钟定时、10MHz频率测量、RS-232通信时序发生器、RS-232协议数据通信、频率数据判断简单分析以及数码管动态扫描显示控制等综合功能,其原理如图2所示.

CPLD内核原理图

图2 CPLD内核原理图

3 系统仿真及实测结果

  系统仿真结果:为了便于观察,将秒时钟计数判断设置为66C0,得到内核模块的仿真图,如图3所示.仿真图给出了频率采集细节,数码管显示控制以及串行通信控制.

CPLD内核仿真图

图3 CPLD内核仿真图

  仿真结果吻合了设计思路,把内核程序下载到CPLD(MAX7128)器件中,实际测试过程中,数码管可以正确显示当前传感器的响应信号,使用自己开发的采集程序通过计算机串行通信采集数据数据曲线如图4所示.所采集的数据与仿真情况一致,更进一步验证了设计思路的成功.

采集程序实测频率数据曲线

图4 采集程序实测频率数据曲线

4 结语

  压电生物传感器检测电路可扩展为单通道微型压电生物分析仪器,它可以基于核酸杂交的特异性,在医学临床研究领域用于疾病诊断或者基于抗原/抗体之间的特异性结合反应,用于生物样品分析。该仪器灵敏度高,特异性强,若采用CPLD升级为大容量FPGA后,可以方便升级为多通道生物分析系统,应用于生物分析检测各个领域.

关键字:CPLD  压电生物传感器  检测电路 引用地址:一种基于CPLD的压电生物传感器检测电路的设计

上一篇:新型呼吸控制器 助瘫痪病人“动”起来
下一篇:外科医生终结者---下一代智能外科手术机器人

推荐阅读最新更新时间:2024-03-16 11:39

基于DSP和CPLD的低功耗多路数据处理系统设计
摘 要: 本文介绍了一种基于DSP和CPLD的低功耗多路数据采集处理系统。整个系统由DSP和CPLD动态地设置A/D采样通道,控制6路16位高精度A/D转换器ADS7805的启动和停止。由DSP对采样数据进行读取和处理。 关键词: DSP; CPLD;低功耗;多路数据处理 引言 随着电子技术的应用和发展,数字信号处理内容日益复杂,同时,很多情况下要求整个系统具有低功耗的特点。为满足这种要求,DSP芯片设计技术也在向低功耗、高性能的方向发展。从处理速度来看,TMS320VC5502的运算能力已经达到了600MMACS,即每秒钟可以完成6亿次乘加运算。从功耗来看,TMS320VC5502内核电压只有1.26V,整个芯片的功耗
[嵌入式]
DSP与CPLD的智能变电站电网IED设计
引言 随着新技术的不断发展,数字化变电站正在兴起。在智能电网规划的推动下,未来数字化变电站将成为新建变电站的主流。众所周知,电网信号量极多且相关性很强,这给采集计算和实时监测带来了很大的麻烦。为了解决这一问题。本文的设计师基于DSP和CPLD搭建的智能 IED(Intelligent Electronic Device,智能电力监测装置)可以同时采集多路信号,并通过FFT算法得到电网运行的关键数据。 基于IEC61850的智能变电站的逻辑如图1所示。IEC61850协议主要定义了变电站的信息分层结构:过程层、站控层和间隔层。本文重点研究智能IED设备,按照IEC61850协议的描述,IED检测设备位于间隔层和过程层。其中,负责存储
[嵌入式]
DSP与<font color='red'>CPLD</font>的智能变电站电网IED设计
超导磁体失超检测中电压隔离校正电路的设计
  0 引言   超导储能系统具有大功率、高灵敏度、小体积,低损耗等诸多优势,在工业和科研领域得到广泛的应用。尤其是在输电电网中,能够解决用电高峰和低谷期电网输电的供求矛盾,提高电网的电能容量,增强系统的稳定性。因此,超导储能因为其得天独厚的优点,成为未来最具潜力的储能装置。超导储能系统在运行时,内部线圈会因为瞬间高压、局部高热以及过载应力等电磁和机械扰动,使系统处在失超状态,易受损且可靠性下降。故研究失超保护系统有助于延长超导储能装置的稳定性和寿命,是推广超导储能系统应用的重要一环。而设计研发高灵敏度的失超检测装置,预先监测超导系统运行指标,更是失超保护系统的焦点所在。   本文在超导储能混合磁体的失超检测系统中,为该系
[测试测量]
超导磁体失超<font color='red'>检测</font>中电压隔离校正<font color='red'>电路</font>的设计
可编程逻辑器件APEX20K的原理及应用
摘要:介绍了Altera公司生产的多核架构可编程逻辑器件APEX20K系列芯片的主要特点和结构功能,给出了APEX20K内含的ClockLock以及ClockBoost电路的典型应用实例。 关键词:可编程逻辑器件 在系统设计 FPGA APEX20K 1 主要特点 APEX20K是Altera公司生产的首款带有多核架构的可编程逻辑器件,密度在30 000到1 500 000门,时钟速度高达822MHz。这种多核结构克服了必须用多个器件来实现系统级设计的麻烦,同时也节省了PCB板的空间。由于APEX20K具有功耗低、体积小、集成度高、速度快、费用低、用户可定义功能及可重复编程和擦写等许多优点,因此,可广泛应用于系统板级设计领
[半导体设计/制造]
低频数字相位(频率)测量的CPLD实现
在电子测量技术中,测频测相是最基本的测量之一。相位测量仪是电子领域的常用仪器,当前测频测相主要是运用等精度测频、PLL锁相环测相的方法。研究发现,等精度测频法具有在整个测频范围内保持恒定的高精度的特点,但是该原理不能用于测量相位。PLL锁相环测相可以实现等精度测相,但电路调试较复杂。因此,选择直接测相法作为低频测相仪的测试方法 。 设计的低频测相仪,满足以下的技术指标:a .频率20-20KHz;b .输入阻抗≥100KΩ;c.相位测量绝对误差≤1度; d.具有频率测量和数字显示功能;e.显示相位读数为0度--359度。 1系统工作原理 图1 测频测相系统原理框图 Figure 1 frame of measure frequ
[测试测量]
低频数字相位(频率)测量的<font color='red'>CPLD</font>实现
基于CPLD的DSP微处理器与CAN控制器接口设计
引 言 近几年来,随着低价位DSP芯片的出现,他已被广泛应用到控制与测量领域中。国内的DSP芯片以TI公司的TMS320系列为主流。这种微处理器对外的数据和地址总线结构形式为非多路复用方式,不能与多路复用形式的外围接口芯片(如CAN控制器SJA1000)直接相连。国内、外也没有一款专用集成芯片来实现非多路复用方式到多路复用方式的转换。 文献 提出了一种转换方法,是将DSP的数据线作为CAN控制器的数据地址复用线,用DSP的地址线A0作为地址、数据选择线。A0=1时,地址有效;A0=0时,数据有效,即用奇数地址传送地址,用偶数地址传送数据。虽然此方法实现起来电路简单,但在编程时,程序员必须考虑发送的数据何时作为CAN控制器的地址,何时
[嵌入式]
PLC可编程逻辑器件选择方法
1 机型的选择      PLC 机型选择的基本原则是,在功能满足要求的条件下,选择最可靠、维护使用最方便以及性能价格比的最优化机型。     在工艺过程比较固定、环境条件较好(维修量较小)的场合,建议选用整体式结构的PLC;其它情况则最好选用模块式结构的PLC。     对于开关量控制以及以开关量控制为主、带少量模拟量控制的工程项目中,一般其控制速度无须考虑,因此,选用带A/D转换、D/A转换、加减运算、数据传送功能的低档机就能满足要求。     而在控制比较复杂,控制功能要求比较高的工程项目中(如要实现PID运算、闭环控制、通讯联网等),可视控制规模及复杂程度来选用中档或高档机。其中高档机主要用于大规模过程控制、全PLC的分布
[嵌入式]
赛灵思推出高性能3.3V CPLD汽车电子XA系列器件
赛灵思(Xilinx)推出高性能3.3V CPLD汽车电子XA系列器件——XA9500XL,该产品采用0.35μm CMOS工艺,拥有AEC-Q100器件资格。 XA9500XL系统时钟为100MHz(10ns),宏单元36到144,可用门数量为800到3200个,寄存器数量为36到144个。具有在系统中编程的功能,具备引脚锁住功能和信号路由,其FastCONNECT II开关阵列允许多种设计重复而不需要板自旋,在所有的用户和边界扫描引脚输入有滞后以降低输入信号噪音,所有用户引脚输入有总线保持电路,可用于在系统器件测试的IEEE标准1149.1边界扫描(JTAG),快速编程,单独输出的转换速率控制以降低EMI的产生。 XA95
[新品]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新医疗电子文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 医学成像 家庭消费 监护/遥测 植入式器材 临床设备 通用技术/产品 其他技术 综合资讯

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved