基于混合 SET/MOSFET 的比较器的设计

最新更新时间:2009-04-21来源: 微计算机信息 关键字:单电子晶体管  双栅极SET  比较器  MIB模型 手机看文章 扫描二维码
随时随地手机看文章

  1. 引言

  据2001 年的国际半导体技术未来发展预示,到2016 年MOSFETs 的物理沟道长度将达到低于10nm 的尺寸[1],而这种尺寸条件会影响到MOSFETs 的基本工作原理,因此必须寻找新的替代器件。单电子晶体管(Single-Electron Transistor,SET)具有较小体积、较低功耗和较高开关速度性能,其高度集成化远远超过目前大规模集成化的极限,被认为是下一代超大规模集成电路的理想器件[2]。同时SET 与MOSFET 具有很好的互补性:SET 的功耗低、可集成度高、有库仑振荡新特性等优点,而MOSFET 器件的高速、高电压增益和高驱动特性可以补偿SET 固有的缺点。因此,将来SET 与MOSFET 的混合在集成电路中共同占主导地位,对于解决纳米尺寸的集成电路具有很好的应用前景[3, 4]。

  单电子进出量子点(岛)使其上的静电势和能量状态发生很大变化,它就可以作为传递数值信息的载体,制备成单电子存储器和单电子逻辑电路等等。因此,SET 在现代电路的微电子领域有潜在的应用价值,特别是在计算机和数字系统中,经常要对两个数的大小进行选择决策,因此,本文基于数字逻辑电路的设计思想,首先研究了双栅极SET 的输入特性,再利用SET/MOSFET 通用方波门特性讨论了具有‘与’、‘或’和‘异或’等功能的电路,并利用这些电路构造了一位比较器电路结构,最后用SET 的MIB 模型[5]进行了仿真验证。

  2. 混合SET/MOSFET 结构与特性

  2.1 双栅极SET 的特性

  SET 由源极、漏极、与源漏极耦合的量子点(岛)、两个隧穿结和用来调节控制量子点中电子数的栅极组成。双栅极单电子晶体管可以等效为一个四端元件[6],如图1(a)所示。图中CD和CS为隧穿结电容, RD和RS为隧穿结电阻,CG1和CG2为栅极电容,VG1和VG2为栅极电压,VDS为偏置电压。

双栅极SET的等效示意图

图1 (a)双栅极SET的等效示意图 (b)双栅极SET的I-V特性

  当漏极与源极间电压VDS不变时,随着栅极电压VG1的变化,两个隧穿结上电压也随之相应变化,当隧穿结上电压大于开启电压时,就会发生电子隧穿效应,即电子离开量子点(岛),隧穿出一个结;或者电子隧穿一个结,进入到量子点(岛)。这种隧穿过程随着VG的变化呈现为周期性如图1(b)所示。当VDS较小,漏极与源极间电流iDS表现出所谓的库仑振荡形式,其振荡电压的间隔是e/CGS1(e 是基本电荷)。另外,当VGS2<0 时,相位向右移动;当VGS2>0 时,相位向左移动。但如果VGS2<0 且VGS2较大时,会产生较高的势垒,阻碍了隧穿电流的产生,所以GS2 V 取值一般不应太小[7]。

  2.2 双栅极SET 与MOSFET 的混合特性

  由SET 的周期振荡特性和MOSFET 的阈值电压特性可构成双栅极SET/MOSFET 通用方波电路[8],它是构成逻辑门电路的基本单元,如图2 所示。

 双栅极SET 与MOSFET 的混合特性

  图中双栅SET/MOSFET 的通用方波电路由SET、MOSFET 和恒流源构成。SET 的漏极电压由Vgg 控制,Vgg-Vth 要足够低以确保SET 漏源电压近似恒定工作在库仑振荡条件下,Vcon控制漏电流周期振荡的相位。接入恒流源Io 后,当IdsIo时,输出电压为低电平。同时,这里的恒流源Io 可利用耗尽型NMOSFET 设置加以实现。

  数字电路中,最基本的单元在于逻辑门设计。在上述电路基础上,由双栅SET/MOSFET基本电路单元可构造出所需的逻辑‘与或非’、‘异或’等基本门电路结构[9],如图(3)所示。当a=0,b=1 时,SET并联门实现逻辑函数Z =X•Y功能;当a=1,b=0 时,SET并联门实现逻辑函数Z =X•Y功能。当a=0,SET求和门实现逻辑函数Z =X⊕Y功能;当a=1,SET求和门实现逻辑函数Z =X⊕Y功能。

SET/MOSFET 构成的逻辑门电路及相应符号

图3 SET/MOSFET 构成的逻辑门电路及相应符号

  3 SET/MOSFET 数值比较器的实现

  在计算机和数字系统中,特别是在计算机中都具有运算功能,一种简单而又常用的运算是比较两个数X 和Y 的大小,因此,在多情况下都用到数字比较器,需要判断出X>Y,X

(X>Y)=XY (1)

  利用a=1,b=0 时的SET 并联门电路实现;

(X

  利用a=0,b=1 时的SET 并联门电路实现;

(X=Y)=XY+XY (3)

  利用a= 1 时的SET 求和门电路实现。

  结合以上分析,利用SET/MOSFET 的混合结构设计出一位比较器的电路,如图4 所示。

一位比较器电路图

图4 一位比较器电路图

  由图4 可以看出,一位比较器由五个双栅SET,三个耗尽型NMOSFET,三个恒流源构成。结构简单,实现容易,更重要的是它的管子数大大减少,有利于进一步提高集成度,较好的适应了集成电路的发展要求,同时MOSFET 晶体管的高速、高驱动性为下一级电路的提供了可靠的工作环境。

  4 仿真分析

  Mahapatra, Ionescu, Banerjee 等人2004 年提出SET 的MIB 数学模型[5]。该模型可以精确地描述SET 低温低功耗下的I-V 特性。适当选取SET/MOSFET 的各物理参数使用该模型对该一位比较器进行仿真,得到图5 的参数仿真分析结果,各参数选取如表1 所示。

参数仿真分析结果

各参数选取

  图5 中X 和Y 为输入信号,Z 为输出信号。当输入X 为高电平信号,Y 为低电平信号,输出Z 实现的是X>Y 功能,如图5 所示。同理可得,当输入X 为低电平信号,Y 为高电平信号,输出Z 实现的是X

  5 结论

  本文作者创新点:基于数字电路的逻辑设计思想,利用SET/MOSFET 混合结构的传输特性,设计构造了一位数值比较器结构。通过仿真分析和验证,该比较器的优点有:结构简单;传输特性好;驱动负载工作能力强,通过适当选取混合SET/MOSFET 的各个物理参数,尤其是SET 的物理参数,可以达到低输入电压和高输出电压;同时利用混合双栅极SET/MOSFET 实现‘同或’功能大大减少了管子的数目,更进一步提高了集成度,降低了功耗,更有利于大规模集成电路的实现。

关键字:单电子晶体管  双栅极SET  比较器  MIB模型 编辑:金海 引用地址:基于混合 SET/MOSFET 的比较器的设计

上一篇:TI微小型电源电路简化USB电池充电器设计
下一篇:ADI首款单芯片USB隔离器瞄准医疗和工业

推荐阅读最新更新时间:2023-10-12 20:14

业界最快的比较器驱动 1.8V 逻辑电平并可超过 280MHz 频率范围
凌力尔特公司 (Linear Technology Corporation) 推出 LTC6752 系列比较器,该系列器件具 1.2ns 快速上升和下降时间以及 280MHz 切换频率,从而成为目前可用的最快 CMOS 输出比较器。LTC6752 用来驱动 3.3V 直至 1.8V 的逻辑电平,产生仅为 2.9ns 的传播延迟和仅为 1.8ns 的过驱动离散。就 10mVPP、100MHz 正弦输入而言,抖动仅为 4.5ps,而且在高达 8mA 负载电流时,输出摆动至电压轨的 200mV 范围内。所有这些高速性能都非常适合多种定时要求是关键的应用,在这类应用中,需要快速响应时间和 CMOS 输出电平。 LTC675
[模拟电子]
四电压比较器LM339的8个典型应用例子
  摘要:LM339集成块内部装有四个独立的电压比较器,该电压比较器的特点是:1)失调电压小,典型值为2mV;2)电源电压范围宽,单电源为2-36V,双电源电压为±1V-±18V;3)对比较信号源的内阻限制较宽;4)共模范围很大,为0~(Ucc-1.5V)Vo;5)差动输入电压范围较大,大到可以等于电源电压;6)输出端电位可灵活方便地选用。   关键词:电压比较器 LM339 典型应用例子 LM339集成块采用C-14型封装,图1为外型及管脚排列图。由于LM339使用灵活,应用广泛,所以世界上各大IC生产厂、公司竟相推出自己的四比较器,如IR2339、ANI339、SF339等,它们的参数基本一致,可互换使用。  
[模拟电子]
数字电源控制器UCD3138的数字比较器与模数转换器的应用说明
数字电源 控制器UCD3138 内部集成有 4 个 数字比较器 ,可以灵活配置其输入端和参考值。模拟前端(AFE)模块的绝对值量和EADC 的输出都可以作为 数字比较器 的输入,因此使用 数字比较器 可以实现对系统输出电压的故障响应与保护。UCD3138 内部集成有 16 个模数转换器(ADC),其中名称为 ADC15 的模数转换器不对外部开放,可以用来检测 3 个AFE 模块中任何一个的 EAP 或 EAN 引脚,实现对系统输出电压的精确采集,最终可以实现对输出电压的故障响应与保护。 1、UCD3138 的数字比较器 UCD3138 内部集成有4数字比较器,可以以AFE 的绝对值量或者误差值为输入端,灵活配置参考值,最终
[电源管理]
数字电源控制器UCD3138的数字<font color='red'>比较器</font>与模数转换器的应用说明
放大器和比较器的区别
1.放大器与比较器的主要区别是闭环特性 放大器大都工作在闭环状态,所以要求闭环后不能自激.而比较器大都工作在开环状态更追求速度.对于频率比较低的情况放大器完全可以代替比较器(要主意输出电平),反过来比较器大部分情况不能当作放大器使用. 因为比较器为了提高速度进行优化,这种优化却减小了闭环稳定的范围.而运放专为闭环稳定范围进行优化,故降低了速度.所以相同价位档次的比较器和放大器最好是各司其责.如同放大器可以用作比较器一样,也不能排除比较器也可以用作放大器.但是你为了让它闭环稳定所付出的代价可能超过加一个放大器! 换言之,看一个运放是当作比较器还是放大器就是看电路的负反馈深度.所以,浅闭环的比较器有可能工作在放大器状态并不
[模拟电子]
MAX931比较器用于监测主电源电压电路
  主电源和备用电池通过一个简单的二极管“或”逻辑电路连接到负载。但是,当电池电压超过主电源电压时,二极管“或”逻辑电路将连通电池供电,不能合理选择主电源供电。图1电路给出了一个解决该问题的方案,主开关电源的电压范围为7V至30V,备用电源为9V电池。 图1. IC1 MAX931比较器用于监测主电源电压。       当主电源电压下降到7.4V以下时,它可以通过将电池负端接地接通备用电池。   MAX931是一款具有1.182V带隙基准的超低功耗比较器,正常工作时,比较器输出为低电平,三个并联的n沟道FET关断,电池负端浮空,由主电源为负载供电。当主电源电压下降到7.4V时,比较器输出高电平,它将接通n沟道FET
[电源管理]
用于驱动继电器的低速比较器
用于驱动继电器的低速比较器 电路的功能 一提到低速比较电路,人们都会认为它是一种性能不好的电路,实际上,这种电路可作继电器的驱动电路,如果采用比较器专用IC,其响应时间通常在数百毫微秒以内,有时会出现振荡、突跳等现象。本电路采用通用OP放大器作比较器,虽然有一定的滞后,但工作稳定。该电路除用来驱动继电器外,还可用来驱动光耦合器或指示灯。 电路工作原理 OP放大器开环使用,电阻R1及R3组成的分压电路在同相输入端进行正反馈,使OP放大输出接近正负VCC,所以可获得正、负对称的滞后。输入电压E1N≥ER时,A1的输出接近+VCC,并由基极电阻R4向晶体管基极提供电流,为了防止基极-发射极之间出现
[电源管理]
用于驱动继电器的低速<font color='red'>比较器</font>
改善高速IC比较器瞬态响应肖特基二极管的电路设计
在设计实例中,一条电路把精确DC基准电压切换到高速 IC 比较器 的非逆变输入端。该电路使用一个先断后连(BBM)方式工作的2 : 1多路复用器。多路复用器有寄生电容,后者向多路复用器的D1漏极注入的电荷QD1INJ可能会导致比较器的基准输入端出现误差电压(图1)。以下方程定义了峰值误差电压的近似值: 图1,电荷注入可能会在电压 比较器 的输出端中产生毛刺,并且这些毛刺可能导致逻辑隐患。 其中CD1OFF是IC2的D1端子的电容,CIN(约为1 pF)是比较器的输入电容。IC2的BBM间隔约为3ns,而Analog Devices公司ADCMP608和ADCMP609 比较器 的信号传播延时是该值的10倍。因此,它们无法
[电源管理]
改善高速IC<font color='red'>比较器</font>瞬态响应肖特基二极管的电路设计
一种嵌入式高性能比较器的设计应用
   1 引言   按一般原理,比较器将输入信号进行比较,得到数字逻辑部分能够识别的数字信号 。它是A/D 转换器的核心单元,其精度、速度等指标直接影响整个A/D 转换器的性能。在转换器中通常采用比较器级联的结构,这种结构能够提高速度、保证分辨率、降低延时和功率 消耗,同时它对输入电压范围、输入电阻以及电路面积也有很大的影响。此外,由于器件失配、电压范围受限制等影响精度的因素的存在,引入失调校准技术则是必不可少的步骤 。   就一个速度为 1MS/s、10-bit 的逐次逼近型A/D 转换器来说,其比较器的精度要求至少应达到1/2LSB,即0.5mV,转换速率在10MHz 以上 。考虑到设计余量,本文所论及的比较器能够
[模拟电子]
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved