时钟相位调整的简单电路

最新更新时间:2011-01-29来源: 互联网关键字:时钟电路 手机看文章 扫描二维码
随时随地手机看文章

图3.23所示的电路,是一个16进制的反相器,用于产生30~160NS的延迟。每一级的延迟时间是5~35NS,具体数值由可变电阻的值决定。每一级的延迟时间不应该超过时钟周期的12%,以保重稳定工作。

通过调整延迟级数(2或4)并平均地调整每级电路的电阻(最好用排电阻),可以调整电路的占空比,使之到达一个最小值。在信号重新进入到系统之前,在电路的末端最好至少用一个反相器来对信号进行整形。

图3.23A所示电路的缺点是信号必须经过电位器。对于调整系统,这意味着电位器必须非常小,并且在物理位置上离电路很近。图3.23B所示的电路通过使用变容二极管的方法,解决了这个问题。变容二极管指的是其电容会随着偏置电压的变化而变化。图3.23B所示电路的工作频率远远高于图3.23A所示的电路。

图3.23B所示电路的每一级电路延迟时间都在2.5~5NS之间。该电路通过变容二极管MV209组成RC网络来调整相移。电路的级联使得延迟时间的可调范围扩大。图3.23B是两级电路,基延迟时间是5~10NS。

这个电路的设计频率是40MHZ,如果工作在其他频率,可以重新选择R值:

为保征更高的稳定性,应该给这个可变延迟电路提供独立的稳压电源,并使电源的温度保持恒定。

采用两个电路中的任何一个,两路信号都应取自同一个时钟源,其中一路信号(时钟A)通过可调延迟网络,另一路信号(时钟B)通过固定长度的同轴电缆直接连接到总线。所用同轴电缆的阻抗要与总线原来的阻抗匹配。选择同轴电缆的长度,使得可调延迟调整到中间值时,输出的两路时钟信号的时序相匹配。

关键字:时钟电路 编辑:神话 引用地址:时钟相位调整的简单电路

上一篇:连接在线路中间的容性负载
下一篇:如何估算LC电路的Q值

推荐阅读最新更新时间:2023-10-12 20:19

AT89S51的时钟电路与时序
时钟电路用于产生AT89S51单片机工作时所必需的控制信号。AT89S51单片机的内部电路正是在时钟信号的控制下,严格地按时序执行指令进行工作。      在执行指令时,CPU首先到程序存储器中取出需要执行的指令操作码,然后译码,并由时序电路产生一系列控制信号完成指令所规定的操作。CPU发出的时序信号有两类,一类用于对片内各个功能部件的控制,用户无需了解;另一类用于对片外存储器或I/O口的控制,这部分时序对于分析、设计硬件接口电路至关重要,这也是单片机应用系统设计者普遍关心和重视的问题。      时钟电路设计      AT89S51单片机各功能部件的运行都以时钟控制信号为基准,有条不紊、一拍一拍地工作。      因此,
[单片机]
AT89S51的<font color='red'>时钟电路</font>与时序
单片机的时钟电路
  微处理器以一定的工作频率运行,为了使微处理器能正常工作,必须向其提供时钟信号。   微处理器系统的时钟信号通常采用两种方法提供,一种是在芯片内已提供了时钟振荡电路,只需在外部提供石英晶体,如图1(a)所示。另一种通过微处理器的外部振荡电路产生信号,然后通过微处理器的时钟输入引脚将信号输入。外部时钟电路可用如图1(b)所示的门电路加上石英晶体构成振荡电路的方法,也有采用专门的时钟发生电路。 图1 时钟电路
[单片机]
单片机的<font color='red'>时钟电路</font>
实时时钟电路的原理及应用
1 引言   现在流行的串行时钟电路很多,如DS1302、DS1307、PCF8485等。这些电路的接口简单、价格低廉、使用方便,被广泛地采用。本文介绍的实时时钟电路DS1302是DALLAS公司的一种具有涓细电流充电能力的电路,主要特点是采用串行数据传输,可为掉电保护电源提供可编程的充电功能,并且可以关闭充电功能。采用普通32.768kHz晶振。 2 DS1302的结构及工作原理   DS1302是美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路,它可以对年、月、日、周日、时、分、秒进行计时,具有闰年补偿功能,工作电压为2.5V~5.5V。采用三线接口与CPU进行同步通信,并可采用突发方式一次传
[应用]
实时时钟电路设计
1 RTC结构特点   实时时钟的基本功能是保持跟踪时间和日期等信息,但许多RTC还提供有多种附加功能,如:看门狗定时器、系统复位、非易失存储器(NVRAM)、序列号、方波输出、涓流充电等。因此,在进行电路设计时,选择RTC芯片出了需需要考虑其时间和日期跟踪功能外,通常还需要针对具体应用来对RTC的功能、成本、尺寸等要求进行综合考虑。   从接口要求入手选择RTC可以大大缩小芯片的选择范围。RTC芯片提供有多种接口方式,其中并行接口可以实现存储器的快速访问或有较大的存储容量,适合于那些对价格、尺寸要求不是很苛刻的系统,许多采用并行接口的实时时钟芯片还与晶振和电池封装在一起构成一个完整的时钟模块,从而简化了硬件设计。
[模拟电子]
实时时钟电路DS1302的原理及应用
1 引言 现在流行的串行时钟电路很多,如 ds1302、 ds1307、pcf8485等。这些电路的接口简单、价格低廉、使用方便,被广泛地采用。本文介绍的实时时钟电路ds1302是dallas公司的一种具有涓细电流充电能力的电路,主要特点是采用串行数据传输,可为掉电保护电源提供可编程的充电功能,并且可以关闭充电功能。采用普通32.768kHz晶振。 2 ds1302的结构及工作原理 ds1302 是美国dallas公司推出的一种高性能、低功耗、带ram的实时时钟电路,它可以对年、月、日、周日、时、分、秒进行计时,具有闰年补偿功能,工作电压为2.5v~5.5v。采用三线接口与cpu进行同步通信,并可采用突发方式一次传送多个字
[单片机]
实时<font color='red'>时钟电路</font>DS1302的原理及应用
低功耗模式下,等待、停止或时钟电路情况分析
µC的电源电压必须保持在推荐的调节电压范围内。然而,根据图的情况,由于输入和输出网络上的钳位二极管的存在,可能会导致在µC的电源电路中注入电流。 输入和输出的注入电流路径的例子 根据规范需要监控的参数 -  输入/输出的峰值电流和平均电流 -所有输入/输出引脚的峰值电流和平均电流之总和。 如果注入电流高于µC的电流,则外部调节器不能完全保证其功能,而电源电压可能超过推荐的范围。特别是在低功耗模式下,如等待、停止或停止时钟电路 在设计上要检查的参数,在输入端在最坏注入电流的情况下电源电压。
[模拟电子]
实时时钟电路图设计
  实时时钟功能是通过使用实时时钟芯片PCF8563实现的。PCF8563是PHILIPS公司推出的款带12C总线,具有极低功耗的多功能时钟/日历芯片。PCF8563的多种报警功能、定时器功能、时钟输出功能以及中断输出功能使它能完成各种复杂的定时服务,甚至可为单片机提供看门狗功能。集成时钟电路、内部振荡电路、内部低电压检测电路(1.0V)以及两线制的12C总线通讯方式,不但使外围电路及其简洁而且也增加了芯片的可靠性,当然作为时钟芯片PCF8563亦解决了2000年问题,因而PCF8563是一种性价比极高的时钟芯片。PCF8563的设计原理图如图3.7。   振荡器输入引脚OSCI和输出引脚OSCO之间接入32.768KHz标准手
[电源管理]
实时<font color='red'>时钟电路</font>图设计
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved