SoC用低电压SRAM技术

最新更新时间:2012-02-20来源: 互联网关键字:SoC  低电压  SRAM 手机看文章 扫描二维码
随时随地手机看文章

东芝在“2010 Symposium on VLSITechnology”上,发布了采用09年开始量产的40nm工艺SoC的低电压SRAM技术。该技术为主要用于便携产品及消费类产品的低功耗工艺技术。通过控制晶体管阈值电压的经时变化,可抑制SRAM的最小驱动电压上升。东芝此次证实,单元面积仅为0.24μm2的32MbitSRAM的驱动电压可在确保95%以上成品率的情况下降至0.9V.因此,低功耗SoC的驱动电压可从65nm工艺时的1.2V降至0.9V以下。


  降低SRAM的电压是SoC实现微细化时存在的最大技术课题之一。SRAM由于集成尺寸比逻辑部分小的晶体管,因此容易导致每个晶体管的阈值电压不均。而且,使6个晶体管联动可实现存储器功能,因此每个晶体管的不均都容易引发性能不良。所以,尖端SoC“需要以较高的成品率制造大容量且低电压工作的SRAM的技术”(东芝半导体系统LSI业务部系统LSI元件技术开发部部长亲松尚人)。


  此次,作为满足该要求的混载SRAM技术,东芝开发出了不易受NBTI(negative bias temperatureinstability)等导致的阈值电压变化影响的晶体管技术。NBTI是指晶体管的阈值电压随着时间的推移,受印加电压及温度的影响发生变化的现象。该公司此次的技术由2个要素构成,分别是(1)控制NBTI发生,(2)控制NBTI等导致的阈值电压变动对晶体管工作造成的影响。

 

东芝发布40nm工艺SoC用低电压SRAM技术
 


  在确保95%以上成品率的情况下,SRAM的驱动电压可降至0.9V

 

东芝发布40nm工艺SoC用低电压SRAM技术
 


  通过向栅极绝缘膜添加Hf,控制NBTI

 

东芝发布40nm工艺SoC用低电压SRAM技术
 


  通过改进硅化工艺,控制结漏导致的阈值电压漂移


  (1)作为控制NBTI发生的技术,该公司向多晶硅栅极及SiON栅极绝缘膜的界面附近添加了Hf(铪)。Hf可作为使SiON栅极绝缘膜与硅底板界面上存在的氧原子悬空键(DanglingBond)相互结合的催化剂发挥作用。由此可控制悬空键引起的NBTI现象。该技术以东芝与NEC电子(现在的瑞萨电子)的CMOS工艺技术共同开发成果为基础,于08年开发而成。


  (2)为了降低NBTI等导致的阈值电压变动给晶体管工作造成的影响,该公司使镍发生了硅化反应,并对其周边工艺进行了改进。这样,镍便会在硅底板中异常扩散,形成结漏电流源,从而控制晶体管的阈值电压随着NBTI等发生大幅变动的现象。


  东芝采用这些方法在SoC上混载了50M~60Mbit左右的SRAM,而关于DRAM,则采用通过40μm引脚的微焊点(Microbump)使其与SoC芯片层积的方法。东芝已通过部分65nm工艺导入了该方法,今后还打算在40nm工艺上沿用。东芝的亲松表示“从DRAM的容量、数据传输速度及工艺成本等方面来判断,尖端工艺最好不要在SoC上混载DRAM”.东芝的目标是“向客户提供结合最尖端的SoC技术与SiP技术的模块”.目前DRAM的最大容量约为512Mbit,东芝计划今后使1Gbit以上的DRAM与SoC实现芯片层积。

关键字:SoC  低电压  SRAM 编辑:神话 引用地址:SoC用低电压SRAM技术

上一篇:怎样提高数字定位器的带宽
下一篇:推挽变换器中的直流滤波电容设计公式

推荐阅读最新更新时间:2023-10-12 20:35

联发科三季度SoC营收年减10% 受高通展讯挤压
  Counterpoint Research近日发布去年三季度数据分析显示, 高通 通过对于中端市场的拓展,仍然保持着目前手机SoC领域老大的位置,三季度营收年增长达到23%,而在 高通 增长的背后,抢走的正是 联发科 的市场。下面就随手机便携了解一下相关内容吧。   联发科三季度SoC营收年减10% 受高通展讯挤压   通过Counterpoint Research发布的去年三季度智能手机SoC市场的调研数据图表显示,目前 高通 仍然占据老大地位,从第三季度出货量来看,高通占据着38%的市场份额,三季度营收年增长达到23%,营收市占率从一年前的 41% 续增至 42%。   根据分析显示,高通增长的主要动力就在于中国手机
[手机便携]
手机设计集成的关键——IP模块
设有Bluetooth功能的SoC设计通常是由几个高度复杂分系统组成的。每个分系统兼备有硬件组件和软件组件两个方面,总体设计环境中实现专用功能。理想地,这些分系统应这样设计,其硬件和软件两者边界的定义是十分清晰的,让各个独立功能得到充分的验证,便于集成到SoC设计中。这些分系统的商品化IP产品已在进行中。 模块化IP结构充分考虑了硬件/软件设计、软件应用设计、以及快速原型的需要,因而便于集成和系统的验证。本文以现成的无线SoC设计(如GSM手机)中增加一个复杂的无线功能,即Bluetooth功能的实例来说明这一原理。Bluetooth实例充分体现确切地定义了硬件与软件接口模块化协议的优势,带来了诸多灵活性,且可优化每个组件的成
[嵌入式]
低电压轨-轨运算放大器AD8517/AD8517
    摘要: AD8517/AD8527是美国AD公司出品的轨-轨运算放大器。它体积小,功耗低,并具有宽带轨-轨输出,故可广泛应用于便携通讯、有源滤波器及ASIC输入驱动等领域。文中介绍了AD8517/AD8527的引脚功能、工作原理和几种实际应用电路。     关键词: 轨-轨输出 宽带 低功耗 AD8517 AD8527 1 概述 AD8517/AD8527是美国AD公司的出口的轨-轨运算放大器。AD8517采用单通道SOT-23-5封装;而AD8527则为双通道8脚MSOP封装。由于AD8517/AD8527体积小巧,因此可以应用在传感器附近,以减少外部干扰的引入。 AD8517/AD852
[半导体设计/制造]
Qualcomm超低功耗蓝牙音频SoC为消费者带来随处可享的卓越音质
Qualcomm Incorporated(NASDAQ: QCOM)子公司Qualcomm Technologies International, Ltd.今日在巴塞罗那举行的世界移动通信大会(MWC)上展示多款最新的无线耳塞和耳戴式设备,这些产品均搭载最新的Qualcomm® QCC5100与QCC302x系列超低功耗蓝牙音频系统级芯片(SoC)。上述SoC系列备受市场青睐,目前已被十多款产品采用,这意味着更多消费者和音乐发烧友将可享受到稳健且低时延的优质无线音频体验。 QCC5100和QCC302x系列支持Qualcomm® aptX™ HD和aptX音频技术以及Qualcomm® cVc™降噪技术,前者通过蓝牙无线技术
[物联网]
基于OCP-IP的SOC总线即插即用的实现
    引言     SOC设计的快速发展是以IP核复用为基础的。IP核的复用极大地提高了SoC系统设计的开发效率,SoC 片上总线 总线 的选择是IP核间集成与互连的关键技术之一。目前片上总线 总线 如ARM公司提出的AMBA总线、OPEN CORES组织提出的WishBONe总线、IBM公司提出的CoreConnect总线等。SoC片上总线的多样性对IP核的封装规范提出了要求。标准的IP核封装规范有助于提高IP核的复用甚至实现核的即插即用。基于提高IP核复用以及即插即用目的,OCP-IP组织提出了OCP-IP标准。   1 OCP-lP标准介绍   1.1 OCP协议   OCP(Open Core Pr
[嵌入式]
MAXQ构架上闪存和SRAM存储器的分配
MAXQ架构是一种基于标准Harvard结构、功能强大的单周期RISC微控制器,程序和数据存储总线相互独立。这种组织形式要求每个存储器具有专用总线( 图1 ),所以可同时读取指令和操作数。由于不存在单条数据总线的冲突问题,MAXQ指令的执行时间仅需要单个周期。 图1. Harvard结构 每个MAXQ器件采用以下存储器类型: 闪存 SRAM 固定用途ROM MAXQ器件也可从闪存、固定用途ROM或SRAM执行程序代码。从某个存储器段执行程序代码时,其它两个存储器段可作为数据存储器(更多详细信息,请参阅从闪存执行程序和执行固定用途ROM函数部分)。这是因为程序和数据存储器总线不能同时存取同一存储
[电源管理]
MAXQ构架上闪存和<font color='red'>SRAM</font>存储器的分配
嵌入式存储技术在SoC设计的应用
嵌入式存储技术的发展已经使得大容量DRAM和SRAM在目前的系统级芯片(SOC)中非常普遍。大容量存储器和小容量存储器之间的折衷权衡使得各种尺寸的存储器变得切实可行,SoC也更像过去的板级系统。最新式的嵌入式存储器甚至增加了低功耗工作特性以满足手持系统的需求。 大容量嵌入式存储器给SoC带来了诸如改善带宽和降低功耗等只能通过采用嵌入技术来实现的各种好处。SoC中内嵌DRAM和/或大容量SRAM模块是否切合实际并取得成功主要依赖于制造工艺。高度可制造的存储器结构可以解决影响SoC设计的成本、上市时间和风险问题。 虽然SRAM一直是SoC中的主要部件,但在过去的几年,单片SoC中SRAM块的大小和数量开始猛增。带150个S
[单片机]
FPGA与SRAM相结合完成大容量数据存储
1 引言 随着数字信号处理技术的不断发展,大容量可编程逻辑器件的不断涌现,FPGA技术越来越多地应用在大规模集成电路设计中。在此硬件系统设计中,经常会遇到需要大容量的数据存储的情况,下面我们将针对FPGA中内部Block RAM有限的缺点,提出了将FPGA与外部SRAM相结合来改进设计的方法,并给出了部分VHDL程序。 2 硬件设计 这里将主要讨论以Xilinx公司的 FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV25616AL)为主要器件来完成大容量数据存储的设计思路。 FPGA即现场可编程门阵列,其结构与传统的门阵列相似,大量的可编程逻辑块(CLB, Configurable L
[应用]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved