控制DS26528和DS26524的发送脉冲

最新更新时间:2012-03-08来源: 互联网关键字:DS26528  DS26524  发送脉冲 手机看文章 扫描二维码
随时随地手机看文章
摘要:当需要增加网络保护元件,或需要通过连接器和其它PCB路由信号时,常常需要调整发送信号波形。DS26528和DS26524能够对输出脉冲进行细小的或重要的调整。本应用笔记介绍了访问工厂测试寄存器、调整发送信号波形的方法,以满足多种应用需求。

T1和E1发送波形的可编程段

通过DS26528和DS26524的内部寄存器,可以对发送脉冲的两个主要属性进行控制:幅度和定时。T1和E1发送脉冲分为几段,每段都可以单独控制,以提供所要求的信号波形。图1显示了T1脉冲的分段,以及控制每一段的寄存器。图2为E1脉冲的类似信息。

T1和E发送波形的幅度控制

控制DS26528和DS26524发送脉冲幅度的方式有以下两种:
  • 调整DAC增益
    利用L1TXLAE寄存器的DAC[3:0]位可同时对T1或E1电平进行正向和负向调整。
  • 局部波形电平调整
    通过Level Adjustment寄存器中的WLA[3:0]位,可对波形的特定段进行微调。电平调整的步长与设置的DAC增益成比例。如果DAC增益提高10%,则步长也相应增加10%。

T1和E1发送波形计定时控制

DS26528和DS26524发送脉冲的定时由Level Adjustment寄存器的CEA[2:0]位控制,可以正向或负向调整各个边沿,增量为TCLK的1/32。

一般性建议

调整DAC增益是控制发送脉冲幅度的最简单方法,因为只修改一个寄存器便可以控制整个波形。在进行波形调整时首先调整DAC增益,然后再调整各个独立的Level Adjustment寄存器(如果需要的话),以获得满足要求的波形,这样可以使总的调整步骤最少。

DAC的最大输出将受VDD的影响,VDD较低时,也许很难达到最大DAC增益设置。改变VDD也会影响线驱动器输出级的最大电压。

负值不用带符号的整数表示,MSB是标志位,LSB代表幅度,与符号无关。例如,-3在WLA[3:0]寄存器中表示为1011b (第3位为1代表负数,接下来三位011是数值大小:3),而不是1101b (4位带符号整数)。

图1. T1脉冲分段控制
图1. T1脉冲分段控制

T1脉冲分段控制

  • 过冲(1) -- 寄存器L1TXLAA WLA[4:0]
  • 时钟沿(1CE) -- 寄存器L1TXLAA CEA[2:0]
    (1CE) = 从过冲至平台的时钟沿跳变
  • 平台(2) -- 寄存器L1TXLAB WLA[4:0]
  • 时钟沿(2CE) -- 寄存器L1TXLAB CEA[2:0]
    (2CE) = 从平台至下降沿时钟沿跳变
  • 下冲(3) -- 寄存器L1TXLAC WLA[4:0]
  • 时钟沿(3CE) -- 寄存器L1TXLAC CEA[2:0]]
    (3CE) = 下降沿至下冲(3)结束的时钟沿
  • 下冲(4) -- 寄存器L1TXLAD WLA[4:0]
  • 时钟沿(4CE) -- 寄存器L1TXLAD CEA[2:0]
    (4CE) = 下冲结束(3)至下冲恢复(4)的时钟沿
  • 下冲(5) -- 寄存器L1TXLAC WLA[4:0]
图2. E1脉冲分段控制
图2. E1脉冲分段控制

E1脉冲分段控制

  • 过冲(1) -- 寄存器L1TXLAA WLA[4:0]
  • 时钟沿(1CE) -- 寄存器L1TXLAA CEA[2:0]
    (1CE) = 过冲至平台的时钟沿
  • 平台(2) -- 寄存器L1TXLAB WLA[4:0]
  • 时钟沿(2CE) -- 寄存器L1TXLAB CEA[2:0]
    (2CE) = 平台至下降沿的时钟沿跳变

注意:

EI模式中未用到寄存器L1TXAC、L1TXAD和L1TXAE。

DS26528和DS26524的LIU测试寄存器

表1提供了LIU 1的寄存器地址和说明,这些寄存器被复制为LIU 2至8; 表2提供所有LIU测试寄存器的地址。DS26524不包含LIU 5至8。

表1. LIU 1测试寄存器
Address Abbr Description
1008h L1TXLAA LIU 1 Tx Level Adjust A (Test Register)
1009h L1TXLAB LIU 1 Tx Level Adjust B (Test Register)
100Ah L1TXLAC LIU 1 Tx Level Adjust C (Test Register)
100Bh L1TXLAD LIU 1 Tx Level Adjust D (Test Register)
100Ch L1TXLAE LIU 1 Tx Level Adjust E (Test Register)

表2. LIU测试寄存器地址范围
LIU Address Range
1 1008 - 100Ch
2 1028 - 102Ch
3 1048 - 104Ch
4 1068 - 106Ch
DS26528 Only
5 1080 - 108Ch
6 10A8 - 10ACh
7 10C8 - 10DCh
8 10E8 - 10ECh

LIU测试寄存器文件说明

下文给出了LIU 1的寄存器地址和说明。这些寄存器被复制为LIU 2至8。所有LIU测试寄存器的地址参见表2。

Register Name: L1TXLAA
Register Description: LIU Tx Level Adjust A (Overshoot Voltage)
Register Address: 1008H
Read/Write Function: R/W

Bit # 7 6 5 4 3 2 1 0
Name WLA4 WLA3 WLA2 WLA1 WLA0 CEA2 CEA1 CEA0
Default 0 0 0 0 0 0 0 0

第7位至第3位:发送波形输出电平1调整(WLA[4:0]),幅度从默认值±360mV开始调整。
第7位 = 符号位('1'表示负)
第6位至第3位 = 数值(无符号)
例如:LSB步长为24mV。
第2位至第0位:时钟沿调整(CEA[2:0]),时钟沿从默认值移动±3 32x-clk
<2> = 符号位('1'表示负)
<1:0> = 时钟沿移动32x-clk (无符号)
Register Name: L1TXLAB
Register Description: LIU Tx Level Adjust B (Plateau Voltage)
Register Address: 1009H
Read/Write Function: R/W

Bit # 7 6 5 4 3 2 1 0
Name WLA4 WLA3 WLA2 WLA1 WLA0 CEA2 CEA1 CEA0
Default 0 0 0 0 0 0 0 0

第7位至第3位:发送波形输出电平2调整(WLA[4:0]),幅度从默认值±360mV开始调整。
第7位 = 符号位('1'表示负)
第6位至第3位 = 数值(无符号)
例如:LSB步长为24mV
第2位至第0位:时钟沿调整(CEA[2:0]),时钟沿从默认值移动±3 32x-clk。
<2> = 符号位('1'表示负)
<1:0> = 时钟沿移动32x-clk (无符号)
Register Name: L1TXLAC
Register Description: LIU Tx Level Adjust C (Undershoot Voltage #1)
Register Address: 100AH
Read/Write Function: R/W

Bit # 7 6 5 4 3 2 1 0
Name WLA4 WLA3 WLA2 WLA1 WLA0 CEA2 CEA1 CEA0
Default 0 0 0 0 0 0 0 0

第7位至第3位:发送波形输出电平3调整(WLA[4:0])。在±360mV范围内调整默认幅度。
第7位 = 符号位('1'表示负)
第6位至第3位 = 数值(无符号)
例如:LSB步长为24mV
第2至0:时钟沿调整(CEA[2:0])。时钟沿从默认值移动±32x-clk。
<2> = 符号位('1'表示负)
<1:0> = 时钟沿移动32x-clk (无符号)
Register Name: L1TXLAD
Register Description: LIU Tx Level Adjust D (Undershoot Voltage #2)
Register Address: 100BH
Read/Write Function: R/W

Bit # 7 6 5 4 3 2 1 0
Name WLA4 WLA3 WLA2 WLA1 WLA0 CEA2 CEA1 CEA0
Default 0 0 0 0 0 0 0 0

第7位至3:发送波形输出电平4调整(WLA[4:0]),幅度从默认值±360mV开始调整。
第7位 = 符号位('1'表示负)
第6位至第3位 = 数值(无符号)
例如: LSB步长为24mV
第2至0:时钟沿调整(CEA[2:0])。时钟沿从默认值移动±3 32x-clk。
<2> = 符号位('1'表示负)
<1:0> = 时钟沿移动32x-clk (无符号)
Register Name: L1TXLAE
Register Description: LIU Tx Level Adjust E (Undershoot Voltage #3)
Register Address: 100CH
Read/Write Function: R/W

Bit # 7 6 5 4 3 2 1 0
Name WLA4 WLA3 WLA2 WLA1 WLA0 CEA2 CEA1 CEA0
Default 0 0 0 0 0 0 0 0

第7位至4:发送波形输出电平5调整(WLA[3:0]),幅度从默认值±180mV开始调整。
第7位 = 符号位('1'表示负)
第6位至第4位 = 数值(无符号)
例如:LSB步长为24mV
第3位至第0位:DAC增益调整(DAC[3:0]),修改DAC增益的设置如下。

0000 - nominal DAC gain (default)
0001 - DAC gain +2.6%
0010 - DAC gain +5.3%
0011 - DAC gain +8%
0100 - DAC gain +11.1%
0101 - DAC gain +14.2%
0110 - DAC gain +17.7%
0111 - DAC gain +21.3%
1000 - DAC gain -2.2%
1001 - DAC gain -4.88%
1010 - DAC gain -7.11%
1011 - DAC gain -8.88%
1100 - DAC gain -11.11%
1101 - DAC gain -12%
1110 - DAC gain -15.1%
1111 - DAC gain -16.4%

T1和E1发送波形数据

以下数据由DS26528DK得出,能够代表DS26528和DS26524的预期结果。提供这些数据是为了作为一个参考,帮助设计者了解如何利用Level Adjustment寄存器控制T1和E1发送脉冲的幅度和定时,以及能够控制的范围。这些数据在室温以及3.3V VDD条件下获得。

图3.

图4.

图5.

图6.

图7.

图8.

图9.

图10.

图11.

图12.

图13.

图14.

图15.

图16.

图17.

图18.

图19.

图20.

图21.

图22.

图23.

图24.

图25.

图26.

图27.

图28.

图29.

图30.

图31.

图32.

图33.

图34.

图35.

图36.

图37.

图38.

图39.

图40.

图41.

图42.

图43.

图44.

图45.

图46.

图47.

图48.

图49.

图50.

图51.
关键字:DS26528  DS26524  发送脉冲 编辑:神话 引用地址:控制DS26528和DS26524的发送脉冲

上一篇:RF射频概述
下一篇:一种专用射频读卡器的软件系统的设计及实现

小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved